數(shù)字電路組裝與調(diào)試技術(shù)五.ppt_第1頁
數(shù)字電路組裝與調(diào)試技術(shù)五.ppt_第2頁
數(shù)字電路組裝與調(diào)試技術(shù)五.ppt_第3頁
數(shù)字電路組裝與調(diào)試技術(shù)五.ppt_第4頁
數(shù)字電路組裝與調(diào)試技術(shù)五.ppt_第5頁
已閱讀5頁,還剩15頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

第三階段實驗數(shù)字電路實驗 與非門參數(shù)測試與組合邏輯電路設(shè)計 集成觸發(fā)器 計數(shù) 譯碼 顯示電路 與非門測試和組合邏輯電路 實驗十五 p111 和實驗十六 一 p116 一 實驗?zāi)康?二 實驗內(nèi)容 三 組合邏輯電路的功能測試 四 數(shù)字電路組裝與調(diào)試技術(shù) 五 實驗的具體要求 六 注意事項 七 下次實驗預(yù)告 一 實驗?zāi)康?學(xué)會使用TTL邏輯電路芯片 掌握組合邏輯電路的功能測試方法 學(xué)會簡單組合電路的設(shè)計方法 測量TTL與非門輸出高 低電平 測量TTL與非門電壓傳輸特性 組裝并測試 監(jiān)視交通信號燈工作狀態(tài) 電路的邏輯功能 設(shè)計并組裝一個 大小比較器 測試其功能 設(shè)計并組裝一個 2 4線譯碼器 測試其功能 二 實驗內(nèi)容 三 組合邏輯電路的功能測試 靜態(tài)測試 1 驗證邏輯功能 即核對真值表 一定要學(xué)會用示波器測試輸入 輸出的高低電平 數(shù)據(jù)開關(guān) 2 測試輸出邏輯電平 三 組合邏輯電路的功能測試 動態(tài)測試 加入頻率較高的信號 正方波 驗證邏輯功能 波形關(guān)系 如反相等 檢查有無競爭冒險 測量傳輸延時 四 數(shù)字電路組裝與調(diào)試技術(shù) 1 畫邏輯電路圖 圖5 16 3 a 工程圖紙 最簡標(biāo)準(zhǔn) 芯片種類最少芯片數(shù)量最少 轉(zhuǎn)換問題 引腳號 四 數(shù)字電路組裝與調(diào)試技術(shù) 圖5 16 3 a 轉(zhuǎn)換問題 1 畫邏輯電路圖 四 數(shù)字電路組裝與調(diào)試技術(shù) TTL與非門多余輸入端處理 接 5V 并聯(lián) 懸空 最簡電路 1 畫邏輯電路圖 CMOS門電路的任何輸入端都不能懸空 4000系列 74HC系列為CMOS門電路 四 數(shù)字電路組裝與調(diào)試技術(shù) 2 組裝 連接線路 四 數(shù)字電路組裝與調(diào)試技術(shù) 2 組裝 連接線路 3 調(diào)試 查故障 方法 信號尋跡法 跟蹤 0 0 0 0 例 RYG 000 應(yīng)該有L 1 1 1 1 0 四 數(shù)字電路組裝與調(diào)試技術(shù) 1 測量TTL與非門輸出高 低電平 五 實驗的具體要求 分別測量圖a b c d e五種情況下Y的電壓值 其結(jié)果說明了什么 2 測量TTL與非門電壓傳輸特性 圖5 15 5 五 實驗的具體要求 在示波器上用X Y顯示方式觀察曲線 并用坐標(biāo)紙描繪出特性曲線 在曲線上標(biāo)出VOH VOL VON VOFF 計算VNH VNL 順時針調(diào)節(jié)信號發(fā)生器面板上的OFFSET旋鈕 使之輸出正三角波 測試要點 首先 觀察CH1 CH2波形 耦合 直流 然后 按 display 菜單中選 格式 YT XY 確定坐標(biāo)原點 重要點的數(shù)值要在圖中標(biāo)注出來 2 測量TTL與非門電壓傳輸特性 3 測試 監(jiān)視交通信號燈工作狀態(tài) 電路的功能 五 實驗的具體要求 按圖5 16 3組裝電路 用發(fā)光二極管指示輸出邏輯狀態(tài) 填寫表5 16 3 4 設(shè)計并組裝一個能判斷一位二進(jìn)制數(shù)A與B大小的 大小比較器 測試其功能 實驗報告中 要有設(shè)計過程 畫出邏輯電路圖 應(yīng)標(biāo)上管腳號 靜態(tài)測試 結(jié)果記入表5 16 1 動態(tài)測試 A為1kHz正方波 B 1 記錄輸出波形 問題 只有2片74LS00 能實現(xiàn) 五 實驗的具體要求 5 設(shè)計并組裝一個 2 4線譯碼器 要求如下 實驗報告中 要有設(shè)計過程 畫出邏輯電路圖 應(yīng)標(biāo)上管腳號 測試結(jié)果記入自擬表格中 譯碼器真值表 六 注意事項 1 電源 5V 核對無誤 再接入 2 輸出端不能短路 線與 3 多余輸入端處理方法 TTL與非門 與門 并聯(lián) 接 5V 懸空TTL或非門 或門 并聯(lián) 接地 懸空CMOS電路的任何輸入端均不能懸空 芯片管腳圖 118頁 七 下次實驗 集成觸發(fā)器 實驗?zāi)康?時序電路的功能測試 學(xué)會測繪時序電路波形的方法 實驗內(nèi)容1 驗證

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論