電路基礎(chǔ)與集成電子技術(shù)-第12章習(xí)題解答_第1頁
電路基礎(chǔ)與集成電子技術(shù)-第12章習(xí)題解答_第2頁
電路基礎(chǔ)與集成電子技術(shù)-第12章習(xí)題解答_第3頁
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、第12章集成送輯門削路習(xí)題鮮答 12-1填空 解: 1. 開關(guān),截止 , 1 b, 加深,減輕 , 增大,加速 2. 灌,拉 ,160pA O 3, 3V , 99 99, 15mA ,10 o 4. 高電平,。 5. 輸出與電源。 6. 極低,增加, 很大, 高。 7. 30MHz o 12-2電路如題圖12-2(a)(f)所示,試寫出其邏輯函數(shù)的表達(dá)式。 解二 _ A , E二,尺二 A+ 3, fi=AB ,斤二,FfB 12-3 TTL三態(tài)門電路如題圖12-3所示。在下圖示輸入波形的情況下,畫出其輸出 端的波形。 解:_ 當(dāng) C = 1 時(shí),F(xiàn) = AB 當(dāng)C=0時(shí),F(xiàn)=AB=A+B

2、于是,邏輯表達(dá)式F = ABC + (A + B)C 尸的波形見解圖12-3所示。 號(hào),否則打X號(hào)。圖(G為 【12-4題圖12-4中各電路中凡是能實(shí)現(xiàn)非功能的要打 TTL 門電路,圖為CMOS f j電路。 解: A - A- 2 1 一 5Vrt ?VI00Q /I / (a) TTL 門 (b) CMOS 門 解圖12-4 12-5要實(shí)現(xiàn)題圖12-5中各TTL門電路輸岀端所示的邏輯關(guān)系各門電路的接法是否 正確如不正確,請(qǐng)予更正。 解: 見解圖12-5U + V 解圖12-5 12-6由CMOS傳輸門和反相器構(gòu)成的電路如題圖12-6 (a)所示,試畫出在圖(b 波形作用下的輸岀&的波形(血二10V血二5Y) 解: 輸出波形見解圖12-6. 解圖12-6 12-7甲乙兩人用指針式萬用表測(cè)量一個(gè)由TTL f 組成的電路,發(fā)現(xiàn)某點(diǎn)的電位為。 對(duì)此甲認(rèn)為是由于該點(diǎn)的負(fù)載過重,導(dǎo)致灌電流或拉電流太大所致:乙則認(rèn)為應(yīng)先觀察一下 該點(diǎn)的波形,才能做出判斷。你認(rèn)為誰的說法是正確的為什么 解: 乙的說法正確,因

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論