邏輯門功能及其電路特性PPT學(xué)習(xí)教案_第1頁
邏輯門功能及其電路特性PPT學(xué)習(xí)教案_第2頁
邏輯門功能及其電路特性PPT學(xué)習(xí)教案_第3頁
邏輯門功能及其電路特性PPT學(xué)習(xí)教案_第4頁
邏輯門功能及其電路特性PPT學(xué)習(xí)教案_第5頁
已閱讀5頁,還剩26頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、會(huì)計(jì)學(xué)1 邏輯門功能及其電路特性邏輯門功能及其電路特性 2.1.2 基本邏輯符號(hào)基本邏輯符號(hào) 第2頁/共31頁第1頁/共31頁 2.1.2 基本邏輯符號(hào)基本邏輯符號(hào) 第3頁/共31頁第2頁/共31頁 2.1.2 基本邏輯符號(hào)基本邏輯符號(hào) 第4頁/共31頁第3頁/共31頁 2.1.2 基本邏輯符號(hào)基本邏輯符號(hào) 第5頁/共31頁第4頁/共31頁 2.2.1 與非門與非門 第6頁/共31頁第5頁/共31頁 2.2.2 或非門或非門 第7頁/共31頁第6頁/共31頁 2.2.3 異或門異或門 第8頁/共31頁第7頁/共31頁 2.2.4 同或門同或門 第9頁/共31頁第8頁/共31頁 2.3.1 三態(tài)

2、門三態(tài)門 第10頁/共31頁第9頁/共31頁 2.3.1 三態(tài)門三態(tài)門 第11頁/共31頁第10頁/共31頁 2.3.2 集電極開路門集電極開路門 第12頁/共31頁第11頁/共31頁 2.3.2 集電極開路門集電極開路門 1、實(shí)現(xiàn)線與功能、實(shí)現(xiàn)線與功能 第13頁/共31頁第12頁/共31頁 2.3.2 集電極開路門集電極開路門 2、實(shí)現(xiàn)電平轉(zhuǎn)換、實(shí)現(xiàn)電平轉(zhuǎn)換 3、用做驅(qū)動(dòng)器、用做驅(qū)動(dòng)器 第14頁/共31頁第13頁/共31頁 2.4.1 邏輯門及其基本結(jié)構(gòu)與工作原理邏輯門及其基本結(jié)構(gòu)與工作原理 第15頁/共31頁第14頁/共31頁 2.4.1 邏輯門及其基本結(jié)構(gòu)與工作原理邏輯門及其基本結(jié)構(gòu)與工

3、作原理 1、CMOS反相器(反相器(CMOS非門)工作原理非門)工作原理 第16頁/共31頁第15頁/共31頁 2.4.1 邏輯門及其基本結(jié)構(gòu)與工作原理邏輯門及其基本結(jié)構(gòu)與工作原理 2、CMOS或非門工作原理或非門工作原理 第17頁/共31頁第16頁/共31頁 2.4.1 邏輯門及其基本結(jié)構(gòu)與工作原理邏輯門及其基本結(jié)構(gòu)與工作原理 2、CMOS或非門工作原理或非門工作原理 第18頁/共31頁第17頁/共31頁 2.4.1 邏輯門及其基本結(jié)構(gòu)與工作原理邏輯門及其基本結(jié)構(gòu)與工作原理 3、CMOS與非門工作原理與非門工作原理 第19頁/共31頁第18頁/共31頁 2.4.2 CMOS傳輸門及其構(gòu)建的邏

4、輯門傳輸門及其構(gòu)建的邏輯門 1. 傳輸門的結(jié)構(gòu)和性能特點(diǎn)傳輸門的結(jié)構(gòu)和性能特點(diǎn) 第20頁/共31頁第19頁/共31頁 2.4.2 CMOS傳輸門及其構(gòu)建的邏輯門傳輸門及其構(gòu)建的邏輯門 2. 用傳輸門構(gòu)成邏輯電路用傳輸門構(gòu)成邏輯電路 第21頁/共31頁第20頁/共31頁 2.4.3 TTL集成電路邏輯門及同類集成電路邏輯門及同類CMOS器件系列器件系列 第22頁/共31頁第21頁/共31頁 2.4.3 TTL集成電路邏輯門及同類集成電路邏輯門及同類CMOS器件系列器件系列 第23頁/共31頁第22頁/共31頁 2.4.4 集成電路門的性能參數(shù)集成電路門的性能參數(shù) 1. 器件的工作電源電壓器件的工

5、作電源電壓 2. 邏輯器件的輸入邏輯器件的輸入/輸出邏輯電平輸出邏輯電平 第24頁/共31頁第23頁/共31頁 2.4.4 集成電路門的性能參數(shù)集成電路門的性能參數(shù) 3邏輯信號(hào)傳輸延遲時(shí)間邏輯信號(hào)傳輸延遲時(shí)間 第25頁/共31頁第24頁/共31頁 2.4.4 集成電路門的性能參數(shù)集成電路門的性能參數(shù) 4. 集成邏輯電路的扇入和扇出系數(shù)集成邏輯電路的扇入和扇出系數(shù) 第26頁/共31頁第25頁/共31頁 2.4.4 集成電路門的性能參數(shù)集成電路門的性能參數(shù) 4. 集成邏輯電路的扇入和扇出系數(shù)集成邏輯電路的扇入和扇出系數(shù) 第27頁/共31頁第26頁/共31頁 2.4.4 集成電路門的性能參數(shù)集成電路門的性能參數(shù) 5. 集成邏輯門器件的功耗集成邏輯門器件的功耗 第28頁/共31頁第27頁/共31頁 2.4.5 TTL與與CMOS集成電路的傳統(tǒng)接口技術(shù)集成電路的傳統(tǒng)接口技術(shù) 第29頁/共31頁第28頁/共31頁 2.4.6 CMOS與與TTL邏輯器件的封裝邏輯器件的封裝 第30頁

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論