數(shù)電往年試題_第1頁
數(shù)電往年試題_第2頁
數(shù)電往年試題_第3頁
數(shù)電往年試題_第4頁
數(shù)電往年試題_第5頁
已閱讀5頁,還剩18頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

1、中南大學信息院數(shù)字電子技術基礎1 一、填空題:(每空1分,共15分)1邏輯函數(shù)的兩種標準形式分別為( )、( )。2將2004個“1”異或起來得到的結果是( )。3半導體存儲器的結構主要包含三個部分,分別是( )、( )、( )。48位D/A轉換器當輸入數(shù)字量10000000為5v。若只有最低位為高電平,則輸出電壓為( )v;當輸入為10001000,則輸出電壓為( )v。5就逐次逼近型和雙積分型兩種A/D轉換器而言,( )的抗干擾能力強,( )的轉換速度快。6由555定時器構成的三種電路中,( )和( )是脈沖的整形電路。7與PAL相比,GAL器件有可編程的輸出結構,它是通過對(

2、)進行編程設定其( )的工作模式來實現(xiàn)的,而且由于采用了( )的工藝結構,可以重復編程,使它的通用性很好,使用更為方便靈活。 二、根據(jù)要求作題:(共15分)1 1  將邏輯函數(shù) P=AB+AC寫成與或非型表達式,并用集電極開路門來實現(xiàn)。 2 2圖1、2中電路均由CMOS門電路構成,寫出P、Q 的表達式,并畫出對應A、B、C的P、Q波形。 三、分析圖3所示電路,寫出F1、F2的邏輯表達式,說明電路的邏輯功能。圖中所用器件是8選1數(shù)據(jù)選擇器 74LS151。 (10分) 四、設計一位十進制數(shù)的四舍五入電路(采用8421BCD碼)。要求只設定一個輸出,并畫出用最簡與非門

3、實現(xiàn)的邏輯電路圖。 (15分)五、已知電路及CP、A的波形如圖5(a)(b)所示,設觸發(fā)器的初態(tài)均為“0”,試畫出輸出端B和C 的波形。 (8分) B C 六、用T觸發(fā)器和異或門構成的某種電路如圖6(a)所示,在示波器上觀察到波形如圖6(b)所示。試問該電路是如何連接的?請在原圖上畫出正確的連接圖,并標明T的取值。 (6分) 七、電路如圖7所示,其中RA=RB=10k,C=0.1f,試問:1在Uk為高電平期間,由555定時器構成的是什么電路,其輸出U0的頻率f0=?2分析由JK觸發(fā)器FF1、FF2、FF3構成的計數(shù)器電路,要求:寫出驅動方程和狀態(tài)方程,列出狀態(tài)轉換表,畫出完

4、整的狀態(tài)轉換圖;3設Q3、Q2、Q1的初態(tài)為000,Uk所加正脈沖的寬度為Tw=6/f0,脈沖過后Q3、Q2、Q1將保持在哪個狀態(tài)? (共15分) 八、圖8所示是16*4位ROM和同步十六進制加法計數(shù)器74LS161組成的脈沖分頻電路。ROM中的數(shù)據(jù)見表8所示。試畫出在CP信號連續(xù)作用下的D3、D2、D1、D0輸出的電壓波形,并說明它們和CP信號頻率之比。 (16分)   表8 地址輸入 數(shù)據(jù)輸出A3 A2 A1 A0D3 D2 D1 D0 0 0 0 00 0 0 10 0 1 00 0 1 10 1 0 00 1 0 10 1 1 00 1 1 11 0 0 01 0 0 11

5、0 1 01 0 1 11 1 0 01 1 0 11 1 1 0 1 1 1 1 1 1 1 10 0 0 00 0 1 10 1 0 00 1 0 11 0 1 01 0 0 11 0 0 01 1 1 11 1 0 00 0 0 10 0 1 00 0 0 10 1 0 00 1 1 10 0 0 0  CP波形如圖所示:  答案 一、填空(每空1分,共15分)1203地址譯碼器、存儲矩陣、輸出緩沖器40.039、5.315雙積分型、逐次逼近型6施密特觸發(fā)器、單穩(wěn)態(tài)觸發(fā)器7結構控制字、輸出邏輯宏單元、E2CMOS 二、根據(jù)要求作題:(共15分)1,

6、OC門線與實現(xiàn)圖略2  三、(1) 列真值表: (2) 邏輯功能:全減器 四、設用A3A2A1A0表示該數(shù),輸出F。列出真值表如下: 邏輯表達式為: 邏輯圖如下: 五、 六、T=1, 連線,圖略。 七、1多諧振蕩器 f0=476Hz; 2寫出驅動方程3分,狀態(tài)方程3分,列出狀態(tài)轉換000->100->110->111->011->001->回到100; 3Q3Q2Q1=100(3分); 八、 D3、D2、D1、D0頻率比分別是1/15、3/15、5/15、7/15;  中南大學信息院數(shù)字電

7、子技術基礎2 一、填空題:(每空1分,共16分)1邏輯函數(shù)有四種表示方法,它們分別是( )、( )、( )和( )。2將2004個“1”異或起來得到的結果是( )。3目前我們所學的雙極型集成電路和單極型集成電路的典型電路分別是( )電路和( )電路。4施密特觸發(fā)器有( )個穩(wěn)定狀態(tài).,多諧振蕩器有( )個穩(wěn)定狀態(tài)。5已知Intel2114是1K* 4位的RAM集成電路芯片,它有地址線( )條,數(shù)據(jù)線( )條。6已知被轉換的信號的上限截止頻率為10kHz,則A/D轉換器的采樣頻率應高于( )kHz;完成一次轉換所用的時間應小于( )。7GAL器件的全稱是( ),與PAL相比,它的輸出電

8、路是通過編程設定其( )的工作模式來實現(xiàn)的,而且由于采用了( )的工藝結構,可以重復編程,使用更為方便靈活。 二、根據(jù)要求作題:(共16分)3 1  試畫出用反相器和集電極開路與非門實現(xiàn)邏輯函數(shù) 。2、圖1、2中電路由TTL門電路構成,圖3由CMOS門電路構成,試分別寫出F1、F2、F3的表達式。  三、已知電路及輸入波形如圖4(a)(b)所示,其中FF1是D鎖存器,F(xiàn)F2是維持-阻塞D觸發(fā)器,根據(jù)CP和D的輸入波形畫出Q1和Q2的輸出波形。設觸發(fā)器的初始狀態(tài)均為0。 (8分)  四、分析圖5所示電路,寫出Z1、Z2的邏輯表達式,列出真值表,說

9、明電路的邏輯功能。 (10分) 五、設計一位8421BCD碼的判奇電路,當輸入碼為奇數(shù)時,輸出為1,否則為0。要求使用兩種方法實現(xiàn):(1)用最簡與非門實現(xiàn),畫出邏輯電路圖;(2)用一片8選1數(shù)據(jù)選擇器74LS151加若干門電路實現(xiàn),畫出電路圖。 (20分) 六、電路如圖7所示,其中RA=RB=10k,C=0.1f,試問:1在Uk為高電平期間,由555定時器構成的是什么電路,其輸出U0的頻率f0=?2分析由JK觸發(fā)器FF1、FF2、FF3構成的計數(shù)器電路,要求:寫出驅動方程和狀態(tài)方程,畫出完整的狀態(tài)轉換圖;4 2  設Q3、Q2、Q1的初態(tài)為000,Uk所加正脈沖的

10、寬度為Tw=5/f0,脈沖過后Q3、Q2、Q1將保持在哪個狀態(tài)? (共15分) 七、集成4位二進制加法計數(shù)器74161的連接圖如圖8所示,LD是預置控制端;D0、D1、D2、D3是預置數(shù)據(jù)輸入端;Q3、Q2、Q1、Q0是觸發(fā)器的輸出端,Q0是最低位,Q3是最高位;LD為低電平時電路開始置數(shù),LD為高電平時電路計數(shù)。試分析電路的功能。要求: (1)列出狀態(tài)轉換表; (2)檢驗自啟動能力; (3)說明計數(shù)模值。 (15分)   答案 一、填空(每空1分,共16分)1 真值表、邏輯圖、邏輯表達式、卡諾圖;20;3TTL 、 CMOS ;4兩、0 ;510 、4 ;620

11、 、50S;7通用陣列邏輯、輸出邏輯宏單元、E2CMOS; 二、根據(jù)要求作題:(共16分)1  ABRVCCC           2  三、 四、(1)表達式 (2)真值表(3)邏輯功能為:全減器 五、首先,根據(jù)電路邏輯描述畫出卡諾圖:(1)最簡“與或式”為:; (2)“與非與非式”為: (與非門實現(xiàn)圖略)六、(1) (1)       多諧振蕩器;(2) (2) 

12、      驅動方程:狀態(tài)方程:狀態(tài)轉換圖: (3)初態(tài)為000,五個周期后將保持在100狀態(tài)。 七、(1)狀態(tài)轉換圖: (2)可以自啟動;(3)模8;中南大學信息院數(shù)字電子技術基礎3 一、填空(每題1分,共10分)1. TTL門電路輸出高電平為 V,閾值電壓為 V;2. 觸發(fā)器按動作特點可分為基本型、 、 和邊沿型;3. 組合邏輯電路產(chǎn)生競爭冒險的內(nèi)因是 ;4. 三位二進制減法計數(shù)器的初始狀態(tài)為101,四個CP脈沖后它的狀態(tài)為 ;5. 如果要把一寬脈沖變換為窄脈沖應采用 觸發(fā)器;6. RAM的擴展可分為

13、 、 擴展兩種;7. PAL是 可編程,EPROM是 可編程;8. GAL中的OLMC可組態(tài)為專用輸入、 、寄存反饋輸出等幾種工作模式;9. 四位DAC的最大輸出電壓為5V,當輸入數(shù)據(jù)為0101時,它的輸出電壓為 V;10. 如果一輸入電壓的最大值為1V,采用3位ADC時它的量化階距為 V。 二、寫出下列各圖中的輸出邏輯表達式,并化為最簡與或式; (G1、G2為OC門,TG1、TG2為CMOS傳輸門) (10分)   三、由四位并行進位全加器74LS283構成圖2所示: (15分)1. 當A=0,X3X2X1X0=0011,Y3Y2Y1Y0=0100求Z3Z2Z1

14、Z0=?,W=?2. 2.        當A=1,X3X2X1X0=1001,Y3Y2Y1Y0=0101求Z3Z2Z1Z0=?,W=?3. 3.        寫出X(X3X2X1X0),Y(Y3Y2Y1Y0),A與Z(Z3Z2Z1Z0),W之間的算法公式,并指出其功能. 四、試畫出圖3在CP脈沖作用下Q1,Q2,Y對應的電壓波形。(設觸發(fā)器的初態(tài)為0,畫6個完整的CP脈沖的波形) (15分)  五、由可擦可編程只讀存儲器EPROM2716構成

15、的應用電路如圖所示。1. 計算EPROM2716的存儲容量;2. 2.        當ABCD=0110時,數(shù)碼管顯示什么數(shù)字;3. 3.        寫出Z的最小項表達式,并化為最簡與或式; (15分)   六、由同步十進制加法計數(shù)器74LS160構成一數(shù)字系統(tǒng)如圖所示,假設計數(shù)器的初態(tài)為0,測得組合邏輯電路的真值表如下所示: (20分)  1. 1.     

16、  畫出74LS160的狀態(tài)轉換圖;2. 2.       畫出整個數(shù)字系統(tǒng)的時序圖; 3. 如果用同步四位二進制加法計數(shù)器74LS161代替74LS160,試畫出其電路圖(要求采用置數(shù)法);4. 試用一片二進制譯碼器74LS138輔助與非門實現(xiàn)該組合邏輯電路功能。 七、時序PLA電路如圖所示: 1、 1、     求該時序電路的驅動方程、狀態(tài)方程、輸出方程;2、 2、     畫該電路的狀態(tài)轉換表;3、 3、 &#

17、160;   若X為輸入二進制序列10010011,其波形如圖所示,畫Q1、Q2和Z的波形;4、 4、     說明該電路的功能。 (16分)    答案一、 一、填空題:1. 1.       3.4 V 、1.4 V ;2. 2.       同步型 、主從型 ;3. 3.       邏輯器件的傳輸延時 ;4. 4.

18、60;      001 ;5. 5.       積分型單穩(wěn)態(tài) ;6. 6.       字擴展 、位擴展 ;7. 7.       與陣列 、或陣列 ;8. 8.       組合輸出 ;9. 9.       5/3 V ;10. 10.

19、60;  1/7 V; 二、(1) (2)  三、(1)A0時: ZXY0111; WCo0;(2)A1時:0100; ;(3)電路功能為有符號數(shù)求和運算:;  四、 五、(1) (1)             存儲容量為:1K×8;(2) (2)             數(shù)碼管顯示“6”;(3) (3)&#

20、160;            ; 六、1狀態(tài)轉換圖   2 34 七、(1)驅動方程和狀態(tài)方程相同: 輸出方程:(2)狀態(tài)轉換圖:   (3)電路功能描述:2位不同數(shù)碼串行檢測器,當串行輸入的兩位數(shù)碼不同時,輸出為“1”,否則,輸出為“0”。 中南大學信息院數(shù)字電子技術基礎4一、填空(每題2分,共20分) 1. 如圖1所示,A=0時,Y= ;A=1,B=0時,Y= ;2. ,

21、Y的最簡與或式為 ;3. 如圖2所示為TTL的TSL門電路,EN=0時,Y為 ,EN=1時,Y= ;4. 觸發(fā)器按邏輯功能可分為RSF、JKF、 、 和DF;5. 四位二進制減法計數(shù)器的初始狀態(tài)為0011,四個CP脈沖后它的狀態(tài)為 ;6. EPROM2864的有 地址輸入端,有 數(shù)據(jù)輸出端;7. 數(shù)字系統(tǒng)按組成方式可分為 、 兩種;8. GAL是 可編程,GAL中的OLMC稱 ;9. 四位DAC的最大輸出電壓為5V,當輸入數(shù)據(jù)為0101時,它的輸出電壓為 V;10. 如果一輸入電壓的最大值為1V,采用3位ADC時它的量化階距為 V。 二、試分析如圖3所示的組合邏輯電路。 (10分)

22、1. 寫出輸出邏輯表達式; 2. 化為最簡與或式;3. 列出真值表;4. 說明邏輯功能。  三、試用一片74LS138輔以與非門設計一個BCD碼素數(shù)檢測電路,要求輸入大于1的素數(shù)時電路輸出為1,否則輸出為0(要有設計過程)。 (10分) 四、試畫出下列觸發(fā)器的輸出波形 (設觸發(fā)器的初態(tài)為0)。 (12分) 1.  2.3. 五、時序PLA電路如圖所示: (16分)1. 寫出該時序電路的驅動方程、狀態(tài)方程、輸出方程;2. 2.       畫電路的狀態(tài)轉換表;3. 若X為輸入二進制序列1

23、0010011,其波形如圖所示,畫Q1、Q2和Z的波形;3. 3.       說明該電路的功能。 六、試用74LS161設計一計數(shù)器完成下列計數(shù)循環(huán)(10分) 七、如圖所示為一跳頻信號發(fā)生器,其中CB555為555定時器,74LS194為四位雙向移位寄存器,74LS160為十進制加法計數(shù)器(22分)1. CB555構成什么功能電路?2. 當2K的滑動電阻處于中心位置時,求CP2頻率?3. 當74LS194的狀態(tài)為0001,畫出74LS160的狀態(tài)轉換圖,說明它是幾進制計數(shù)器,并求輸出Y的頻率。4. 已知74LS1

24、94工作在循環(huán)右移狀態(tài),當它的狀態(tài)為0001,畫出74LS194的狀態(tài)轉換圖;5. 5.       試說明電路輸出Y有哪幾種輸出頻率成份?每一頻率成份持續(xù)多長時間?  答案 一、填空題:11. 1.       Y0、Y1 ;12. 2.       ;13. 3.       高阻態(tài)、;14. 4.       TF 、TF ;15. 5.&

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論