北郵_模擬集成電路設計_期末實驗報告_第1頁
北郵_模擬集成電路設計_期末實驗報告_第2頁
北郵_模擬集成電路設計_期末實驗報告_第3頁
北郵_模擬集成電路設計_期末實驗報告_第4頁
北郵_模擬集成電路設計_期末實驗報告_第5頁
已閱讀5頁,還剩16頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、北京郵電大學電子工程學院模擬CMOS集成電路課程實驗報告 姓 名: 楊珊 指導老師: 韓可 學 院: 電子工程 班 級: 2013211204 學 號: 2013210926 實驗一:共源級放大器性能分析1、 實驗目的1、掌握synopsys軟件啟動和電路原理圖(schematic)設計輸入方法;2、掌握使用synopsys電路仿真軟件custom designer對原理圖進行電路特性仿真;3、輸入共源級放大器電路并對其進行DC、AC分析,繪制曲線;4、深入理解共源級放大器的工作原理以及mos管參數(shù)的改變對放大器性能的影響二、實驗要求1、啟動synopsys,建立庫及Cellview文件。2、

2、輸入共源級放大器電路圖。3、設置仿真環(huán)境。4、仿真并查看仿真結果,繪制曲線。三、實驗結果1、電路圖2、幅頻特性曲線當R=1K,當R=10K,4、 實驗結果分析器件參數(shù): NMOS管的寬長比為10,柵源之間所接電容1pF。實驗結果:當Rd=1K時,gm=2735.7u,Av=2.73.當Rd=10k時,gm=173.50u,Av=1.73.由此可知,當R增大時,放大器的性能下降。實驗二:差分放大器設計一、實驗目的1.掌握差分放大器的設計方法;2.掌握差分放大器的調試與性能指標的測試方法。二、實驗要求1.確定放大電路;2.確定靜態(tài)工作點Q;3.確定電路其他參數(shù)。4.電壓放大倍數(shù)大于20dB,盡量增

3、大GBW,設計差分放大器;5.對所設計電路調試;6.對電路性能指標進行測試仿真,并對測量結果進行驗算和誤差分析。3、 實驗原理平衡態(tài)下的小信號差動電壓增益AV為:b 1= 2= =nCOX(W/L)四、實驗結果(表中數(shù)據(jù)單位dB) ,R單位:kW/LR 5101520100K27dB28dB28dB28dB120K27dB27dB28dB29dB300K18dB19dB20dB20dB通過表格可知,改變W/L和柵極電阻,當R一定時,隨著W/L增加,增益增加,W/L一定時,隨著R的增加,增益也減少。但是由于帶寬的限制,我們不能無限地增大W/L.為保證帶寬,選取W/L=30,R=30K的情況下的數(shù)

4、值,保證了帶寬約為300MHZ,可以符合系統(tǒng)的功能特性,實驗結果見下圖。1.電路圖2.幅頻特性曲線五、思考題根據(jù)計算公式,為什么不能直接增大R實現(xiàn)放大倍數(shù)的增大? 答:若直接增加Rd,則Vd會增加,增加過程中會限制最大電壓擺幅;如果VDDVd=VinVTH,那MOS管處于線性區(qū)的邊緣,此時僅允許非常小的輸出電壓擺幅。即電路不工作。此外,RD增大還會導致輸出結點的時間常數(shù)更大。實驗三:電流源負載差分放大器設計一、實驗目的1.掌握電流源負載差分放大器的設計方法;2.掌握差分放大器的調試與性能指標的測試方法。二、實驗要求1.設計差分放大器,電壓放大倍數(shù)大于30dB;2.對所涉及的電路進行設計、調試;

5、3.對電路性能指標進行測試仿真,并對測量結果進行驗算和誤差分析。三、實驗原理 電流鏡負載的差分對傳統(tǒng)運算放大器的輸入級一般都采用電流鏡負載的差分對。如上圖所示。NMOS器件M1和M2作為差分對管,P溝道器件M4,M5組成電流源負載。電流0I 提供差分放大器的工作電流。如果M4和M5相匹配,那么M1電流的大小就決定了M4電流的大小。這個電流將鏡像到M5。如果VGS1=VGS2,則Ml和M2的電流相同。這樣由M5通過M2的電流將等于是IOUT為零時M2所需要的電流。如果VGS1>VGS2,由于I0=ID1+ID2,ID1相對ID2要增加。ID1的增加意味著ID4和ID5也增大。但是

6、,當VGS1變的比VGS2大時,ID2應小。因此要使電路平衡,IOUT必須為正。輸出電流IOUT等于差分對管的差值,其最大值為I0。這樣就使差分放大器的差分輸出信號轉換成單端輸出信號。反之如果VGS1<VGS2,將變成負。假設M1和M2差分對總工作在飽和狀態(tài),則可推導出其大信號特性。描述大信號性能的相應關系如下:式(7-1)中,VID表示差分輸入電壓。上面假設了M1 和M2 相匹配。將式(7-1)代入(7-2)中得到一個二次方程,可得出解。上圖是歸一化的M1 的漏電流與歸一化差分輸入電壓的關系曲線,也即是CMOS差分放大器的大信號轉移特性曲線。該放大器的小信

7、號特性參數(shù)等效跨導從圖2可以看出,在平衡條件下,M2和M5的輸出電阻分別為:于是該放大器的電壓增益為:四,實驗結果(表中數(shù)據(jù)單位:dB)W/L(N)W/L(P)40506070529dB30dB30dB31dB1035dB36dB37dB37dB 1536dB37dB37dB38dB選擇nmos(w/L)=50,pmos(w/L)=10數(shù)據(jù)作為結果:由結果曲線可知,此放大器的使用頻率范圍需要嚴格控制,當f增大到一定值時,增益下降速率很快。1.電路圖2.幅頻特性曲線實驗五:共源共柵電流鏡設計一、實驗目的熟悉軟件的使用,了解Cadence軟件的設計過程。掌握電流鏡的相關知識和技術,設計集成電路實現(xiàn)

8、所給要求。二、實驗要求1.低輸出高壓高輸出電阻的電流鏡設計;2.電流比1:1;3.輸出電壓最小值0.5V;4.輸出電流變化范圍51000uA。三、實驗內容1.確定(W/L)1、(W/L)2、(W/L)3、(W/L)4和溝道長度L2.驗證直流工作點3.仿真驗證四、實驗結果1.電路圖由圖可知,i6=104.6u,idc=100u,所以idc:i61:1,大致符合電流鏡的設計要求。且Vmin=0.529.實驗六:兩級運算放大器設計一、實驗目的熟悉軟件的使用,了解synopsys軟件的設計過程。掌握電流鏡的相關知識和技術,設計集成電路實現(xiàn)所給要求。2、 實驗要求 單級放大器輸出對管產生的小信號電流直接

9、流過輸出電阻,因此單級電路的增益被抑制在輸出對管的跨導與輸出阻抗的乘積。在單級放大器中,增益是與輸出擺幅相矛盾的。要想得到大的增益我們可以采用共源共柵結果來極大的提高出阻抗的值,但是共源共柵中堆疊的MOS管不可避免的減少了輸入電壓的范圍。因為多一層管子至少增加一個對管子的過驅動電壓。這樣在共源共柵結構的增益與輸出電壓矛盾。為了緩解這種矛盾引入兩級運放,在兩級運放中將這兩個點在不同級實現(xiàn)。如本設計中的兩級運放,大的增益靠第一級與第二級級聯(lián)而組成,而大的輸出電壓范圍靠第二級的共源放大器來獲得。 設計一個COMS兩級放大電路,滿足以下指標:AV=5000V/V(74dB) VDD=2.5V VSS=

10、-2.5VGB=5MHz CL=5pf SR>10V/us 相位裕度=60度VOUT范圍=-2,2V ICMR=-12V Pdiss<=2mW3、 實驗內容確定電路的拓撲結構: 圖中有多個電流鏡結構,M5,M8組成電流鏡,流過M1的電流與流過M2電流ID1,2=ID3,4=1/2*ID5,同時M3,M4組成電流鏡結構,如果M3和M4管對稱,那么相同的結構使得在x,y兩點的電壓在Vin的共模輸入范圍內不隨著Vin的變化而變化,為第二極放大器提供了恒定的電壓和電流。圖1所示,Cc為引入的米勒補償電容。利用表1、表2中的參數(shù)計算得到第一級差分放大器的電壓增益為:第二極共源放大器的電壓增益

11、為所以二級放大器的總的電壓增益為相位裕量有要求60°的相位裕量,假設RHP零點高于10GB以上所以 即 由于要求的相位裕量,所以可得到=2.2pF因此由補償電容最小值2.2pF,為了獲得足夠的相位裕量我們可以選定Cc=3pF考慮共模輸入范圍:在最大輸入情況下,考慮M1處在飽和區(qū),有 (4)在最小輸入情況下,考慮M5處在飽和區(qū),有 (5)而電路的一些基本指標有 (6)GB是單位增益帶寬P1是3DB帶寬GB= (7) (8) (9)CMR: 正的CMR (10) 負的CMR (12)由電路的壓擺率得到=(3*10-12)()10*106)=30A(為了一定的裕度,我們取。)則可以得到,下

12、面用ICMR的要求計算(W/L)311/1所以有=11/1由,GB=5MHz,我們可以得到即可以得到 用負ICMR公式計算由式(12)我們可以得到下式如果的值小于100mv,可能要求相當大的,如果小于0,則ICMR的設計要求則可能太過苛刻,因此,我們可以減小或者增大來解決這個問題,我們?yōu)榱肆粢欢ǖ挠喽任覀兊扔?1.1V為下限值進行計算則可以得到的進而推出即有為了得到60°的相位裕量,的值近似起碼是輸入級跨導的10倍(allen書p.211例6.2-1),我們設,為了達到第一級電流鏡負載(M3和M4)的正確鏡像,要求,圖中x,y點電位相同我們可以得到進而由我們可以得到直流電流同樣由電流

13、鏡原理,我們可以得到四、實驗原理電路結構: 最基本的 COMS 二級密勒補償運算跨導放大器的結構如圖所示。主要包括四部分:第一級輸入級放大電路、第二級放大電路、偏置電路和相位補償電路。 兩級運放電路圖相位補償: 電路有至少四個極點和兩個零點,假定 z2、p3、p4 以及其它寄生極點都遠大于 GBW,若不考慮零點z1,僅考慮第二極點p2,那么這是一個典型的兩極點決定的系統(tǒng)。為保證系統(tǒng)穩(wěn)定,通常要求有 63°左右的相位裕度,即保持頻率階躍響應的最大平坦度以及較短的時間響應。 但在考慮 z1之后, 這個右半平面 (RHP) 的零點在相位域上相當于左半平面 (LHP)的極點,所以相位裕度會得

14、到惡化。同時如果為了將兩個極點分離程度增大,則補償電容Cc 就要增大,這也會使得零點減小,進一步犧牲相位裕度,如圖所示。 極點分裂與Cc變化五、實驗結果1.電路圖2.幅頻特性曲線六、思考題分析此類電流鏡優(yōu)點,并說明原因。答:1.獲得了較高的精度:在本電路中,由于電路結構特點,下方兩nmos管(圖中1,2)的漏端注入電壓相等,由此,Iout是Iin的精確復制,即使上方兩mos管(圖中0,3)的輸入電壓發(fā)生變化,對1,2而言,變化量近似相等,因此IoutIin。即通過共源共柵級屏蔽了輸出電壓變化的影響。2. 以降低輸出擺幅為代價,提高了輸出電阻:各管子均處于飽和或臨界飽和的狀態(tài)。七、實驗分析在本次

15、設計中采用了密勒補償,但在包含密勒補償?shù)碾娐分袝a生一個離原點很近的零點,位于 這是由于Cc+CGD6形成從輸入到輸出的回路。這個零點大大降低了電路的穩(wěn)定性。本次設計中我們增加一個與補償電容串聯(lián)的電阻,從而改善零點的頻率,引入的電阻為RZ,零點的頻率可表示為 ,將此零點移到左半平面來消除第一非主極點,滿足的條件為選定合適的CL與CC,在程序中讀出gm6的值,就可以計算出RZ的值。但是電阻過大會帶來更大的熱噪聲,還會使時間常數(shù)更大,而電路的GB隨CC的增大而減小,這里就涉及到電阻RZ電容CC 和gm6的折衷。經過反復嘗試,我們找到了一組比較合適的數(shù)據(jù),其中CC=3p ,RZ=60k,GB和電路的

16、穩(wěn)定性均比較好的達到了實驗要求。實驗總結及問題解決實驗中的問題問題1.mos管參數(shù)名不正確解決:將nmos4和pmos4改為N,P,否則會出現(xiàn)編譯錯誤。問題2.放大倍數(shù)不符合實驗要求解決:選擇合適的元件參數(shù),溝道長寬比設置不宜過小。實驗心得體會通過這次實驗,我對synopsys軟件有了一定的認識,了解了一些基本的使用方法和技巧。第一次實驗出現(xiàn)的錯誤比較多,但是相對而言學到的東西的也比較多,比如如何應對編譯錯誤的一些問題還有非法關閉窗口后,如何正確找到文件位置。接下來的幾次試驗都是有助教給好的原理圖,我們根據(jù)原理圖畫好電路,自行仿真得出實驗要求的參數(shù),并給老師驗收。最后一次實驗需要自行設計,對我們來說也十分有挑戰(zhàn),但是遺憾的是,由于對于整個實驗的理解不夠,我

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論