微機原理與接口技術(shù)復(fù)習總結(jié)第四版.doc_第1頁
微機原理與接口技術(shù)復(fù)習總結(jié)第四版.doc_第2頁
微機原理與接口技術(shù)復(fù)習總結(jié)第四版.doc_第3頁
微機原理與接口技術(shù)復(fù)習總結(jié)第四版.doc_第4頁
微機原理與接口技術(shù)復(fù)習總結(jié)第四版.doc_第5頁
已閱讀5頁,還剩12頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、第一章計算機基礎(chǔ)知識本章的主要內(nèi)容為不同進位計數(shù)制計數(shù)方法、 不同進位制數(shù) Z 間相互轉(zhuǎn)換的 方 法、數(shù)和字符在計算機屮的表示方法、簡單的算術(shù)運算以及計算機系統(tǒng)的組成。 下邊將木章的知識點作了歸類,圖 1為木章的知識要點圖,圖 1.2 為計算機系統(tǒng) 組成 的示意圖。r 二進制數(shù) (B)八進制數(shù) (Q) 十六進制數(shù) (H)十進制數(shù) (D)原碼章知識耍八碼制<奇偶校驗碼J奇校驗 偶校驗Lr 數(shù)字編碼規(guī)則ASCII 碼 §匚字母編碼規(guī)則C 壓縮 BCD 碼BCD 碼 j匚非壓縮 BCD 碼C 帶符號數(shù)編碼 V 反碼r 控制器 L 運算器 ROM RAMV 計算機系統(tǒng)組成r 中央處理器

2、 (CPU)" 主機 VI 半導(dǎo)體存儲器 J算 機 系 統(tǒng)計 硬件 <輸入設(shè)備外部設(shè)備輸出設(shè)備r 操作系統(tǒng):女 H DOS、 Windows> Unix> Linux 等系統(tǒng)軟件 V 各種計算機語言處理軟件:如匯編、解釋、編譯等軟件其他系統(tǒng)軟件L 用戶應(yīng)用軟件 應(yīng)用軟件彳L 其他應(yīng)用軟件第二章 8086 微處理器本章要從應(yīng)用角度上理解 8086CPU的內(nèi)部組成、 編程結(jié)構(gòu)、 引腳信號功能、 最 小工作模式的系統(tǒng)配置、 8086 的存儲器組織、基木時序等概念。下面這一章 知識的 結(jié)構(gòu)圖。C時鐘發(fā)生器8284)系統(tǒng)配置最小模式廠8086CPU地址鎖存器A 三總線 (DB

3、、AB 、CB)74LS373、8282)本 早 知 識 要 點數(shù)據(jù)收發(fā)器8286. 74LS245) 丿存儲器邏輯分段邏輯地址物理地址存儲器組織奇地址存儲體BHE)存儲器分體/ Intel 8086 微處理器偶地址存儲體A0)時鐘周期 (T 狀 態(tài)) 基木讀總線周期 基木寫總線周期總線周期指令周期? 寄存器的復(fù)位值、中斷響應(yīng)吋序 執(zhí)行單元 EU 器)內(nèi)部組成總線接口單元 BIU (CS、DS、復(fù)位操作時序AX 、BX 、CX、DX 、SP、BP、SI、DI、標志寄存SS、ES、IP)地址 / 數(shù)據(jù) 地址/ 狀態(tài)引腳功能 J最小模式) |廠負責地址 BHE/S7 、ALE 數(shù)據(jù)允許和收發(fā) DE

4、N. DT/R 負責讀寫FB、 WR. M/IO負責屮斷 INTR 、NMI 、INTA 負責總線 HOLD 、HLDA 協(xié)調(diào) CLK 、READY TESTJ 模式選擇 MN/MX=5V第三章 8086 的指令系統(tǒng)本章重點是 8086CPU 指令的尋址方式,每條指令的格式、功能及標志的影響;同時還涉及到存儲器單元的物理地址計算、標志位填寫和堆棧操作。下圖為 識結(jié)構(gòu)圖。本章知c操作數(shù)尋址方式 ? 立即數(shù)尋址、寄存器尋址、存儲器尋址 . 本1 ? 邏輯地址、物理地址章指令格式 - ? 指令功能 ? 對標志位影響鳥51 填寫標志位識要從 I 堆棧結(jié)構(gòu)(后進先出) ? 堆棧指針 (SP) ? 堆棧操

5、作(入棧、出棧)立即數(shù)尋址直接尋址寄存器尋址寄存器間接尋址尋存儲器尋址寄存器相對尋址址基址變址尋址方串操作尋址式和對基址變址尋址I/O 端口尋址隱含尋址數(shù)據(jù)傳送類(通用數(shù)據(jù)傳送指令、堆棧指令、交換指令、 I/O 傳送指令、換碼指令、冇效地址傳送指令、 標 志寄存器傳送指令) 算術(shù)運算類指令(加法指令,減法指令,乘法指令,除法指令, BCD 碼調(diào)整指令)指 令 功 能邏輯類指令(邏輯運算指令、邏輯移位操作指令)串操作類指令(串傳送、比較、掃描、串存和取指令)控制轉(zhuǎn)移類指令(條件和無條件轉(zhuǎn)移、子程序調(diào)用和返冋指令、子程序調(diào)用和返冋、屮斷)處理器控制類指令第四章匯編語言程序設(shè)計本章主要內(nèi)容是匯編語言

6、類別、偽指令語句格式和作用、基本程序結(jié)構(gòu)、調(diào) 用程序和被 調(diào)用程序 Z 間數(shù)據(jù)傳遞途徑以及匯編源程序上機調(diào)試過程。 本章重點是閱讀程序和編寫程序。 下邊是木章的知識結(jié)構(gòu)圖。I程序開發(fā)步驟:編輯匯編一? 鏈接? 調(diào)試運行71編語言語句類別 Y 偽指令語句 r實指令語句I宏指令語旬木廠順序結(jié)構(gòu)知 識 要程序慕本結(jié)構(gòu)分支結(jié)構(gòu)寄存器約定循環(huán)結(jié)構(gòu)參數(shù)傳遞途徑寄存器約定過程(了程序 存儲器約泄八、堆棧傳遞偽 指 令 語 句符號定義偽指令 EQU、=數(shù)據(jù)定義偽指令 DB、DW、DD. 段定義偽指令 SEGMENT ENDS過程定義偽指令 PROC、ENDP 段指派 偽指令 ASSUME程序定位偽指令 ORG

7、 匯編結(jié)束偽指令 ENDI 其他偽指令第五章半導(dǎo)體存儲器半導(dǎo)體存儲器是用半導(dǎo)體器件作為存儲介質(zhì)的存儲器。 本章討論半導(dǎo)體存儲 器 芯片的類型、存儲原理、引腳功能、如何與 CPU (或系統(tǒng)總線)連接等問題。 本 章知識結(jié)構(gòu)圖如下。存儲器作用 ? 存放程序和數(shù)據(jù)亠只存放進制數(shù)木 章 知 識 要 點半導(dǎo)體存儲器芯片分類pSRAM-RAMY LDRAM廠掩模、ROM Y RO1ROM yPROM EPROMI EEROM存儲器芯片 - ? 存儲容量A 引腳功能I 主存儲器設(shè)計計算芯片數(shù)I 地址分配、片選邏輯、控制選擇1卜與系統(tǒng)連接J全譯碼部分譯碼 線譯碼第六章輸入輸出接口木章討論輸入 / 輸出接口的基

8、本概念,包括輸入 /e出接口的作用、內(nèi)部結(jié)構(gòu)、傳送信息的分 析、10 端口 編址以及主機通過接口與外設(shè) Z 間數(shù)據(jù)傳送的方式。下邊是木章的知識結(jié)構(gòu)圖。數(shù)據(jù)信息(開關(guān)最、脈沖最、數(shù)據(jù)最、模擬最)本10端口 一? IO 端口編址方式單獨編址>10 端口號章統(tǒng)一編址知識主機通過接口 b 外設(shè)數(shù)據(jù)傳送方式要點接口作用IO 接口概念接口傳送信息的種類 ?狀態(tài)信息無條件傳送程序控制方式I 簡單的 I/O 芯片的使用冇條件傳送(查詢)數(shù)據(jù)傳送方式< 中斷控制方式肓接存儲器存取控制方式DMA )中斷響應(yīng) ? 小斷服務(wù) ? 中斷返回章知實現(xiàn)中斷與返凹識中斷系統(tǒng)功能實現(xiàn)屮斷優(yōu)先級控制要點中斷源 一中斷

9、源的中斷優(yōu)先級別木 中斷請求一 ? 中斷判優(yōu)第七章中斷與中斷控制器木章主要內(nèi)容:屮斷的基木概念、 CPU響應(yīng)中斷的條件、 屮斷響應(yīng)過程、屮斷服務(wù)程序的 執(zhí)行;8086/8088 中斷系統(tǒng);可編程中斷控制器 8259A 的引腳功能、編程結(jié)構(gòu)以及工作工程。中斷概念中斷優(yōu)先級排隊中斷嵌套(高級屮斷請求能屮斷低級屮斷服務(wù))屮斷優(yōu)先級控制 V 硬件查詢(菊花鏈) 廠軟件查詢51 編程屮斷控制器 ( PIC)實現(xiàn)中斷與返回全嵌套方式優(yōu)先級設(shè)置方式 5特殊全恢套方式 優(yōu)先 級口動循環(huán)方式 優(yōu)先 級特殊循環(huán)方式8259A IK 中斷管理 方式自動 EO1 結(jié)朿方式 中斷結(jié)束方式 < 普通 EOI 結(jié)束方

10、式 特 殊 EOI 結(jié)束方式V.實現(xiàn)中斷優(yōu)先級控制屮斷屏蔽方式邊沿觸發(fā)方式 中斷請求引入方式 J 電平觸發(fā)方式 中斷查詢方式第八章 定時器 / 計數(shù)器 8253 及應(yīng)用木章主要內(nèi)容是定時器 / 計算器的應(yīng)用場合; 如何實現(xiàn)定時 / 計數(shù);可編程計數(shù)器 / 定時器 8253 芯 片的內(nèi)部結(jié)構(gòu)、引腳功能、計數(shù)原理、 6 種工作方式下的工作條件和輸出波形特征。下邊 是知識 耍點圖。- 軟件:延時子程序木 章 知 識 要 點定時/ 計數(shù)的實現(xiàn)下彳硬件:數(shù)字邏輯電路?采用可編程定吋器 / 計數(shù)器引腳功能可編程定時器 / 計數(shù)器 8253*通道的編程結(jié)構(gòu) ? 通道的 6種 T?作方式1芯片的使用:硬件連線

11、、軟件編程方式 0:計數(shù)結(jié)束中斷方式方式 2: 分頻器方式8253 的工 作方式方式 3: 方波發(fā)生器方式方式 1:可重新觸發(fā)單穩(wěn)態(tài)輸出方式方式 4:軟件選通觸發(fā)方式方式 5: 碩件選通觸發(fā)方式第九章 A/D 和 D/A 轉(zhuǎn)換木章重點是 A/D 轉(zhuǎn)換的任務(wù)和轉(zhuǎn)換原理 ,D/A 轉(zhuǎn)換的任務(wù)和轉(zhuǎn)換原理,常川 A/D 轉(zhuǎn)換器 (ADC) 集 成芯片和 D/A 轉(zhuǎn)換器(DAC) 集成芯片的外部引腳功能、內(nèi)部結(jié)構(gòu)、工作過程、性能指標以 及實 際應(yīng)用。A/D :模擬聚 轉(zhuǎn)換任務(wù)數(shù)字最 DA 數(shù)字量模擬量本 章 知 識 要 點基準電壓、權(quán)電阻解碼網(wǎng)絡(luò) 基A/D轉(zhuǎn)換原理 ? 常用方法 準電壓、 T 型電阻解碼網(wǎng)絡(luò)D/A 逐次逼近式,計數(shù)器式積分式,并聯(lián)式r 硬件連線:同微機系統(tǒng)總線的連接 集成芯片使用 I 軟件編程:控制轉(zhuǎn)換,控制數(shù)字最傳送 ADC:將 CPU 處理后的數(shù)字量轉(zhuǎn)換為模擬量集成芯片應(yīng)用場合將 CPU 處理后的數(shù)字量轉(zhuǎn)換為模擬量,送控制現(xiàn)場 DAC與運算放人器一起組成各種波形發(fā)生器如卜圖所示,以 8088微處理器為核心的 IBM PC/XT 機與 DAC0832 連接,實現(xiàn)波形發(fā)牛器。 IBNPC/XT 機使川 10根地址線 A0? A9 尋址 I/O 端口, AEN 為地址允許信號,低電平時選 中 瑞口。 DAC0832 的參考電壓 VRW, VREF 的范圍為 o? 5V,計算

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論