《數(shù)字電子技術(shù)A》離線作業(yè)答案_第1頁
《數(shù)字電子技術(shù)A》離線作業(yè)答案_第2頁
《數(shù)字電子技術(shù)A》離線作業(yè)答案_第3頁
《數(shù)字電子技術(shù)A》離線作業(yè)答案_第4頁
《數(shù)字電子技術(shù)A》離線作業(yè)答案_第5頁
已閱讀5頁,還剩39頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、數(shù)字電子技術(shù)A第1次作業(yè)一、單項選擇題(只有一個選項正確,共9道小題)1. ( )是倉儲的基本任務,是倉儲產(chǎn)生的根本原因。 (A) 流通調(diào)控 (B) 存儲 (C) 質(zhì)量管理 (D) 數(shù)量管理正確答案:D2. 在下列邏輯部件中,不屬于組合邏輯部件的是 (A) 譯碼器 (B) 編碼器 (C) 全加器 (D) 寄存器正確答案:D3. (A) (B) (C) (D) 正確答案:C4.邏輯函數(shù)F1、F2、F3的卡諾圖如圖1-2所示,他們之間的邏輯關(guān)系是 。 (A) F3=F1F2 (B) F3=F1+F (C) F2=F1F3 (D) F2=F1+F3正確答案:B5.八選一數(shù)據(jù)選擇器74151組成的電路

2、如圖1-3所示,則輸出函數(shù)為( ) (A) (B) (C) (D) 正確答案:C6.某邏輯門的輸入端A、B和輸出端F的波形圖1-7所示,F(xiàn)與A、B的邏輯關(guān)系是: (A) 與非 (B) 同或 (C) 異或 (D) 或正確答案:B7. 十進制數(shù)3.625的二進制數(shù)和8421BCD碼分別為( ) (A) 11.11 和11.001 (B) 11.101 和0011.011000100101 (C) 11.01 和11.011000100101 (D) 11.101 和11.101正確答案:B8. 下列幾種說法中錯誤的是( ) (A) 任何邏輯函數(shù)都可以用卡諾圖表示 (B) 邏輯函數(shù)的卡諾圖是唯一的。

3、 (C) 同一個卡諾圖化簡結(jié)果可能不是唯一的 (D) 卡諾圖中1的個數(shù)和0的個數(shù)相同。正確答案:D9. 和TTL電路相比,CMOS電路最突出的優(yōu)點在于( ) (A) 可靠性高 (B) 抗干擾能力強 (C) 速度快 (D) 功耗低二、主觀題(共25道小題)10. 如圖3所示,為檢測水箱的液位,在A、B、C、三個地方安置了三個水位檢測元件,當水面低于檢測元件時,檢測元件輸出低電平,水面高于檢測元件時,檢測元件輸出高電平。試用與非門設計一個水位狀態(tài)顯示電路,要求:當水面在A、B之間的正常狀態(tài)時,僅綠燈G亮;水面在B、C 間或A以上的異常狀態(tài)時,僅黃Y燈亮;水面在C以下的危險狀態(tài)時,僅紅燈R亮。 參考

4、答案:11. 12. 參考答案:13. 已知邏輯函數(shù): 畫出邏輯函數(shù)F1、F2 和F的卡諾圖;用最少的與非門實現(xiàn)邏輯函數(shù)F,畫出邏輯圖。參考答案:14. 分析圖3所示邏輯電路,寫出輸出端的邏輯函數(shù)表達式,列出真值表,說明電路能實現(xiàn)什么邏輯功能. 參考答案:15. 一數(shù)字信號的波形如圖1.1.1所示,試問該波形所代表的二進制數(shù)是什么?參考答案:0101 101016. 將下列十進制數(shù)轉(zhuǎn)換為二進制數(shù)、八進制數(shù)、十六進制數(shù)和8421BCD碼(要求轉(zhuǎn)換誤差不大于2-4): (1) 43 (2) 127 (3) 254.25 (4) 2.718參考答案:(1) 43D=101011B=53O=2BH;4

5、3的BCD編碼為0100 0011BCD。 (2) 127D=1111111B=177O=7FH;127的BCD編碼為0001 0010 0111BCD。 (3) 254.25D=11111110.01B=376.2O=FE.4H;0010 0101 0100.0010 0101BCD。 17. 將下列每一二進制數(shù)轉(zhuǎn)換為十六進制碼: (1) 101001B (2) 11.01101B參考答案:(1) 101001B=29H(2) 11.01101B=3.68H18. 將下列十進制轉(zhuǎn)換為十六進制數(shù): (1) 500D (2) 59D (3) 0.34D (4) 1002.45D參考答案:(1)

6、500D=1F4H(2) 59D=3BH(3) 0.34D=0.570AH(4) 1002.45D=3EA.7333H19. 將下列十六進制數(shù)轉(zhuǎn)換為二進制數(shù):(1) 23F.45H (2) A040.51H參考答案:(1) 23F.45H=10 0011 1111.0100 0101B (2) A040.51H=1010 0000 0100 0000.0101 0001B 20. 將下列十六進制數(shù)轉(zhuǎn)換為十進制數(shù): (1) 103.2H (2) A45D.0BCH參考答案:(1) 103.2H=259.125D(2) A45D.0BCH=41024.046D21. 用邏輯代數(shù)證明下列不等式 參考

7、答案:22. 將下列各式轉(zhuǎn)換成與 或形式 參考答案:23. 將下列各式轉(zhuǎn)換成與 或形式 24. 將下列各式轉(zhuǎn)換成與 或形式 25. 利用與非門實現(xiàn)下列函數(shù) L=AB+AC26. 利用與非門實現(xiàn)下列函數(shù)27. 利用與非門實現(xiàn)下列函數(shù) 28. 用卡諾圖法化簡下列各式 29. 用卡諾圖法化簡下列各式 30. 用卡諾圖法化簡下列各式 31. 用卡諾圖法化簡下列各式 32. 用卡諾圖法化簡下列各式 33. 試分析圖題3.3.4所示邏輯電路的功能 34. 試用2輸入與非門和反相器設計一個4位的奇偶校驗器,即當4位數(shù)中有奇數(shù)個1時輸出為0,否則輸出為1。數(shù)字電子技術(shù)A第2次作業(yè)一、單項選擇題(只有一個選項正

8、確,共1道小題)1. 八路數(shù)據(jù)選擇器,其地址輸入端(選擇控制端)有 個 (A) 8 (B) 2 (C) 3 (D) 4正確答案:C二、主觀題(共7道小題)2. 發(fā)由全加器FA、2-4線譯碼器和門電路組成的邏輯電路如圖3 a所示。試在圖b中填寫輸出邏輯函數(shù)L的卡諾圖(不用化簡)。 3. 用數(shù)據(jù)選擇器組成的多功能組合邏輯電路如圖4所示。圖中G1、G0為功能選擇輸入信號,X、Z為輸入邏輯變量,F(xiàn)為輸出邏輯函數(shù)。分析該電路在不同的選擇信號時,可獲得哪幾種邏輯功能,請將結(jié)果填入表4中。4. 設計一個組合邏輯電路。電路輸入DCBA為8421BCD碼,當輸入代碼所對應的十進制數(shù)能被4整除時,輸出L為1,其他

9、情況為0。1用或非門實現(xiàn)。2用3線-8線譯碼器74HC138和邏輯門實現(xiàn)。(0可被任何數(shù)整除,要求有設計過程,最后畫出電路圖)5. 某組合邏輯電路的輸入、輸出信號的波形如圖4所示。1寫出電路的邏輯函數(shù)表達式;2用卡諾圖化簡邏輯函數(shù);3用8選1數(shù)據(jù)選擇器74HC151實現(xiàn)該邏輯函數(shù).參考答案: 6. 7. 分析圖題3.3.6所示邏輯電路的功能。 8. 某雷達站有3部雷達A、B、C,其中A和B功率消耗相等,C的功率是A的功率的兩倍。這些雷達由兩臺發(fā)電機X和Y供電,發(fā)電機X的最大輸出功率等于雷達A的功率消耗,發(fā)電機Y的最大輸出功率是X的3倍。要求設計一個邏輯電路,能夠根據(jù)各雷達的啟動和關(guān)閉信號,以最

10、節(jié)約電能的方式啟、停發(fā)電機.數(shù)字電子技術(shù)A第3次作業(yè)本次作業(yè)是本門課程本學期的第3次作業(yè),注釋如下:一、單項選擇題(只有一個選項正確,共11道小題)1.為將D觸發(fā)器轉(zhuǎn)換為T觸發(fā)器,圖9.4.2所示電路的虛線框內(nèi)應是 。 (A) 或非門 (B) 與非門 (C) 異或門 (D) 同或門正確答案:D2. 一位十進制計數(shù)器至少需要 個觸發(fā)器。 (A) 3 (B) 4 (C) 5 (D) 10正確答案:B3. 有一A/D轉(zhuǎn)換器,其輸入和輸出有理想的線性關(guān)系。當分別輸入0V和5V電壓時,輸出的數(shù)字量為00H和FFH,可求得當輸入2V電壓時,電路輸出的數(shù)字量為 (A) 80H (B) 67H (C) 66H

11、 (D) 5FH正確答案:C4. 在雙積分A/D轉(zhuǎn)換器中,輸入電壓在取樣時間T1內(nèi)的平均值VI與參考電壓VREF應滿足的條件是_。|VI|³|VREF|  (A)  |VI|³|VREF| (B) |VI|£|VREF| (C) |VI|=|VREF| (D) 無任何要求正確答案:B5. 圖1-4所示電路中,能完成Qn+1= 邏輯功能的電路是( ) (A) (B) (C) (D) 正確答案:B6.D/A轉(zhuǎn)換電路如圖1-5所示。電路的輸出電壓0等于( ) (A) 4.5V (B) -4.5V (C) 4.25V (D) -8.25V正確答案:B7

12、. 為了把串行輸入的數(shù)據(jù)轉(zhuǎn)換為并行輸出的數(shù)據(jù),可以使用( ) (A) 寄存器 (B) 移位寄存器 (C) 計數(shù)器 (D) 存儲器正確答案:B8. 單穩(wěn)態(tài)觸發(fā)器的輸出脈沖的寬度取決于( ) (A) 觸發(fā)脈沖的寬度 (B) 觸發(fā)脈沖的幅度 (C) 電路本身的電容、電阻的參數(shù) (D) 電源電壓的數(shù)值正確答案:C9. 為了提高多諧振蕩器頻率的穩(wěn)定性,最有效的方法是( ) (A) 提高電容、電阻的精度 (B) 提高電源的穩(wěn)定度 (C) 采用石英晶體振蕩器 (D) 保持環(huán)境溫度不變正確答案:C10. 已知時鐘脈沖頻率為fcp,欲得到頻率為0.2fcp的矩形波應采用( ) (A) 五進制計數(shù)器 (B) 五位

13、二進制計數(shù)器 (C) 單穩(wěn)態(tài)觸發(fā)器 (D) 多諧振蕩器正確答案:A11.在圖1-8用555定時器組成的施密特觸發(fā)電路中,它的回差電壓等于( ) (A) 5V (B) 2V (C) 4V (D) 3V正確答案:B四、主觀題(共22道小題)12. 已知輸入信號A、B、C的波形,試畫出圖2所示各電路輸出(L1、L2、L3)的波形。設觸發(fā)器的初態(tài)為0。 參考答案:13. 邏輯電路如圖4所示,試畫出Q0、Q1、Q2的波形。設各觸發(fā)器初態(tài)為0。 參考答案:14. 已知某同步時序邏輯電路的時序圖如圖5所示。1列出電路的狀態(tài)轉(zhuǎn)換真值表,寫出每個觸發(fā)器的驅(qū)動方程和狀態(tài)方程2試用D觸發(fā)器和與非門實現(xiàn)該時序邏輯電路

14、,要求電路最簡。畫出邏輯電路圖. 參考答案:15. 電路如圖7所示,圖中74HC153為4選1數(shù)據(jù)選擇器。試問當MN為各種不同輸入時,電路分別是那幾種不同進制的計數(shù)器。 參考答案: MN=00 8進制計數(shù)器,MN=01 9進制計數(shù)器, MN=10 14進制計數(shù)器,MN=11 15進制計數(shù)器.16. 用移位寄存器74194和邏輯門組成的電路如圖6所示。設74194的初始狀態(tài)Q3Q2Q1Q0=0001,試畫出各輸出端Q3、Q2、Q1、Q0和L的波形。 參考答案: 各輸出端Q3、Q2、Q1、Q0和L的波形如圖A6所示。17. 由555定時器組成的脈沖電路及參數(shù)如圖8 a所示。已知vI的電壓波形如圖b

15、所示。試對應vI畫出圖中vO1、vO2的波形; (a) (b)參考答案: 對應vI畫出圖中vO1、vO2的波形如圖A8所示。18. 邏輯電路如圖2 a、b、c所示。試對應圖d所示輸入波形,分別畫出輸出端L1、L2 和L3的波形。(設觸發(fā)器的初態(tài)為0) (a) (b) (c) (d)參考答案: 輸出端L1、L2和L3的波形如圖A2所示。19. 分析如圖5所示時序邏輯電路。(設觸發(fā)器的初態(tài)均為0)1寫出各觸發(fā)器的時鐘方程、驅(qū)動方程、狀態(tài)方程;2畫出完整的狀態(tài)圖,判斷電路是否具能自啟動;3畫出在CP作用下的Q0、Q1及Q3的波形。 參考答案:20. 試用正邊沿D觸發(fā)器設計一個同步時序電路,其狀態(tài)轉(zhuǎn)換

16、圖如圖6所示。1列出狀態(tài)表;2寫出各觸發(fā)器的激勵方程和輸出方程;3說明電路功能。 參考答案:21. 由555定時器、3-8線譯碼器74HC138和4位二進制加法器74HC161組成的時序信號產(chǎn)生電路如圖7所示。1. 試問555定時器組成的是什么功能電路?計算vo1輸出信號的周期;2. 試問74LVC161組成什么功能電路?列出其狀態(tài)表;3. 畫出圖中vo1、Q3、Q2、Q1、Q0 及L的波形。 參考答案: 1555定時器組成多諧振蕩器。274LVC161組成五進制計數(shù)器,電路狀態(tài)表如表A7所示3vo1、Q3、Q2、Q1、Q0 及L的波形如圖A7組成。  22. 參考答案:

17、各電路輸出端的波形如圖A1所示。23. 分析如圖6所示時序邏輯電路1 寫出各觸發(fā)器的激勵方程、輸出方程2 寫出各觸發(fā)器的狀態(tài)方程3 列出電路的狀態(tài)表并畫出狀態(tài)圖4 說明電路的邏輯功能。 參考答案:24. 用邊沿JK觸發(fā)器和最少的邏輯門設計一個同步可控2位二進制減法計數(shù)器。當控制信號X=0時,電路狀態(tài)不變;當X=1時,在時鐘脈沖作用下進行減1計數(shù)。要求計數(shù)器有一個輸出信號Z,當產(chǎn)生借位時Z為1,其他情況Z為0。參考答案:25. 時序信號產(chǎn)生電路如圖8所示,CP為1kHz正方波。1說明74161和非門組成電路的邏輯功能;2對應CP輸入波形,畫出電路中O1、O2的電壓波形。3計算O2的輸出脈寬tW

18、;4試問O2的頻率與CP的頻率比是多少?5如改變74161數(shù)據(jù)輸入,使D3D2D1D0=1000,試問O2與CP的頻率比又是多少? 參考答案:26. 某組合邏輯電路的輸入、輸出信號的波形如圖4所示。1寫出電路的邏輯函數(shù)表達式;2用卡諾圖化簡邏輯函數(shù);3用8選1數(shù)據(jù)選擇器74HC151實現(xiàn)該邏輯函數(shù). 參考答案:27. 參考答案:28. 參考答案:29. 試按表1.2.1所列的數(shù)字集成電路的分類依據(jù),指出下列器件屬于何種集成度器件:(1) 微處理器;(2) IC計算器;(3) IC加法器;(4) 邏輯門;(5) 4兆位存儲器IC。參考答案:(1) 微處理器屬于超大規(guī)模;(2) IC計算器屬于大規(guī)

19、模;(3) IC加法器屬于中規(guī)模;(4) 邏輯門屬于小規(guī)模;(5) 4兆位存儲器IC屬于甚大規(guī)模。30. 設主從JK觸發(fā)器的初始狀態(tài)為0,CP、J、K信號如題圖所示,試畫出觸發(fā)器Q端的波形。 參考答案:答案見題圖31. 邏輯電路如題圖所示,已知CP和A的波形,畫出觸發(fā)器Q端的波形,設觸發(fā)器的初始狀態(tài)為0。 32. D觸發(fā)器邏輯符號如題圖所示,用適當?shù)倪壿嬮T,將D觸發(fā)器轉(zhuǎn)換成T觸發(fā)器、RS觸發(fā)器和JK觸發(fā)器。 參考答案:33. 已知一時序電路的狀態(tài)表如表所示,試作出相應的狀態(tài)圖。 數(shù)字電子技術(shù)A第4次作業(yè)三、主觀題(共15道小題)1. 參考答案: 分析電路可畫出各邏輯電路的輸出波形如圖A2所示。

20、2. 已知狀態(tài)表如表所示,試作出相應的狀態(tài)圖。 參考答案:3. 已知狀態(tài)圖如圖所示,試作出它的狀態(tài)表 4. 圖題6.1.5是某時序電路的狀態(tài)轉(zhuǎn)換圖,設電路的初始狀態(tài)為01,當序列X=100110時,求該電路輸出Z的序列。參考答案:0110105. 已知某時序電路的狀態(tài)表如表題6.1.6所示,試畫出它的狀態(tài)圖。如果電路的初始狀態(tài)在S2,輸入信號依次是0101111,試求出其相應的輸出。 參考答案:10101016. 分析課本6.2.4圖題所示電路,寫出它的驅(qū)動方程、狀態(tài)方程,畫出狀態(tài)表和狀態(tài)圖。7. 試分析圖題7.1.5電路是幾進制計數(shù)器,畫出各觸發(fā)器輸出端的波形圖。參考答案: 五進制計數(shù)器8. 試分析圖題7.1.9所示電路,畫出它的狀態(tài)圖,說明它是幾進制計數(shù)器。參考答案:十進制計數(shù)器9.

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論