數(shù)電練習(xí)測驗(yàn)題(共39頁)_第1頁
數(shù)電練習(xí)測驗(yàn)題(共39頁)_第2頁
數(shù)電練習(xí)測驗(yàn)題(共39頁)_第3頁
數(shù)電練習(xí)測驗(yàn)題(共39頁)_第4頁
數(shù)電練習(xí)測驗(yàn)題(共39頁)_第5頁
已閱讀5頁,還剩34頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、練習(xí)題一:一、填空題 1、與非門地邏輯功能為 . 2、數(shù)字信號(hào)地特點(diǎn)是在上和上都是斷續(xù)變化地,其高電平和低電平常用和來表示. 3、三態(tài)門地“三態(tài)”指,和 .4、邏輯代數(shù)地三個(gè)重要規(guī)則是、. 5、為了實(shí)現(xiàn)高地頻率穩(wěn)定度,常采用振蕩器;單穩(wěn)態(tài)觸發(fā)器受到外觸發(fā)時(shí)進(jìn)入態(tài) 6、同步RS觸發(fā)器中R、S為 電平有效,基本R、S觸發(fā)器中R、S為 電平有效 7、在進(jìn)行A/D轉(zhuǎn)換時(shí),常按下面四個(gè)步驟進(jìn)行,、.二、選擇題1、有八個(gè)觸發(fā)器地二進(jìn)制計(jì)數(shù)器,它們最多有( )種計(jì)數(shù)狀態(tài).A、8; B、16; C、256; D、642、下列觸發(fā)器中上升沿觸發(fā)地是( ). A、主從RS觸發(fā)器;B、JK觸發(fā)器;C、T觸發(fā)器;D、

2、D觸發(fā)器3、下式中與非門表達(dá)式為( ),或門表達(dá)式為( ). A、Y=A+B;B、Y=AB;C、Y=;D、Y=4、十二進(jìn)制加法計(jì)數(shù)器需要( )個(gè)觸發(fā)器構(gòu)成.A、8; B、16; C、4; D、35、邏輯電路如右圖,函數(shù)式為( ). A、F=+; B、F=+C; C、F=; D、F=A+6、邏輯函數(shù)F=AB+BC地最小項(xiàng)表達(dá)式為( ) A、F=m2+m3+m6 B、F=m2+m3+m7 C、F=m3+m6+m7 D、F=m3+m4+m77、74LS138譯碼器有( ),74LS148編碼器有( ) A、三個(gè)輸入端,三個(gè)輸出端; B、八個(gè)輸入端,八個(gè)輸出端; C、三個(gè)輸入端,八個(gè)輸出端; D、八個(gè)

3、輸入端,三個(gè)輸出端.8、單穩(wěn)態(tài)觸發(fā)器地輸出狀態(tài)有( ) A、一個(gè)穩(wěn)態(tài)、一個(gè)暫態(tài) B、兩個(gè)穩(wěn)態(tài) C、只有一個(gè)穩(wěn)態(tài) D、沒有穩(wěn)態(tài)三、判斷:1、邏輯變量地取值,比0大. ( )2、對(duì)于MOS門電路多余端可以懸空. ( )3、計(jì)數(shù)器地模是指對(duì)輸入地計(jì)數(shù)脈沖地個(gè)數(shù). ( )4、JK觸發(fā)器 地輸入端 J 懸空,則相當(dāng)于 J = 0. ( )5、時(shí)序電路地輸出狀態(tài)僅與此刻輸入變量有關(guān). ( )6、RS觸發(fā)器地輸出狀態(tài)Q N+1與原輸出狀態(tài)Q N無關(guān). ( )7、JK觸發(fā)器地 J=K=1 變成 T 觸發(fā)器. ( )8、各種功能觸發(fā)器之間可以相互轉(zhuǎn)換. ( )9、優(yōu)先編碼只對(duì)優(yōu)先級(jí)別高地信息進(jìn)行編碼. ( )1

4、0、組合邏輯電路中產(chǎn)生競爭冒險(xiǎn)地主要原因是輸入信號(hào)受到尖峰干擾.()四、數(shù)制轉(zhuǎn)化:1、(11110.11)2=( )102、(100011.011 )2=( )8 = ( )163、(374.51)10=( ) 8421BCD五、邏輯函數(shù)化簡: 1、用公式法化簡邏輯函數(shù) F= A(B+) + (+C)+ BCDE+ (D+E)F 2、用卡諾圖法化簡邏輯函數(shù) F= m(1,3,8,9,10,11,14,15) 六、分析電路:1.八路數(shù)據(jù)選擇器構(gòu)成地電路如圖所示,A 2 、A 1 、A 0 為數(shù)據(jù)輸入端,根據(jù)圖中對(duì)D 0 D 7 地設(shè)置,寫出該電路所實(shí)現(xiàn)函數(shù)Y 地表達(dá)式.b5E2RGbCAP2.如

5、圖所示為利用74LS161地同步置數(shù)功能構(gòu)成地計(jì)數(shù)器分析(1)當(dāng)D3D2D1D0=0000時(shí)為幾進(jìn)制計(jì)數(shù)器?(2)當(dāng)D3D2D1D0=0001時(shí)為幾進(jìn)制計(jì)數(shù)器?七、設(shè)計(jì)電路為提高報(bào)警信號(hào)地可靠性,在有關(guān)部位安置了 3 個(gè)同類型地危險(xiǎn)報(bào)警器,只有當(dāng) 3 個(gè)危險(xiǎn)報(bào)警器中至少有兩個(gè)指示危險(xiǎn)時(shí),才實(shí)現(xiàn)關(guān)機(jī)操作.試畫出具有該功能地邏輯電路.p1EanqFDPw練習(xí)題二:一、填空題1、計(jì)數(shù)器按增減趨勢分有 、 和 計(jì)數(shù)器. 2、TTL與非門輸入級(jí)由 組成.兩個(gè)OC門輸出端直接接在一起稱為 . 3、在TTL與非門,異或門,集電級(jí)開路門,三態(tài)門中,為實(shí)現(xiàn)線與邏輯功能應(yīng)選用 ,要有推拉式輸出級(jí),又要能驅(qū)動(dòng)總線應(yīng)

6、選DXDiTa9E3d用門. 4、一個(gè)觸發(fā)器可以存放 位二進(jìn)制數(shù). 5、優(yōu)先編碼器地編碼輸出為碼,如編碼輸出A2A1A0=011,可知對(duì)輸入地進(jìn)行編碼. 6、邏輯函數(shù)地四種表示方法是 、. 7、移位寄存器地移位方式有, 和 . 8、同步RS觸發(fā)器中,R,S為 電平有效,基本RS觸發(fā)器中R,S為 電平有效.9、常見地脈沖產(chǎn)生電路有二.判斷題:1、對(duì)于JK觸發(fā)器J=K=1時(shí),輸出翻轉(zhuǎn). ( )2、一個(gè)存儲(chǔ)單元可存1位2進(jìn)制數(shù). ( )3、同一CP控制各觸發(fā)器地計(jì)數(shù)器稱為異步計(jì)數(shù)器. ( )4、對(duì)MOS門電路多余端不可以懸空. ( )5、函數(shù)式F=ABC+AB+AC= (3、5、6、7) ( )6、

7、JK觸發(fā)器地輸入端J懸空,相當(dāng)于J=1. ( )7、時(shí)序電路地輸出狀態(tài)僅與此刻輸入變量有關(guān). ( )8、一個(gè)觸發(fā)器能存放一位二進(jìn)制數(shù). ( )9、計(jì)數(shù)器隨CP到來計(jì)數(shù)增加地稱加計(jì)數(shù)器. ( )10、數(shù)字電路中用“1”和“0”分別表示兩種狀態(tài),二者無大小之分.( )三、選擇題1、對(duì)于MOS門電路,多余端不允許( ) A、懸空 B、與有用端并聯(lián) C、接電源 D、接低電平2、右圖表示( )電路,圖表示( )電路、與門 、或門、非門 、與非門、卡諾圖、表示地邏輯函數(shù)最簡式分別為( )和( ) A、F=+ B、F=B+D C、F=BD+ D、F=BD+4、邏輯電路如圖,函數(shù)式為( )A、 F=+B、 F

8、=+C、 F=+C D、F=A+B C5、一位8421BCD碼計(jì)數(shù)器至少需要個(gè)觸發(fā)器.BA.3 B.4 C.5 D.106、下列邏輯函數(shù)表達(dá)式中與F=A+B功能相同地是( )A A、 B、 C、 D、7、施密特觸發(fā)器常用于( ) A、脈沖整形與變換 B、定時(shí)、延時(shí) C、計(jì)數(shù) D、寄存8、施密特觸發(fā)器地輸出狀態(tài)有 A、一個(gè)穩(wěn)態(tài)、一個(gè)暫態(tài) B、兩個(gè)穩(wěn)態(tài) C、只有一個(gè)穩(wěn)態(tài) D、沒有穩(wěn)態(tài)四、邏輯函數(shù)化簡1、 用公式法化簡下列函數(shù)F=AD+C+B+A(B+)+BC+ ADE 2、用卡諾圖法化簡下列函數(shù) F= (1、3,8,9,10,11,14,15)五、畫波形圖 1、邊沿型 JK 觸發(fā)器地輸入波形如圖所

9、示,畫出 Q 端地波形.設(shè)觸發(fā)器地初始狀態(tài)為“ 1 ”. 六、分析設(shè)計(jì)題1.分析右圖8選1數(shù)據(jù)選擇器地構(gòu)成電路,寫出其邏輯表達(dá)式.2.試用74LS138和適當(dāng)門電路實(shí)現(xiàn)邏輯函數(shù)L(A、B、C)=(0、2、3、4、7) 3.分別用方程式、狀態(tài)轉(zhuǎn)換圖表示如圖所示電路地功能.七、數(shù)制轉(zhuǎn)換 (1)、(1100011.011)2=( )16=( )8 (2)、 (100001)2= ( )10 (3)、(156)10=( )2=( )8421BCD八、下圖是 555 定時(shí)器構(gòu)成地施密特觸發(fā)器,已知電源電壓 VCC =12V ,求: 1.電路地 V T+ , VT- 和T 各為多少? 2. 如果輸入電壓波

10、形如圖,試畫出輸出 v o 地波形. 3. 若控制端接至 +6V ,則電路地V T+ , VT- 和T各為多少? 練習(xí)題三一填空題1、觸發(fā)器有個(gè)穩(wěn)態(tài),存儲(chǔ)8位二進(jìn)制信息要個(gè)觸發(fā)器. 2、在一個(gè)CP脈沖作用下,引起觸發(fā)器兩次或多次翻轉(zhuǎn)地現(xiàn)象稱為觸發(fā)器地,觸發(fā)方式為式或式地觸發(fā)器不會(huì)出現(xiàn)這種現(xiàn)象.RTCrpUDGiT 3、常見地脈沖產(chǎn)生電路有,常見地脈沖整形電路有、. 4、數(shù)字電路按照是否有記憶功能通??煞譃閮深悾骸? 5、TTL與非門電壓傳輸特性曲線分為區(qū)、區(qū)、區(qū)、區(qū). 6、寄存器按照功能不同可分為兩類:寄存器和寄存器. 7、邏輯代數(shù)地三個(gè)重要規(guī)則是、. 8、邏輯函數(shù)F=二.判斷題:1、邏輯變量

11、地取值,比0大. ( )2、一個(gè)存儲(chǔ)單元可存1位2進(jìn)制數(shù). ( )3、若兩個(gè)函數(shù)具有不同地真值表,則兩個(gè)邏輯函數(shù)必然不相等. ( )4、對(duì)MOS門電路多余端不可以懸空. ( )5、數(shù)字電路中用“1”和“0”分別表示兩種狀態(tài),二者無大小之分.( )6、JK觸發(fā)器地輸入端J懸空,相當(dāng)于J=1. ( )7、時(shí)序電路地輸出狀態(tài)僅與此刻輸入變量有關(guān). ( )8、三態(tài)門地三種狀態(tài)分別為:高電平、低電平、不高不低地電壓.( )9、與非門地邏輯功能是:有0出1,全1出0. ( )10、施密特觸發(fā)器能作為幅值鑒別器. ( )5PCzVD7HxA三、選擇題1、對(duì)于MOS門電路,多余端不允許 A、懸空 B、與有用端

12、并聯(lián) C、接電源 D、接低電平2、一個(gè)8選1多路選擇器,輸入地址有,16選1多路選擇器輸入地址有. A、2位 B、3位 C、4位 D、8位3. 同步計(jì)數(shù)器和異步計(jì)數(shù)器比較,同步計(jì)數(shù)器地顯著優(yōu)點(diǎn)是.A A.工作速度高 B.觸發(fā)器利用率高 C.電路簡單 D.不受時(shí)鐘CP控制.4. 把一個(gè)五進(jìn)制計(jì)數(shù)器與一個(gè)四進(jìn)制計(jì)數(shù)器串聯(lián)可得到進(jìn)制計(jì)數(shù)器. A.4 B.5 C.9 D.205. 下列邏輯電路中為時(shí)序邏輯電路地是. A.變量譯碼器 B.加法器 C.數(shù)碼寄存器 D.數(shù)據(jù)選擇器C6、下列邏輯函數(shù)表達(dá)式中與F=A+B功能相同地是 A、 B、 C、 D、7、施密特觸發(fā)器常用于 A、脈沖整形與變換 B、定時(shí)、延

13、時(shí) C、計(jì)數(shù) D、寄存8、單穩(wěn)態(tài)觸發(fā)器地輸出狀態(tài)有 A、一個(gè)穩(wěn)態(tài)、一個(gè)暫態(tài) B、兩個(gè)穩(wěn)態(tài) C、只有一個(gè)穩(wěn)態(tài) D、沒有穩(wěn)態(tài)9.一位8421BCD碼計(jì)數(shù)器至少需要個(gè)觸發(fā)器.BA.3 B.4 C.5 D.10四、邏輯函數(shù)化簡1、用公式法化簡下列函數(shù)F=A(B+)+(+C)+BCDE+(D+E)F2、用卡諾圖法化簡下列函數(shù)F= m (0,1,2,3,4,6,7,8,9, 10,11, 14)五、畫波形圖 1、如圖( a )所示邏輯電路,已知 CP 為連續(xù)脈沖,如圖( b )所示,試畫出 Q 1 , Q 2 地波形. jLBHrnAILg2、已知各邏輯門輸入 A 、 B 和輸出 F 地波形如下圖所示寫出

14、 F 地邏輯表達(dá)式并畫出邏輯電路. 六、綜合設(shè)計(jì)題1 、設(shè)計(jì)一個(gè)故障顯示電路,要求: (1)兩臺(tái)電機(jī)同時(shí)工作時(shí)F1 燈亮 (2)兩臺(tái)電機(jī)都有故障時(shí)F2 燈亮(3)其中一臺(tái)電機(jī)有故障時(shí)F3 燈亮.2、試分析下圖為幾進(jìn)制計(jì)數(shù)器 七、數(shù)制轉(zhuǎn)換 (1)、(11110.110)2=( )10=( )8 (2)、( 10010011 )8421BCD=( )10 (3)、(45.378)10=( )2八、圖( a )是 555 定時(shí)器構(gòu)成地單穩(wěn)態(tài)電路. 已知: R = 3.9k, C = 1 , v i 和 v c 地波形見圖( b ). 1. 對(duì)應(yīng)畫出 v o 地波形. 2.估算脈寬 T w 地?cái)?shù)值.練

15、習(xí)題四1. 常用地BCD碼有、等.常用地可靠性代碼有、等.2.邏輯函數(shù)地四種表示方法是 、.3.TTL與非地VOFF稱為 ,VON稱為 4、觸發(fā)器有兩個(gè)互補(bǔ)地輸出端Q、,定義觸發(fā)器地1狀態(tài)為,0狀態(tài)為,可見觸發(fā)器地狀態(tài)指地是端地狀態(tài).5、一個(gè)觸發(fā)器可以記憶 位二進(jìn)制代碼,四個(gè)觸發(fā)器可以記憶位二進(jìn)制代碼.6、主從JK觸發(fā)器地特性方程 .7、施密特觸發(fā)器 是將 變?yōu)榫匦尾ㄝ敵?8、DAC是將 地電路.二、選擇題(每題1分,共10分)1.下面各圖中輸出為高電平地是 . .2.在何種輸入情況下,“與非”運(yùn)算地結(jié)果是邏輯0. A全部輸入是0 B.任一輸入是0 C.僅一輸入是0 D.全部輸入是13. 邏輯

16、函數(shù)F= =.A.B B.A C. D.4. 為實(shí)現(xiàn)將JK觸發(fā)器轉(zhuǎn)換為D觸發(fā)器,應(yīng)使.A.J=D,K= B. K=D,J= C.J=K=D D.J=K=5. 邊沿式D觸發(fā)器是一種穩(wěn)態(tài)電路.A.無 B.單 C.雙 D.多6. 多諧振蕩器可產(chǎn)生.A.正弦波 B.矩形脈沖 C.三角波 D.鋸齒波7. 八路數(shù)據(jù)分配器,其地址輸入端有個(gè).A.1 B.2 C.3 D.4 8. 8位移位寄存器,串行輸入時(shí)經(jīng)個(gè)脈沖后,8位數(shù)碼全部移入寄存器中.A.1 B.2 C.4 D.89、一位8421BCD碼計(jì)數(shù)器至少需要個(gè)觸發(fā)器.A.3 B.4 C.5 D.1010、一個(gè)16選1多路選擇器輸入地址有 A、2位 B、3位

17、 C、4位 D、8位三、判斷題1. 數(shù)字電路中用“1”和“0”分別表示兩種狀態(tài),二者無大小之分.( )2.格雷碼具有任何相鄰碼只有一位碼元不同地特性.( )3. 若兩個(gè)函數(shù)具有相同地真值表,則兩個(gè)邏輯函數(shù)必然相等.( ).4. 三態(tài)門地三種狀態(tài)分別為:高電平、低電平、不高不低地電壓.( )5. 一般TTL門電路地輸出端可以直接相連,實(shí)現(xiàn)線與.( )6. D觸發(fā)器地特性方程為Qn+1=D,與Qn無關(guān),所以它沒有記憶功能.( )7. 同步觸發(fā)器存在空翻現(xiàn)象,而邊沿觸發(fā)器和主從觸發(fā)器克服了空翻.( )8. 單穩(wěn)態(tài)觸發(fā)器地暫穩(wěn)態(tài)時(shí)間與輸入觸發(fā)脈沖寬度成正比.( )9. 優(yōu)先編碼器地編碼信號(hào)是相互排斥地

18、,不允許多個(gè)編碼信號(hào)同時(shí)有效.( )10. 編碼與譯碼是互逆地過程.( )xHAQX74J0X四、化簡題1、用代數(shù)法化簡下列邏輯函數(shù)成為最簡“與或”式 F=A+ BD+DCE + D2、用卡諾圖化簡下列邏輯函數(shù)成為最簡“與或”式 F(A,B,C,D)=m(0,1,4,9,12,13)+d(2,3,6,7,8,10、11、14)五、畫波形圖1.根據(jù)邏輯圖,寫出邏輯函數(shù),并畫出Y地波形. 2.如圖(a)所示邏輯電路,已知 CP 為連續(xù)脈沖,如圖(b)所示,試畫出 Q 1 , Q 2 地波形. LDAYtRyKfE六、綜合設(shè)計(jì)題1.用八選一選擇器設(shè)計(jì)一個(gè)組合邏輯電路,起輸出邏輯表達(dá)式為.Y=A+B

19、+2.用74LS161構(gòu)成七進(jìn)制計(jì)數(shù)器. 74LS161功能表CRLDCTPCTTCPD0D1D2D3Q0Q1Q2Q3LXXXXXXXXL L L LHLXXD0D1D2D3D0 D1 D2 D3HHHHXXXX計(jì) 數(shù)HHLXXXXXX保 持HHXLXXXXX保 持七、數(shù)制轉(zhuǎn)換 1. (0.742)10 =( ) 22. (11001.01 )2=( ) 103. (6DE.C8)16 =( ) 2 =( ) 8Zzz6ZB2Ltk4 (10010011)8421NCD=( ) 10八、用555定時(shí)器構(gòu)成施密特觸發(fā)器,若電源電壓為5伏,試求VT+、VT-地值.練習(xí)題五一 填空題1.分析數(shù)字電路

20、地主要工具是,數(shù)字電路又稱作.2.邏輯代數(shù)地三個(gè)重要規(guī)則是、.3.TTL與非門電壓傳輸特性曲線分為區(qū)、區(qū)、區(qū)和區(qū).4.常見地脈沖產(chǎn)生電路有,常見地脈沖整形電路有、.5. 時(shí)序邏輯電路按照其觸發(fā)器是否有統(tǒng)一地時(shí)鐘控制分為時(shí)序電路和時(shí)序電路.6. 為了實(shí)現(xiàn)高地頻率穩(wěn)定度,常采用振蕩器;單穩(wěn)態(tài)觸發(fā)器受到外觸發(fā)時(shí)進(jìn)入態(tài).7.對(duì)于共陽接法地發(fā)光二極管數(shù)碼顯示器,應(yīng)采用電平驅(qū)動(dòng)地七段顯示譯碼器.8. 在進(jìn)行A/D轉(zhuǎn)換時(shí),常按下面四個(gè)步驟進(jìn)行,、.二、選擇題1. 當(dāng)邏輯函數(shù)有n個(gè)變量時(shí),共有個(gè)變量取值組合? A. n B. 2n C. n2 D. 2ndvzfvkwMI12.邏輯函數(shù)F= =.A.B B.A

21、 C. D.3. 一位八進(jìn)制數(shù)可以用( )位二進(jìn)制數(shù)來表示.A. 2 B. 3 C. D. 164.以下電路中常用于總線應(yīng)用地有.A.TSL門 B.OC門 C. 漏極開路門 D.CMOS與非門5.對(duì)于TTL與非門閑置輸入端地處理,下列說法錯(cuò)誤地是.A.接電源 B.通過電阻3k接電源 C.接地D.與有用輸入端并聯(lián)6.對(duì)于D觸發(fā)器,欲使Qn+1=Qn,應(yīng)使輸入D=.A.0 B.1 C.Q D.7. N個(gè)觸發(fā)器可以構(gòu)成能寄存位二進(jìn)制數(shù)碼地寄存器. A.N-1 B.N C.N+1 D.2N8.石英晶體多諧振蕩器地突出優(yōu)點(diǎn)是.A.速度高 B.電路簡單 C.振蕩頻率穩(wěn)定 D.輸出波形邊沿陡峭9. 若在編碼

22、器中有50個(gè)編碼對(duì)象,則要求輸出二進(jìn)制代碼位數(shù)為位. A.5 B.6 C.10 D.5010. 在下列邏輯電路中,不是組合邏輯電路地有.A.譯碼器 B.編碼器 C.全加器 D.寄存器三、判斷題1. 格雷碼具有任何相鄰碼只有一位碼元不同地特性.( )2.邏輯變量地取值,比0大.( ).3異或函數(shù)與同或函數(shù)在邏輯上互為反函數(shù).( )4. RS觸發(fā)器地約束條件RS=0表示不允許出現(xiàn)R=S=1地輸入.( )5.石英晶體多諧振蕩器地振蕩頻率與電路中地R、C成正比.( )6. 數(shù)據(jù)選擇器和數(shù)據(jù)分配器地功能正好相反,互為逆過程.( )7.時(shí)序電路不含有記憶功能地器件.( )8. 計(jì)數(shù)器地模是指對(duì)輸入地計(jì)數(shù)脈

23、沖地個(gè)數(shù).( )9.利用反饋歸零法獲得N進(jìn)制計(jì)數(shù)器時(shí),若為異步置零方式,則狀態(tài)SN只是短暫地過渡狀態(tài),不能穩(wěn)定而是立刻變?yōu)?狀態(tài).( )rqyn14ZNXI10. 組合邏輯電路中產(chǎn)生競爭冒險(xiǎn)地主要原因是輸入信號(hào)受到尖峰干擾.( )四、化簡1.用代數(shù)法化簡函數(shù):F=2. 用卡諾圖化簡函數(shù):Y=A+BCD +D+ A+BD五、畫波形圖1.TTL邊沿 JK 觸發(fā)器地輸入波形如圖所示,畫出 Q 端地波形.設(shè)觸發(fā)器地初始狀態(tài)為“ 0 ”. 2.對(duì)應(yīng)于圖( a )、( b )所示地各種情況,分別畫出輸出 Y 地波形.六、綜合設(shè)計(jì)題1.寫出圖中所示組合電路輸出函數(shù)F地表達(dá)式,列出真值表,分析邏輯功能.2.分

24、析下圖時(shí)序電路地邏輯功能,寫出電路驅(qū)動(dòng)方程、狀態(tài)方程,畫出狀態(tài)轉(zhuǎn)換圖. 七、數(shù)制轉(zhuǎn)換 1.(11001011.101) 2=( ) 8=( ) 16=( ) 102. (111000 ) 8421BCD=( ) 103.(45.378 ) 10= ( ) 2八、下圖是 555 定時(shí)器構(gòu)成地施密特觸發(fā)器,已知電源電壓 V CC =12V ,求: 1. 電路地 V T+ , V T- 和 V T 各為多少? 2.如果輸入電壓波形如圖,試畫出輸出 v o 地波形. 3.若控制端接至 +6V ,則電路地 V T+ , V T- 和 V T 各為多少? 練習(xí)題六一 填空題1.三態(tài)門具有、三種狀態(tài).2.施

25、密特觸發(fā)器和單穩(wěn)態(tài)觸發(fā)器是一種脈沖電路,多諧振蕩器是一種脈沖電路.3.TTL或非門多余輸入端地處理是.4.邏輯函數(shù)地四種表示方法是 、.5.數(shù)字信號(hào)地特點(diǎn)是在上和上都是斷續(xù)變化地,其高電平和低電平常用和來表示.6.觸發(fā)器有個(gè)穩(wěn)態(tài),存儲(chǔ)8位二進(jìn)制信息要個(gè)觸發(fā)器.7. 半導(dǎo)體數(shù)碼顯示器地內(nèi)部接法有兩種形式:共接法和共接法.8. 數(shù)字電路按照是否有記憶功能通??煞譃閮深悾?、.二、選擇題1.在555定時(shí)器組成地三種電路中,能自動(dòng)產(chǎn)生周期為T=0.7(R1+2R2)C地脈沖信號(hào)地電路是( ).EmxvxOtOco A、多諧振蕩器; B、單穩(wěn)態(tài)觸發(fā)器; C、施密特觸發(fā)器; D、雙穩(wěn)態(tài)觸發(fā)器2.有八個(gè)觸發(fā)器

26、地二進(jìn)制計(jì)數(shù)器,它們最多有( )種計(jì)數(shù)狀態(tài).A、8; B、16; C、256; D、643.在數(shù)字電路中,晶體管地工作狀態(tài)為:( )A、飽和; B、放大; C、飽和或放大; D、飽和或截止4.下列邏輯代數(shù)運(yùn)算錯(cuò)誤地是:( )A、A+A=A; B、A=1; C、AA= A ; D、A+=15.以下各電路中,屬于組合邏輯電路地是:( )A、定時(shí)器; B、譯碼器; C、寄存器; D、計(jì)數(shù)器6. 十二進(jìn)制加法計(jì)數(shù)器需要( )個(gè)觸發(fā)器構(gòu)成.A、8; B、16; C、4; D、37.下列函數(shù)中等于A地是:( )A、A+1; B、A(A+B); C、A+B; D、A+8. 邏輯函數(shù)Y=AB+C+BC+BCD

27、E 化簡結(jié)果為:( )A、Y=AB+C+BC; B、Y=AB+C; C、Y=AB+BC; D、Y=A+B+C9.一位十六進(jìn)制數(shù)可以用( )位二進(jìn)制數(shù)來表示.A. B. C. D. 1610十進(jìn)制數(shù)25用8421BCD碼表示為( ).A.10 101 B.0010 0101 C.100101 D.10101SixE2yXPq5三、判斷題1. 數(shù)字電路中用“1”和“0”分別表示兩種狀態(tài),二者無大小之分.( ).2. Y=A地反函數(shù)是+B+C.( )3.用二進(jìn)制代碼表示某一信息稱為編碼,反之,把二進(jìn)制代碼所表示地信息翻譯出來稱為譯碼.( )6ewMyirQFL4.五變量地邏輯函數(shù)有32個(gè)最小項(xiàng).(

28、)5.D/A轉(zhuǎn)換器是由采樣保持、量化編碼及部分構(gòu)成.( )6. 同步觸發(fā)器存在空翻現(xiàn)象,而邊沿觸發(fā)器和主從觸發(fā)器克服了空翻.( )7. 多諧振蕩器地輸出信號(hào)地周期與阻容元件地參數(shù)成正比.( )8.編碼與譯碼是互逆地過程.( )9. 異步時(shí)序電路地各級(jí)觸發(fā)器類型不同.( )10.計(jì)數(shù)器地模是指構(gòu)成計(jì)數(shù)器地觸發(fā)器地個(gè)數(shù).( )四、化簡1.用代數(shù)法化簡函數(shù):F=+AB2. 用卡諾圖化簡函數(shù):Y=A +BD +BC+BD五、畫波形圖1.在如圖( a )所示地基本 RS 觸發(fā)器電路中,輸入波形如圖( b ).試畫出輸出端與之對(duì)應(yīng)地波形. kavU42VRUs2.對(duì)應(yīng)于圖( a )、( b )所示地各種情

29、況,分別畫出輸出 Y 地波形.六、綜合設(shè)計(jì)題1.在三個(gè)輸入信號(hào)中,A地優(yōu)先權(quán)最高,B次之,C最低,、它們地輸出分別為,YA、YB、YC,要求同一時(shí)間內(nèi)只有一個(gè)信號(hào)輸出.如有兩個(gè)及兩個(gè)以上地信號(hào)同時(shí)輸入時(shí),則只有優(yōu)先權(quán)最高地有輸出,試設(shè)計(jì)一個(gè)能實(shí)現(xiàn)此要求地邏輯電路.y6v3ALoS892. 試分析如圖所示時(shí)序電路: ( 1 )寫出電路地狀態(tài)方程和輸出方程; ( 2 )列寫狀態(tài)表并畫出狀態(tài)轉(zhuǎn)換圖.七、數(shù)制轉(zhuǎn)換 1.(45C) 16=( ) 2=( ) 8=( ) 102.(74 ) 10=( ) 2=( ) 8421BCD八、由555定時(shí)器構(gòu)成地電路如圖所示,已知R1=1,R2=8.2,C=0.1

30、,說明電路地類型,并畫出相應(yīng)地波形.M2ub6vSTnP練習(xí)題七一 填空題1、邏輯代數(shù)中3種基本運(yùn)算是,.2、邏輯代數(shù)中三個(gè)基本運(yùn)算規(guī)則,.3、邏輯函數(shù)地化簡有,兩種方法.4、A+B+C= .5、TTL與非門地uIUOFF時(shí),與非門,輸出,uIUON時(shí),與非門,輸出.6、組合邏輯電路沒有功能.7、競爭冒險(xiǎn)地判斷方法,.8、觸發(fā)器它有穩(wěn)態(tài).主從RS觸發(fā)器地特性方程,主從JK觸發(fā)器地特性方程,D觸發(fā)器地特性方程.一、 選擇題1、相同為“0”不同為“1”它地邏輯關(guān)系是 ( )A、或邏輯 B、與邏輯 C、異或邏輯2、Y (A,B,C,)=m(0,1,2,3)邏輯函數(shù)地化簡式 ( )A、Y=AB+BC+

31、ABC B、Y=A+B C、Y=3、A、Y= B、Y處于懸浮狀態(tài) C、Y=4、下列圖中地邏輯關(guān)系正確地是 ( )A.Y= B.Y= C.Y=5、下列說法正確地是 ( )A、主從JK觸發(fā)器沒有空翻現(xiàn)象 B、JK之間有約束 C、主從JK觸發(fā)器地特性方程是CP上升沿有效.6、下列說法正確地是 ( )A、同步觸發(fā)器沒有空翻現(xiàn)象 B、同步觸發(fā)器能用于組成計(jì)數(shù)器、移位寄存器. C、同步觸發(fā)器不能用于組成計(jì)數(shù)器、移位寄存器.7、下列說法是正確地是 ( )A、異步計(jì)數(shù)器地計(jì)數(shù)脈沖只加到部分觸發(fā)器上 B、異步計(jì)數(shù)器地計(jì)數(shù)脈沖同時(shí)加到所有觸發(fā)器上 C、異步計(jì)數(shù)器不需要計(jì)數(shù)脈沖地控制0YujCfmUCw8、下列說法

32、是正確地是 ( )A、施密特觸發(fā)器地回差電壓U=UT+-UT- B、施密特觸發(fā)器地回差電壓越大,電路地抗干擾能力越弱 C、施密特觸發(fā)器地回差電壓越小,電路地抗干擾能力越強(qiáng) eUts8ZQVRd9、下列說法正確地是 ( )A、多諧振蕩器有兩個(gè)穩(wěn)態(tài) B、多諧振蕩器有一個(gè)穩(wěn)態(tài)和一個(gè)暫穩(wěn)態(tài)C、多諧振蕩器有兩個(gè)暫穩(wěn)態(tài)10、下列說法正確地是 ( )A、 555定時(shí)器在工作時(shí)清零端應(yīng)接高電平 B、555定時(shí)器在工作時(shí)清零端應(yīng)接低電平C、555定時(shí)器沒有清零端二、 判斷題1、A+AB=A+B ( )sQsAEJkW5T2、當(dāng)輸入9個(gè)信號(hào)時(shí),需要3位地二進(jìn)制代碼輸出. ( )3、單穩(wěn)態(tài)觸發(fā)器它有一個(gè)穩(wěn)態(tài)和一個(gè)暫

33、穩(wěn)態(tài). ( )4、施密特觸發(fā)器有兩個(gè)穩(wěn)態(tài). ( )GMsIasNXkA5、多諧振蕩器有兩個(gè)穩(wěn)態(tài). ( )TIrRGchYzg6、D/A轉(zhuǎn)換器是將模擬量轉(zhuǎn)換成數(shù)字量. ( )7、A/D轉(zhuǎn)換器是將數(shù)字量轉(zhuǎn)換成模擬量. ( )8、主從JK觸發(fā)器在CP=1期間,存在一次性變化. ( )9、主從RS觸發(fā)器在CP=1期間,R、S之間不存在約束. ( )10、所有地觸發(fā)器都存在空翻現(xiàn)象. ( )三、 化簡邏輯函數(shù)1、2、Y(A,B,C,)=m(0,1,2,3,4,6,8,9,10,11,14)四、 畫波形圖 1、2、五、 設(shè)計(jì)題1、某車間有A、B、C、D四臺(tái)發(fā)電機(jī),今要求(1)A必須開機(jī)(2)其他三臺(tái)電動(dòng)機(jī)

34、中至少有兩臺(tái)開機(jī),如不滿足上述要求,則指示燈熄滅.試用與非門完成此電路.7EqZcWLZNX2、試用CT74LS160地異步清零功能構(gòu)成24進(jìn)制地計(jì)數(shù)器.六、 數(shù)制轉(zhuǎn)換(156)10=( )2=( )8=( )16(111000.11)2=( )10=( )8七、 分析題由555定時(shí)器組成地多諧振蕩器.已知VDD=12V、C=0.1F、R1=15K、R2=22K.試求:lzq7IGf02E(1) 多諧振蕩器地振蕩頻率.(2) 畫出地uc和uo波形.練習(xí)題八一 填空題1、數(shù)字電路中,常用地計(jì)數(shù)進(jìn)制有,.2、邏輯代數(shù)函數(shù)常用地4種表示方法,.3、邏輯函數(shù)地最簡與或式地標(biāo)準(zhǔn)是,.4、= .5、具有推

35、拉輸出結(jié)構(gòu)TTL門電路地輸出端不允許直接.6、對(duì)于與非門閑置輸入端可直接與連接.7、觸發(fā)器具有功能,常用來保存 信息.8、觸發(fā)器地邏輯功能可以用、來描述.9、施密特觸發(fā)器主要是將變化緩慢地信號(hào)變換成脈沖.八、 選擇題1、相同為“1”不同為“0”它地邏輯關(guān)系是 ( )A、或邏輯 B、與邏輯 C、同或邏輯2、Y (A,B,C,)=m(0,1,4,5)邏輯函數(shù)地化簡式 ( )A、Y=AB+BC+ABC B、Y=A+B C、Y=3、A、Y= B、Y處于懸浮狀態(tài) C、 Y=4、下列圖中地邏輯關(guān)系正確地是 ( )A.Y= B.Y= ABC C.Y=5、用n位二進(jìn)制代碼對(duì)2n 個(gè)信號(hào)進(jìn)行編碼地電路是 ( )

36、A、二十進(jìn)制編碼器 B、二進(jìn)制譯碼器 C、二進(jìn)制編碼器6、同步時(shí)序邏輯電路中,所有觸發(fā)器地時(shí)鐘脈沖是( )A、在同一個(gè)時(shí)鐘脈沖地控制下 B、后一個(gè)觸發(fā)器時(shí)鐘脈沖是前一個(gè)觸發(fā)器輸出提供地. C、時(shí)鐘脈沖只加到部分觸發(fā)器上.7、利用異步置數(shù)法獲得N進(jìn)制計(jì)數(shù)器時(shí)( )A、 應(yīng)在輸入第N個(gè)計(jì)數(shù)脈沖后,使計(jì)數(shù)器返回到初始地預(yù)置數(shù)狀態(tài) B、應(yīng)在輸入第N+1個(gè)計(jì)數(shù)脈沖后,使計(jì)數(shù)器返回到初始地預(yù)置數(shù)狀態(tài)C、應(yīng)在輸入第N-1個(gè)計(jì)數(shù)脈沖后,使計(jì)數(shù)器返回到初始地預(yù)置數(shù)狀態(tài)8、有6個(gè)觸發(fā)器地二進(jìn)制計(jì)數(shù)器,它們最多有( )種計(jì)數(shù)狀態(tài).A、8 B、16 C、649、施密特觸發(fā)器主要是將變化緩慢地信號(hào)變換成( )A、尖脈沖

37、 B、正弦波 C、矩形波 10、4位權(quán)電阻網(wǎng)絡(luò)D/A轉(zhuǎn)換器,VREF=-8V,RF=R,當(dāng)輸入1001時(shí),輸出電壓值是( )A、1/9 B、9 C、9/2九、 判斷題1、A+1=A ( )zvpgeqJ1hk2、當(dāng)輸入19個(gè)信號(hào)時(shí),需要4位地二進(jìn)制代碼輸出. ( )3、單穩(wěn)態(tài)觸發(fā)器輸出脈沖寬度取決于R、C地值. ( )4、調(diào)節(jié)施密特觸發(fā)器回差電壓地大小,可以改變電路地抗干擾能力. ( ) 5、在同步時(shí)序邏輯電路中如果由于某種原因而進(jìn)入無效狀態(tài)時(shí),只要繼續(xù)輸入CP脈沖,電路便會(huì)自動(dòng)回到有效狀態(tài),該電路不能夠自啟動(dòng). ( )NrpoJac3v16、4位權(quán)電阻網(wǎng)絡(luò)D/A轉(zhuǎn)換器,VREF=-8V,RF

38、=R,當(dāng)輸入0011時(shí),輸出電壓值是3V. ( ) 1nowfTG4KI7、D/A轉(zhuǎn)換器分辨率=1/(2n-1). ( )fjnFLDa5Zo8、設(shè)計(jì)100進(jìn)制地計(jì)數(shù)器,至少需要5個(gè)主從JK觸發(fā)器. ( )9、主從RS觸發(fā)器在CP=1期間,R、S之間存在約束. ( )10、主從JK觸發(fā)器地觸發(fā)器存在空翻現(xiàn)象. ( )tfnNhnE6e5十、 化簡邏輯函數(shù)1、2、Y(A,B,C,)=m(0,1,2,3,5,6,7,9,10,11,14)十一、 畫波形圖 1、2、十二、 設(shè)計(jì)題1、試用8選一數(shù)據(jù)選擇器實(shí)現(xiàn)組合邏輯函數(shù)Y(A,B,C,D)=m(4,5,10,12,13).2、試用CT74LS161地

39、異步清零和同步置數(shù)功能構(gòu)成24進(jìn)制地計(jì)數(shù)器.十三、 數(shù)制轉(zhuǎn)換(256)10= ( )2=( )8=( )16(111010.11)2=( )10=( )8十四、 分析題由555定時(shí)器組成地多諧振蕩器.已知VDD=15V、C=0.1F、R1=15K、R2=20K.試求:HbmVN777sL(3) 多諧振蕩器地振蕩頻率.(4) 畫出地uc和uo波形.練習(xí)題九一 填空題1、常用地可靠性代碼有 、. 2、化簡邏輯函數(shù)地方法有、. 3、三態(tài)輸出門能輸出-、-、-.4、555定時(shí)器地最基本應(yīng)用有-、. 5、計(jì)數(shù)器按進(jìn)制不同分為、. 6、組合邏輯電路由各種 組成;而時(shí)序邏輯電路由 和 組成,且必不可少,它主

40、要由組成. 7、DAC是將轉(zhuǎn)換為.二、選擇題 1、多諧振蕩器( ) 1)有兩個(gè)穩(wěn)定狀態(tài) 2)一個(gè)穩(wěn)定狀態(tài),一個(gè)暫穩(wěn)態(tài). 3)無穩(wěn)定狀態(tài). 2、三極管可靠截止地條件是( )1)UBE0 2)UBE >0 3)UBE=0、7VV7l4jRB8Hs 3、同或運(yùn)算地邏輯式是( ) 1)Y=AB 2)Y= 3)Y=AB 4、余3BCD碼是( ) 1)恒權(quán)碼 2)無權(quán)碼 3)以上二者都不是. 5、用卡諾圖化簡邏輯函數(shù)時(shí),8個(gè)相鄰最小項(xiàng)合并,可以消去( )個(gè)變量.1)1 2)2 3)36、D觸發(fā)器地邏輯功能有( )1)置0、置1 2)置0、置1 、保持 3)置0、置1 、保持、計(jì)數(shù)7、重疊律地基本公式

41、是( )1)A+A=2A 2)A+A=A 3)A·A=A283lcPA59W98、由四個(gè)觸發(fā)器構(gòu)成十進(jìn)制計(jì)數(shù)器,其無效狀態(tài)有( )1) 四個(gè) 2)五個(gè) 3)六個(gè)9、通常,具有同樣功能地TTL電路比CMOS電路工作速度( )1)高 2)低 3)差不多mZkklkzaaP10、在不影響邏輯功能地情況下,CMOS或非門地多余端可( )1)接高電平 2)懸空 3)接低電平三、判斷題 1、單穩(wěn)態(tài)觸發(fā)器可用于延時(shí). ( ) 2、A-D轉(zhuǎn)換器地位數(shù)越多,分辨率越高. ( ) 專 業(yè) 姓名 年級(jí) 考號(hào) AVktR43bpw3、集電極開路門可實(shí)現(xiàn)線與. ( ).ORjBnOwcEd4、三變量邏輯函數(shù)地

42、最小項(xiàng)最多有6個(gè). ( ) 5、移位寄存器不能存放數(shù)碼,只能對(duì)數(shù)據(jù)進(jìn)行移位操作. ( )6、施密特觸發(fā)器常用于脈沖整形與變換. ( )7、同一CP控制各觸發(fā)器地計(jì)數(shù)器稱為異步計(jì)數(shù)器. ( )8、構(gòu)成一個(gè)五進(jìn)制計(jì)數(shù)器最少需要5個(gè)觸發(fā)器. ( )9、1個(gè)觸發(fā)器可以存放1位二進(jìn)制數(shù). ( )10、CMOS門電路地輸入端懸空時(shí)相當(dāng)于接邏輯1. ( )四、化簡題1、Y=AB+ACD+BCD+ (用代數(shù)法化簡)2、Y=C+AB+B (用卡諾圖化簡)五、畫圖題已知TTL邊沿JK觸發(fā)器輸入CP、J、K地波形,試對(duì)應(yīng)畫出Q端地波形. 設(shè)觸發(fā)器地初始狀態(tài)為Q=0. 六、設(shè)計(jì)邏輯電路1、試用CTLS161地同步置數(shù)功能構(gòu)成九進(jìn)制計(jì)數(shù)器.并畫出波形圖.2、用3線-8線譯碼器和門電路設(shè)計(jì)組合邏輯電路,使Y=BC+AB

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論