數(shù)字邏輯學(xué)習(xí)的感想_第1頁
數(shù)字邏輯學(xué)習(xí)的感想_第2頁
數(shù)字邏輯學(xué)習(xí)的感想_第3頁
數(shù)字邏輯學(xué)習(xí)的感想_第4頁
數(shù)字邏輯學(xué)習(xí)的感想_第5頁
已閱讀5頁,還剩10頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、數(shù)字邏輯學(xué)習(xí)的感想簡(jiǎn)介第一篇:數(shù)字邏輯學(xué)習(xí)的感想數(shù)字邏輯實(shí)驗(yàn)報(bào)告 數(shù)字邏輯是計(jì)算機(jī)專業(yè)開設(shè)了一門硬件基礎(chǔ)課程,簡(jiǎn)單的分為組合邏輯電路和時(shí)序邏輯電路,組合邏輯電路是由簡(jiǎn)單的ssi和部分msi搭建的實(shí)現(xiàn)某種功能的基本電路,在計(jì)算機(jī)的中主要實(shí)現(xiàn)基本邏輯單元,如加法器的實(shí)現(xiàn),我們學(xué)會(huì)了,半加器的搭載,一位全加器的的搭載,多位串行全加器的搭載,在工程中由于每個(gè)門電路的信號(hào)過度都有一個(gè)時(shí)間,所以串行全加器的缺點(diǎn)就是速度太慢,如果用在工程中,肯能會(huì)嚴(yán)重影響系統(tǒng)運(yùn)行的速度,所以我們就想到只要本位a和b當(dāng)中有兩個(gè)1就會(huì)產(chǎn)生進(jìn)位,提前進(jìn)位的概念就提出來了,里面加了一個(gè)新的模塊,提前進(jìn)位發(fā)生器,當(dāng)本為有兩個(gè)1的是時(shí)

2、候就會(huì)產(chǎn)生一個(gè)進(jìn)位,下一位的檢測(cè)在當(dāng)前位的基礎(chǔ)上,用基本的門電路搭載的提前進(jìn)位發(fā)生器就這樣實(shí)現(xiàn)了。對(duì)于msi芯片,它只是簡(jiǎn)簡(jiǎn)單單的將多個(gè)ssi集成到一塊芯片上了,實(shí)現(xiàn)了較為復(fù)雜的功能,要是書本上沒有msi的引腳圖和內(nèi)部邏輯,只給出每個(gè)msi的功能描述,我們也要能設(shè)計(jì)出與其相同的的邏輯電路,雖然可能會(huì)多用幾個(gè)門電路,速度可能會(huì)慢些,但是至少我知道了一塊神秘的msi芯片的我也可以用簡(jiǎn)單的門電路搭載了,在網(wǎng)上看了看,知道了,數(shù)字邏輯中的門電路和我們學(xué)的電子技術(shù)基礎(chǔ)原來有那么緊密的聯(lián)系,各種類型的場(chǎng)效應(yīng)管是構(gòu)成基本門電路的最小單元,nmos,cmos都可用來搭載門電路,真想拿到場(chǎng)效應(yīng)管搭載一個(gè)門電路然

3、后在組裝成為半加器全加器,這些都是計(jì)算機(jī)的基礎(chǔ)呀,最小的邏輯單元+-*/在很短的時(shí)間類就可以被我們得到,而計(jì)算機(jī)中再復(fù)雜的運(yùn)算都是以這些為基本單元的,漂亮的網(wǎng)頁,精美的圖片,流暢的視頻,都是已基本的運(yùn)算為基礎(chǔ)的。而場(chǎng)效應(yīng)管怎么來的呢,p,n結(jié)這個(gè)名稱不陌生,有它我們可以組裝出場(chǎng)效應(yīng)管,當(dāng)我們手中拿著p和n型半導(dǎo)體材料的時(shí)候,我們應(yīng)該能想到場(chǎng)效應(yīng)管,基本門電路,半加器,全加器.計(jì)算機(jī)。說的有點(diǎn)離奇了。但是基本的組裝原理就這些了。最后我們認(rèn)識(shí)了好多時(shí)序電路的東西,同步時(shí)序電路的學(xué)習(xí)重點(diǎn)放在了觸發(fā)器的學(xué)習(xí)上,課程的引入是從鎖存器開始的,基本r-s鎖存器(與或門),時(shí)鐘控制r-s鎖存器(與非門),再到

4、后來的主從觸發(fā)器,最后形成了產(chǎn)品性的東西d觸發(fā)器,d觸發(fā)器由4個(gè)基本門電路構(gòu)成,單個(gè)輸入端,一個(gè)時(shí)鐘脈沖,最后我們對(duì)基本的d觸發(fā)器做了改定,得到了維持阻塞d觸發(fā)器,增加了幾條連接線,讓功能更加強(qiáng)大,最后我們學(xué)習(xí)了j-k觸發(fā)器,邊沿觸發(fā)的觸發(fā)器。再后來的t觸發(fā)器是將j-k觸發(fā)器的兩個(gè)信號(hào)輸入端接在了一起,屬于電平觸發(fā)的觸發(fā)器。分析別人設(shè)計(jì)好的同步時(shí)序邏輯電路和自己設(shè)計(jì)的過程,讓我明白了,嚴(yán)謹(jǐn)?shù)闹匾裕J(rèn)真的去分析一個(gè)問題,一副電路圖,用最簡(jiǎn)單的東西設(shè)計(jì)出符合生產(chǎn)要求的芯片是一件多么快樂和滿足的事情。做實(shí)驗(yàn)的工程中,讓我也學(xué)到了很多東西,對(duì)芯片有了更深一步的了解,在網(wǎng)上找了好多芯片的圖片,內(nèi)部結(jié)構(gòu)

5、看了看,不得不讓我感到很驚嘆,如此小的芯片上集成了那么多個(gè)門電路,那么多個(gè)晶體管,那么多條線路,感覺這種體驗(yàn)很能激發(fā)人的興趣,想想生活離我們最近的也是我們接觸最多的東西,耳機(jī),大家不陌生吧,它的構(gòu)造原理是什么呢?生活中好多東西需要我們?nèi)シ治?,?shù)字邏輯是一門中間課程,是連接大型集成電路和基本單元門電路的一種原理課程,這里我們能看到電子技術(shù)基礎(chǔ)知識(shí)的體驗(yàn),又能看到產(chǎn)品芯片的組成,掌握這門課程是我們?nèi)プx懂計(jì)算機(jī)的基本,有一天,能在大腦中呈現(xiàn)計(jì)算機(jī)運(yùn)行的過程,從一條指令的輸入開始,中間經(jīng)歷的門電路中場(chǎng)效應(yīng)管各個(gè)極電位的變化,到加法器的運(yùn)行過程,到計(jì)算機(jī)對(duì)指令的分析,再到分支處理,再到返回值,返回條件,

6、到計(jì)算機(jī)中其它部件的協(xié)同工作,核心東西微程序控制器是如何安排各個(gè)期間有序高效的去執(zhí)行我們用戶的需求,勉勵(lì)用戶的非法輸入,程序控制器是如何調(diào)用其他器件去從容應(yīng)對(duì)的,面對(duì)浮點(diǎn)數(shù),計(jì)算機(jī)是如何處理的,會(huì)像人一樣去直接處理嗎?不是的,計(jì)算機(jī)對(duì)整形數(shù)據(jù)和浮點(diǎn)數(shù)據(jù)很過敏,會(huì)有專門的處理器去處理浮點(diǎn)用算的,8087是對(duì)浮點(diǎn)處理的專門協(xié)處理器,那么主處理器又是如何去等待協(xié)處理器完成工作并返回的呢?,在自己的大腦中將計(jì)算機(jī)的所有部件串一遍,這樣,看到一個(gè)指令,看到一個(gè)用戶的輸入,看到計(jì)算機(jī)表明的工作,我們就能知道計(jì)算機(jī)的內(nèi)部是如何一條一條去處理的,對(duì)我們也許只有很短很短的時(shí)間,但是內(nèi)部我們的輸入信號(hào)不知要盡力多

7、少公里的路程,曾經(jīng)在網(wǎng)上看到了一個(gè)新聞:google大家都很清楚吧,google搜索大家一定知道吧,當(dāng)你輸入一個(gè)名詞,點(diǎn)擊一下鼠標(biāo),這個(gè)關(guān)鍵字要在全世界傳輸2400公里,訪問世界各地的google服務(wù)器及其海量的數(shù)據(jù)庫系統(tǒng),然后講結(jié)果呈現(xiàn)在你的服務(wù)器終端,即你的電腦屏幕上,著名的最優(yōu)化編碼算法(前綴編碼算法):霍夫曼算法的提出人霍夫曼目前就在google公司工作。看到這個(gè),想想,彈指間,信息卻傳輸了那么多的距離。真是很神奇的事情。計(jì)算機(jī)就是讓我們驚奇,完成我們不能完成的事情。做出我們想不到的事情。但是它的基本組成就是我們學(xué)的最基本的東西,所有的知識(shí)都寫在了教科書上(出去許多太過于秘密的東西,如

8、指令的內(nèi)部設(shè)置,最基本的寄存器的內(nèi)部是怎么實(shí)現(xiàn)的,這些都不會(huì)公布的),好好看書,掌握最全面的知識(shí)才是我們目前最值得去選擇的事情,那個(gè)時(shí)候呈現(xiàn)在我們面前的就不是一個(gè)完整的計(jì)算機(jī)了,而會(huì)是一個(gè)層次清晰的“立體電路”,完成了我們所期望的所有功能,計(jì)算機(jī)的發(fā)明就像召喚出來的魔鬼,誰都不知道它到底有多大的能耐,因?yàn)樵谶@個(gè)平臺(tái)之上的軟件工程師和程序員就像建筑工程師和工人一樣為我們建造者房子和各種應(yīng)用軟件,下一步計(jì)算機(jī)能干什么,我們真的不知道,程序員會(huì)寫出怎樣的代碼,我們想不到的。 只有學(xué)懂了基本,掌握了計(jì)算機(jī)全面的知識(shí),才會(huì)去分析別人的成功,找到有點(diǎn)努力學(xué)習(xí),發(fā)現(xiàn)缺點(diǎn)及時(shí)改定,推動(dòng)這個(gè)“立體電路”功能的完

9、善。 第二篇:數(shù)字邏輯感想數(shù)字邏輯實(shí)驗(yàn)感想 本學(xué)期我們開設(shè)了數(shù)字邏輯實(shí)驗(yàn)課,在實(shí)驗(yàn)課中,我學(xué)到了很多在平時(shí)的學(xué)習(xí)中學(xué)習(xí)不到的東西。為期六周的的實(shí)驗(yàn)就要畫上一個(gè)圓滿的句號(hào)了,回顧這六周的學(xué)習(xí),感覺十分的充實(shí),通過親自動(dòng)手,使我進(jìn)一步了解了數(shù)字邏輯實(shí)驗(yàn)的基本過程和基本方法,為我今后的學(xué)習(xí)奠定了良好的實(shí)驗(yàn)基礎(chǔ)。 首先,在對(duì)所學(xué)的理論課而言,實(shí)驗(yàn)給了我們一個(gè)很好的把理論應(yīng)用到實(shí)踐的平臺(tái),讓我們能夠很好的把書本知識(shí)轉(zhuǎn)化到實(shí)際能力,提高了對(duì)于理論知識(shí)的理解,認(rèn)識(shí)和掌握。 其次,對(duì)于個(gè)人能力而言,實(shí)驗(yàn)很好的解決了我們實(shí)踐能力不足且得不到很好鍛煉機(jī)會(huì)的矛盾,通過實(shí)驗(yàn),提高了自身的實(shí)踐能力和思考能力,并且能夠通

10、過實(shí)驗(yàn)很好解決自己對(duì)于理論的學(xué)習(xí)中存在的一些知識(shí)盲點(diǎn)。 回顧六個(gè)實(shí)驗(yàn)的過程,總的來說收獲還是很多的。最直接的收獲是提高了實(shí)驗(yàn)中的基本操作能力,并對(duì)eda儀器有了了解,并掌握了基本的操作。但感到更重要的收獲是培養(yǎng)了自己對(duì)實(shí)驗(yàn)的興趣。還有,就是切身的體驗(yàn)到了嚴(yán)謹(jǐn)?shù)膶?shí)驗(yàn)態(tài)度是何等的重要。 不過說實(shí)話,在做試驗(yàn)之前,我以為不會(huì)難做,就像以前做的實(shí)驗(yàn)一樣,操作應(yīng)該不會(huì)很難,做完實(shí)驗(yàn)之后兩下子就將實(shí)驗(yàn)報(bào)告寫完,直到做完幾次實(shí)驗(yàn)后,我才知道其實(shí)并不容易做。它真的不像我想象中的那么簡(jiǎn)單,天真的以為自己把平時(shí)的理論課學(xué)好就可以很順利的完成實(shí)驗(yàn),事實(shí)證明我錯(cuò)了。 在最后的綜合實(shí)驗(yàn)中,我更是受益匪淺。 學(xué)習(xí)的過程中

11、,我深深體會(huì)到,學(xué)習(xí)不單單要將理論知識(shí)學(xué)扎實(shí)了,更重要的是實(shí)際動(dòng)手操作能力,學(xué)完了課本知識(shí),我并沒有覺得自己有多大的提高,但是在隨后的實(shí)驗(yàn)過程中我真的感覺學(xué)會(huì)了很多,學(xué)到了很多知識(shí),在實(shí)踐中更加理解了書本上的理論知識(shí)的經(jīng)典所在以及這門學(xué)科的意義和用處!真心希望以后的課程都能將理論與實(shí)踐充分的結(jié)合起來,在實(shí)踐的過程中串聯(lián)書本的知識(shí),讓理論化為實(shí)踐的力量! 第三篇:數(shù)字邏輯電路學(xué)習(xí)總結(jié)數(shù)字邏輯電路學(xué)習(xí)總結(jié) 學(xué) 號(hào): 、 姓 名:學(xué) 院:專 業(yè): 數(shù)字邏輯電路學(xué)習(xí)總結(jié) 經(jīng)過一學(xué)期的學(xué)習(xí),我對(duì)數(shù)字邏輯電路這門課程總結(jié)如下: 一:數(shù)字邏輯電路緒論及基礎(chǔ) 1數(shù)字信號(hào)與模擬信號(hào)的區(qū)別(數(shù)值和時(shí)間的連續(xù)性與不

12、連續(xù)性) 2數(shù)字電路特點(diǎn):電路結(jié)構(gòu)簡(jiǎn)單,便于集成化;工作可靠,抗干擾能力強(qiáng);信息便于長(zhǎng)期保存和加密;產(chǎn)品系列全,通用性強(qiáng),成本低;可進(jìn)行數(shù)字運(yùn)算和邏輯運(yùn)算。 3數(shù)制轉(zhuǎn)換(二進(jìn)制、八進(jìn)制、十六進(jìn)制、8421bcd碼) 十二:右左,每三位構(gòu)成一位八進(jìn)制,不夠補(bǔ)0 二八:右左,每一位構(gòu)成三位二進(jìn)制 八二:右左,每四位構(gòu)成一位十六進(jìn)制,不夠補(bǔ)0 十六二:右 左,每一位構(gòu)成一位二進(jìn)制 十8421bcd:每一位組成8421bcd碼 4二進(jìn)制運(yùn)算(0+0=0,0+1=1,1+1=1 0) 5基本邏輯門(與門、或門、非門、與非門、或非門、異或、同或) 與門:f=abc 或門:f=a+b+c 非門:f| 與非門

13、:(ab)| 或非門:f=(a+b)| 異或門:f=a|b+ab|=a(+)b 同或門:f=ab+a|b|=a(*)b 6邏輯代數(shù)基本公式及定理 7最大項(xiàng)與最小項(xiàng)(為互補(bǔ)關(guān)系) 8邏輯函數(shù)化簡(jiǎn)(代數(shù)法和卡諾圖法) 卡諾圖包圍圈盡量大,個(gè)數(shù)盡量小,要全部包圍,包含2n個(gè)方格 二:組合邏輯電路 1.組合邏輯電路的分析與設(shè)計(jì) 任一時(shí)刻的輸出只取決于同一時(shí)刻輸入狀態(tài)的組合,而與電路原有的狀態(tài)無關(guān)的電路 分析:寫出表達(dá)式,列出真值表,根據(jù)化簡(jiǎn)函數(shù)式說明邏輯功能 設(shè)計(jì):列出真值表,寫出邏輯函數(shù),化簡(jiǎn),畫邏輯圖 2.半加器與全加器的區(qū)別(考慮是否進(jìn)位) 3.編碼器(二十進(jìn)制編碼器p120、優(yōu)先編碼器p134

14、) 8-3優(yōu)先編碼器10-4優(yōu)先譯碼器 4.譯碼器(二進(jìn)制編碼器p140、二至十進(jìn)制譯碼器p143) 3-8譯碼器 5.數(shù)據(jù)選擇器 4選1數(shù)據(jù)選擇器 8選1數(shù)據(jù)選擇權(quán)三:觸發(fā)器 1. 觸發(fā)器 邏輯功能可分: rs觸發(fā)器 d觸發(fā)器 jk觸發(fā)器 t觸發(fā)器 t觸發(fā)器 觸發(fā)方式可分: 電平觸發(fā)器 邊沿觸發(fā)器 主從觸發(fā)器 電路結(jié)構(gòu)可分: 基本rs觸發(fā)器 同步觸發(fā)器 維持阻塞觸發(fā)器 主從觸發(fā)器 邊沿觸發(fā)器 2. 觸發(fā)器的轉(zhuǎn)換 公式法和圖形法(了解觸發(fā)器的邏輯符號(hào),對(duì)比表達(dá)式的特性,畫出邏輯圖) 說明:真值表表達(dá)式約束條件cp脈沖有效區(qū)實(shí)現(xiàn)的功能各觸發(fā)器的轉(zhuǎn)換波形圖的畫法 四:時(shí)序邏輯電路 1.同步時(shí)序邏輯

15、電路的分析與設(shè)計(jì) 分析:確定電路組成寫出輸出函數(shù)和激勵(lì)函數(shù)的表達(dá)式電路的次態(tài)方程作狀態(tài)表和狀態(tài)圖做出波形圖功能描述檢查電路是否能自啟動(dòng) 設(shè)計(jì):確定輸入、輸出及電路狀態(tài)來寫出原始狀態(tài)表和原始狀態(tài)圖化簡(jiǎn)原始狀態(tài)表(可用卡諾圖化簡(jiǎn))進(jìn)行狀態(tài)賦值(寫出真值表)選擇觸發(fā)器 2.異步時(shí)序邏輯電路分析 寫出激勵(lì)函數(shù)表達(dá)式寫出電路的次態(tài)方程組作狀態(tài)表做時(shí)序圖,說明電路功能 3.計(jì)數(shù)器 同步計(jì)數(shù)器:同cp 異步計(jì)數(shù)器:不同cp 寫出時(shí)序方程、輸出方程、驅(qū)動(dòng)方程次態(tài)方程狀態(tài)計(jì)算,列出狀態(tài)表畫出狀態(tài)圖 功能描述:其實(shí)數(shù)字電路在我們生活中有很大的作用,在人們的日常生活中,常用的計(jì)算機(jī),電視機(jī),音響系統(tǒng),視頻記錄設(shè)備,

16、長(zhǎng)途電話等電子設(shè)備或電子系統(tǒng),無不采用數(shù)字電路或數(shù)字系統(tǒng)數(shù)字電子技術(shù)的應(yīng)用。 關(guān)于數(shù)制和碼制學(xué)習(xí),主要涉及進(jìn)制之間的變換,轉(zhuǎn)換等。當(dāng)然也強(qiáng)調(diào)了二進(jìn)制的各種運(yùn)算,以及源碼反碼補(bǔ)碼運(yùn)用等。幾種常用的編碼,我們主要學(xué)的是bcd碼,還有余3碼。 如果說關(guān)于數(shù)制和碼制學(xué)習(xí)還看不出和數(shù)字電路有何關(guān)系,接下來的邏輯代數(shù)基礎(chǔ)這章更加靠近我們之后的數(shù)字電路學(xué)習(xí)了,對(duì)于數(shù)制僅僅只是工具。各種真值表,門電路,邏輯方程等等都全面。本章也有很多需要去記憶的公式定理,比方說基本公式,常用公式以及邏輯代數(shù)的基本定理等等。 邏輯函數(shù)的表示方法有這幾種: 1、邏輯真值表 2、邏輯函數(shù)式 3、邏輯圖 4、波形圖,這些表示方法之間

17、是可以互相轉(zhuǎn)換的。 邏輯函數(shù)的兩種標(biāo)準(zhǔn)形式,最小項(xiàng)和最大項(xiàng),我們用最小項(xiàng)用的是最多。由于隨著課程學(xué)習(xí)的深入我們遇到的邏輯函數(shù)表達(dá)式越來越復(fù)雜,自然需要化簡(jiǎn)來實(shí)現(xiàn)公式的簡(jiǎn)化,電路的簡(jiǎn)化,于是我們學(xué)習(xí)到了卡諾圖化簡(jiǎn)法,用卡諾圖化簡(jiǎn)法大大提高了我們化簡(jiǎn)的效率和準(zhǔn)確率。 在一些實(shí)際電路中我們并不需要一些變量,這些變量或許會(huì)影響我的結(jié)果或者也不影響,這些變量統(tǒng)稱為無關(guān)項(xiàng),在函數(shù)表達(dá)式中我們稱之為約束項(xiàng)和任意項(xiàng)。對(duì)于無關(guān)變量的作用,通常用于化簡(jiǎn)以及之后的消除競(jìng)爭(zhēng)冒險(xiǎn)現(xiàn)象等。 我們有了邏輯代數(shù)這一直接數(shù)字電路基礎(chǔ),之后的組合邏輯電路和時(shí)序邏輯電路的分析和設(shè)計(jì),便更加明確和邏輯。 組合邏輯電路學(xué)習(xí)我們才真正意

18、義上開始接觸邏輯電路。組合邏輯電路的邏輯功能是任意時(shí)刻的輸出僅僅決定于該時(shí)刻的輸入;電路結(jié)構(gòu)則是不含有記憶器件。邏輯功能的描述和之前學(xué)習(xí)表示方法一致,真值表,邏輯方程,邏輯圖和波形圖。對(duì)于組合邏輯電路分析方法則是:逐條寫出電路輸入到輸出的邏輯函數(shù)式;用公式化簡(jiǎn)法和卡諾圖化簡(jiǎn)法讓函數(shù)式化簡(jiǎn);為了更加直觀可以轉(zhuǎn)換為真值表形式;最后分析結(jié)果。組合邏輯的設(shè)計(jì)方法步驟:先邏輯抽象,再寫邏輯函數(shù)式,然后選擇器件類型,轉(zhuǎn)化適當(dāng)形式。 主要的基本組合邏輯電路不多,比如:普通編碼器,優(yōu)化編碼器,譯碼器,顯示譯碼器,數(shù)據(jù)選擇器,加法器(全加器,半加器,一位加法器,多位加法器,多元加法器,超前進(jìn)位加法器),數(shù)值比較

19、器等等。這些都是我們很常用而且很基本的組合邏輯電路。 對(duì)于組合邏輯電路中,競(jìng)爭(zhēng)冒險(xiǎn)現(xiàn)象可以通過接入濾波電容,引入選通脈沖和修改邏輯設(shè)計(jì)來實(shí)現(xiàn)消除競(jìng)爭(zhēng)冒險(xiǎn)現(xiàn)象。 第四篇:數(shù)字邏輯數(shù)字搶答器數(shù)字邏輯課程設(shè)計(jì) 實(shí)驗(yàn)報(bào)告 學(xué)號(hào):姓名:班級(jí): 指導(dǎo)老師: 一、簡(jiǎn)要說明 在進(jìn)行智力競(jìng)賽搶答時(shí),需要參賽者分成若干組進(jìn)行搶答,究竟是誰先誰后單憑主持人的眼睛是很難判斷的;在提問或回答時(shí),往往都要有時(shí)間限制;另外,犯規(guī)要發(fā)出一種特殊的信號(hào),以便主持人看得清、聽得到。要完成上述功能,需要一種“搶答器”。 二、任務(wù)和要求 1、設(shè)計(jì)要求 (1)搶答開始后,搶答器能準(zhǔn)確地判斷出搶先者。并發(fā)出聲光報(bào)警,3秒后自動(dòng)熄滅。 (

20、2)搶答器具有互鎖功能,某組搶答后能自動(dòng)封鎖其他各組的搶答信號(hào)。 (3)搶答具有限時(shí)功能。顯示檔次分別為5s、10s、15s,時(shí)間到時(shí)發(fā)出聲響,同時(shí),時(shí)間要用數(shù)碼管顯示出來。 (4)搶答者犯規(guī)或違章(主持人未說“開始搶答”時(shí),參賽者搶先按鈕)時(shí),應(yīng)自動(dòng)發(fā)出警告信號(hào),以指示燈閃為標(biāo)志。 (5)系統(tǒng)應(yīng)具有一個(gè)總復(fù)位開關(guān)。 2、采用的器件: 74273,74160,74244,7446,相應(yīng)的門器件;軟件:maxplus2。 三、設(shè)計(jì)思想、 1、電路結(jié)構(gòu) 根據(jù)總體設(shè)計(jì)方案,將智力競(jìng)賽搶答器劃分成四個(gè)子系統(tǒng)和一個(gè)控制器。輸入子系統(tǒng)由搶答鍵和鎖存電路組成;時(shí)間顯示子系統(tǒng)由計(jì)時(shí)電路、動(dòng)態(tài)掃描譯碼電路和le

21、d數(shù)碼管組成;席位指示子系統(tǒng)由席位燈驅(qū)動(dòng)電路、發(fā)光二極管組成;時(shí)鐘子系統(tǒng)由時(shí)鐘信號(hào)源、分頻器組成;控制器由啟動(dòng)鍵、啟動(dòng)電路、判斷電路和復(fù)位電路組成。 2、輸入、輸出信號(hào)特征 智力競(jìng)賽搶答器的輸入信號(hào)是由啟動(dòng)鍵和搶答鍵產(chǎn)生。啟動(dòng)鍵和搶答鍵可產(chǎn)生短暫的單步脈沖信號(hào)。輸出信號(hào)是席位指示燈驅(qū)動(dòng)信號(hào)和led數(shù)碼管驅(qū)動(dòng)信號(hào)。前者高點(diǎn)平有效,后者低電平有效。 3、主要技術(shù)性能指標(biāo) (1)選手席位數(shù)量:8個(gè) (2)席位指示燈:led發(fā)光二極管。正常搶答時(shí)燈亮,犯規(guī)搶答時(shí)燈閃。 (3)強(qiáng)大時(shí)間范圍:0s30s (4)時(shí)間顯示方式:led數(shù)碼管,兩位,共陰極,動(dòng)態(tài)掃描。 (5)搶答速度識(shí)別時(shí)間:1/1000s (

22、6)按鍵鎖定方式:自動(dòng) (7)復(fù)位方式:自動(dòng),延遲時(shí)間為9s 四、設(shè)計(jì)步驟: 1、啟動(dòng)電路: 啟動(dòng)電路由d觸發(fā)器和與門組成。主持人按下啟動(dòng)鍵時(shí),從start端輸入一個(gè)脈沖,d觸發(fā)器被置成1狀態(tài),即q=1,表示選手可以搶答,同時(shí)計(jì)時(shí)電路開始計(jì)數(shù),若主持人未按下啟動(dòng)鍵就有選手搶答,f=1,表示搶答犯規(guī),經(jīng)反相后時(shí)候使s=0,啟動(dòng)電路處于保持狀態(tài),再按啟動(dòng)鍵無效。/clrn為清零端,與復(fù)位電路輸出端/end9連接,低電平有效。電路圖如下所示: 2、鎖存電路: 由74273和與門組成。d1d8與搶答鍵電路輸出端連接,輸出端q1q8與席位燈驅(qū)動(dòng)電路連接。s連接判斷電路輸出端/off。沒有搶答,off=1

23、,s=1,74273工作在置數(shù)狀態(tài)。d1d8對(duì)應(yīng)的有一個(gè)為1,在clk作用下,被置入觸發(fā)器。off=0,74273處于保持狀態(tài)。時(shí)鐘信號(hào)頻率為1hz,搶答速度識(shí)別為1/1000。低電平有效。電路圖如下: 3、判斷電路: 判斷電路由若干個(gè)門電路組成。輸出端d1d8與鎖存電路端輸出端q1q8連接。使能端s連接啟動(dòng)電路輸出端q。q=1時(shí),s=q=1.若d1d8中有1狀態(tài),則t=1,f=0,表示被鎖存的信號(hào)是搶答信號(hào)。t=1,計(jì)時(shí)電路停止計(jì)數(shù);q=0時(shí),s=0,若d1d8中有1狀態(tài),則t=0,f=1 ,表示被鎖存的信號(hào)是犯規(guī)信號(hào)。t=1或f=1輸出端/off狀態(tài)均為0,使鎖存電路處于保持狀態(tài),而此時(shí)復(fù)

24、位電路則為計(jì)數(shù)狀態(tài)。電路圖如下: 4、席位驅(qū)動(dòng)電路: 由若干與門和或門組成。a1a8與鎖存電路q1q8相連。l1l8與8個(gè)二極管連 接。clk接入1hz的時(shí)鐘信號(hào)。t=1,s1=1, a1a8中有一個(gè)輸入為1,對(duì)應(yīng)的輸出狀態(tài)也是1,發(fā)光二極管亮;f=1,s2=1,狀態(tài)為1的輸入端所對(duì)應(yīng)的輸出端輸出1hz的時(shí)鐘信號(hào),發(fā)光二極管閃爍。電路圖如下: 5、計(jì)時(shí)電路: 兩片74160連接成一個(gè)同步三十進(jìn)制加法計(jì)數(shù)器,輸出端與動(dòng)態(tài)掃描譯碼電路連接。使能端s,stop和/clrn分別連接啟動(dòng)電路輸出端q、判斷電路輸出端t和復(fù)位電路輸出端/end9。按下啟動(dòng)鍵時(shí),q=1,t=0,/end9=1,則s=q=1,

25、stop=t=0,/clrn=/end9=1,電路處于計(jì)數(shù)狀態(tài),對(duì)clk端輸入的1hz 時(shí)鐘信號(hào)進(jìn)行計(jì)數(shù),q6q1端依次輸出000000(00)110000(30)。計(jì)數(shù)到110000(30s)時(shí),end30端狀態(tài)由0跳變?yōu)?,電路進(jìn)入保持狀態(tài),同時(shí)啟動(dòng)復(fù)位電路。若在計(jì)數(shù)過程中有選手搶答,則t=1,stop=t=1,計(jì)時(shí)電路停止計(jì)數(shù),進(jìn)入保持狀態(tài)。/clrn為清零端,與復(fù)位電路輸出端/end9連接,低電平有效。電路圖如下所示: 6、動(dòng)態(tài)掃描譯碼電路: 由74244和del(自定義)組成,輸入端d1d 6與計(jì)時(shí)電路輸出端q6q1連接,輸出端qaqg與兩個(gè)七段led數(shù)碼管陰極連接,e1、e2分別與秒個(gè)位和秒十位數(shù)碼管的陽極連接。74244輸出由clk輸入的1hz時(shí)鐘信號(hào)控制,低電平輸出高4位數(shù)據(jù),高電平輸出低4位數(shù)據(jù),并經(jīng)del進(jìn)行譯碼,驅(qū)動(dòng)兩個(gè)數(shù)碼管顯示0030s。 del代碼: subdesign del ( num3.0:input; a,b,c,d,e,f,g:output; ) begin table num3.0=>a,b,c,d,e,f,g; h"0"=>1,1,1,1,1,1,0; h"1"=>0,1,1,0,0,0,0; h"2"=>

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論