版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、Vivado mig IP配置一、 開發(fā)環(huán)境項目是在如下環(huán)境下運行:Vivado2017.4Win10二、 MIG IP配置圖1 查找mig IP圖2通過圖2頁面可查看自己的芯片型號,封裝類型,速度等級圖3在” mig output options”頁面當初次創(chuàng)建工程需選擇“”creat design:創(chuàng)建空白工程verify pin chanes and updata design:導入已經(jīng)完成的XDCnumber of controllers:DDR的控制數(shù)量AXI4 interface:使能AXI4接口,當使用verilog對DDR進行控制的時候可以使用圖4Pin compatiable
2、 FPGAs:列表中的選項與所選的芯片型號兼容(一般用不到)。圖5MIG IP能控制DDR3與DDR2芯片圖6Clock period該選項的值決定輸入DDR3控制器的時鐘頻率,大小由DDR和FPGA芯片頻率決定。PHY to contreller clock該選項的選取決定用戶(fpga)的時鐘頻率(use_clk),4:1則表示use_clk = Clock period/4。(結(jié)論參考xilixn官方手冊 UG586 P119 Internal (FPGA) Logic Clock)圖7 FPGA CLKMemory part 選擇DDR3型號,此點需要注意的是DDR3型號的數(shù)據(jù)寬度與D
3、ATA_WIDTH的值應(yīng)對應(yīng)(MT41J256M16XX-125)DATA WIDTHDDR3 數(shù)據(jù)總線寬度(需要注意的是,該配置項的值應(yīng)該根據(jù)實際電路來確定,例如當電路中將兩個DDR3進行并聯(lián)(位擴展)的時候,DATA WIDTH為2*16)圖8AXI總線配置(暫時沒用到,以后補充)圖9Input clock period Input clock period選項的值決定了mig 輸入時鐘的值的大小(sys_clk_i),網(wǎng)上的很多博主大都選擇200MHZ(選擇200MHZ的原因是方便參考時鐘的選擇)。建議選項:當硬件時鐘不等于200MHZ,并且有專用的system clock,Input
4、clock period選實際輸入時鐘值(值的選擇要根據(jù)實際的硬件電路)輸入時鐘周期,當選擇5000ps時,后面選擇參考時鐘時,才會出現(xiàn)system clock。Read burst type and length7系列的MIG控制器只支持8突發(fā)(表示懷疑,后期需要通過編程驗證)(ug586 p39),突發(fā)類型有順序突發(fā)和交叉突發(fā)兩種(待探究)圖10 7系列只有8突發(fā)圖11System clock 系統(tǒng)時鐘:系統(tǒng)時鐘的類型也就是輸入時鐘的類型可選,Single-Ended, Differential, No Buffer當選擇NO BUFFER時候,該時鐘不會被接入全局時鐘網(wǎng)絡(luò),也不會為sys
5、_clk_i分配引腳。選擇NO BUFFER,sys_clk_i信號需要連接到一個內(nèi)部時鐘。(參考:ug586 p41)圖12 系統(tǒng)時鐘介紹Reference clock第一, 該選項可選擇Single-Ended, Differential, No Buffer, or Use System Clock第二, 該值必須為200MHZ第三, 當選擇 No Buffer和system clock 時不會為參考時鐘分配引腳,當選擇NO BUFFER時需要將參考時鐘(clk_ref_i)接入內(nèi)部時鐘(pll)第四, 當input clk period 為200MHZ選擇Use System Cloc
6、k要點:系統(tǒng)時鐘與參考時鐘在原理上沒有任何關(guān)系,因為參考時鐘必須為200MHZ,當系統(tǒng)輸入時鐘為200MHZ,參考時鐘可以選擇系統(tǒng)時鐘作為輸入而已后續(xù)略:MIG IP配置過程中存在的時鐘關(guān)系圖1 Mig的MicroBlaze系統(tǒng)中存在的時鐘關(guān)系首先DDR3的工作輸入時鐘需要由MIG IP提供400MHZ(本設(shè)計中DDR3的最高頻率400MHZ),ddr3_clk來源于PLL,PLL的作用為將輸入的系統(tǒng)時鐘(開發(fā)板的晶振頻率為50MHZ,不知為何當,選擇PLL的輸入時鐘為50MHZ時,參考時鐘的選項中沒有use system clock這一選項),倍頻或者分頻出一個ui_clk和一個ddr3_clk(ui_clk和ddr3_clk的大小關(guān)系要看“PHY to controller clock ratio和Clock period的選擇”)。舉例,Clock period等于400M、HZPHY to controller clock ratio為4:1、input clock ceroid為200MHZ。則ddr3_clk = 400MHZ、ui_clk = 1
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 二零二五版生物質(zhì)發(fā)電監(jiān)理服務(wù)合同三方協(xié)議3篇
- 二零二五版企業(yè)安全風險評估與安保服務(wù)合同3篇
- 二零二五年度高品質(zhì)鋼結(jié)構(gòu)裝配式建筑安裝服務(wù)合同3篇
- 二零二五版電影投資融資代理合同樣本3篇
- 二零二五版初級農(nóng)產(chǎn)品電商平臺入駐合同2篇
- 二零二五年度電商平臺安全實驗報告安全防護方案合同3篇
- 二零二五年度白酒銷售區(qū)域保護與競業(yè)禁止合同3篇
- 二零二五版建筑工程專用防水材料招投標合同范本3篇
- 二零二五年研發(fā)合作與成果共享合同2篇
- 二零二五版鋼結(jié)構(gòu)工程節(jié)能合同范本下載3篇
- 2024年四川省德陽市中考道德與法治試卷(含答案逐題解析)
- 施工現(xiàn)場水電費協(xié)議
- SH/T 3046-2024 石油化工立式圓筒形鋼制焊接儲罐設(shè)計規(guī)范(正式版)
- 六年級數(shù)學質(zhì)量分析及改進措施
- 一年級下冊數(shù)學口算題卡打印
- 真人cs基于信號發(fā)射的激光武器設(shè)計
- 【閱讀提升】部編版語文五年級下冊第三單元閱讀要素解析 類文閱讀課外閱讀過關(guān)(含答案)
- 四年級上冊遞等式計算練習200題及答案
- 法院后勤部門述職報告
- 2024年國信證券招聘筆試參考題庫附帶答案詳解
- 道醫(yī)館可行性報告
評論
0/150
提交評論