常見(jiàn)組合邏輯電路_第1頁(yè)
常見(jiàn)組合邏輯電路_第2頁(yè)
常見(jiàn)組合邏輯電路_第3頁(yè)
常見(jiàn)組合邏輯電路_第4頁(yè)
常見(jiàn)組合邏輯電路_第5頁(yè)
已閱讀5頁(yè),還剩2頁(yè)未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、12- 1第十章第一節(jié) 常見(jiàn)的組合邏輯電路共4頁(yè)脈沖與數(shù)字電路課程教案-1 -序號(hào):12教學(xué)內(nèi)容:第十章組合邏輯電路第一節(jié) 常見(jiàn)的組合邏輯電路目的與要求:重點(diǎn)與難點(diǎn):掌握簡(jiǎn)單組合邏輯門(mén)電路符號(hào)和輸入/輸出關(guān)系; 理解加法器、比較器、編碼器和譯碼器的輸入/輸出關(guān)系。與非、或非、與或非及異或門(mén)電路符號(hào)及對(duì)應(yīng)的邏輯函數(shù)關(guān)系 其它組合邏輯電路的分析方法課 型:講解教學(xué)方法:用圖示法表現(xiàn)組合邏輯門(mén)電路同基本邏輯門(mén)電路之間的聯(lián)系;用真值表說(shuō)明 組合邏輯電路的功能。教 具:組合邏輯電路教學(xué)掛圖時(shí)間分配:導(dǎo)入5分,組合邏輯門(mén)電路 30分,其它組合邏輯電路 50分(其中,加法器10分,比較器15分,編碼器10分

2、,譯碼器15分),小結(jié)與作業(yè)布置 5分。教學(xué)進(jìn)程:V導(dǎo)入復(fù)習(xí):(提問(wèn))1、什么是門(mén)電路?常用的基本邏輯門(mén)電路有哪幾種?2 、什么是正邏輯和負(fù)邏輯?(引言)用門(mén)電路可以組成各種復(fù)雜的邏輯電路來(lái)模擬不同的邏輯函數(shù)關(guān)系,這些邏輯電 路分成兩大類:組合邏輯電路和時(shí)序邏輯電路。V正課第十章組合邏輯電路概述:什么是組合邏輯電路?電路的輸出只與該時(shí)刻的輸入信號(hào)有關(guān),而與電路原來(lái)的狀態(tài)無(wú)關(guān); 組合邏輯電路由邏輯門(mén)電路組成,且不含任何形式的信號(hào)回授(即反饋) 基本邏輯門(mén)電路就是最基本的組合邏輯電路。第一節(jié) 常見(jiàn)的組合邏輯電路一、簡(jiǎn)單組合邏輯門(mén)電路概述:有與非門(mén)、或非門(mén)、與或非門(mén)和異或門(mén)等。1. 與非門(mén)電路1FA

3、B電路符號(hào): 邏輯函數(shù):F= AB 真值表:(略)2. 或非門(mén)電路12-3第十章第一節(jié) 常見(jiàn)的組合邏輯電路共4頁(yè) 1-7 -電路符號(hào):邏輯函數(shù):F= A + B真值表:(略)3.與或非門(mén)電路AB電路符號(hào):邏輯函數(shù):F= AB + CD4.異或門(mén)電路電路符號(hào):A邏輯函數(shù):F= AB + AB = A B (推導(dǎo)邏輯關(guān)系) 真值表:(略,強(qiáng)調(diào)其異或的含義)二、其它組合邏輯電路1加法器加法器的基礎(chǔ)是一位加法器,一位加法器有半加和全加兩種。(1)半加器 只實(shí)現(xiàn)本位相加(不計(jì)算低位向本位的進(jìn)位, 高位進(jìn)位)由真值表可知,異或門(mén)就能完成半加器功能。(2)全加器 實(shí)現(xiàn)本位和低位進(jìn)位三者相加,并向高位進(jìn)位(即

4、有 三個(gè)輸入端,兩個(gè)輸出端)全加器真值表:全加器本位和Si和進(jìn)位G的邏輯表達(dá)式:Si = Ci-1 (Aj Bj)Ci = AiBi + Ci-1(Ai Bi)電路實(shí)現(xiàn):Si由兩個(gè)異或門(mén)組成, Ci由一個(gè)異或門(mén)、一個(gè)與 或非門(mén)和一個(gè)非門(mén)組成。(學(xué)生練習(xí))半加器真值表也不向001101010110全加器的邏輯符號(hào):Ci-1Ai-Bi-FACiCi- 1 Ai BiSi Ci0 0 00 00 0 11 00 1 01 00 1 10 11 0 01 01 0 10 11 1 00 11 1 11 1全加器真值表2.比較器(1) 一位同比較器 只判斷兩個(gè)一位二進(jìn)制數(shù)是否相等的邏輯電路,它是多位比較

5、器的同比較器真值表反。一位同比較器的邏輯表達(dá)式:Gi = Ai Bi或Gi = AB + AB一位同比較器的電路實(shí)現(xiàn):可以用異或門(mén)和非門(mén)實(shí)現(xiàn),或稱為異或 非門(mén)。也可用同或門(mén)電路來(lái)實(shí)現(xiàn)。001101011001AB _異或非門(mén)符號(hào)ABF(2)一位大小比較器與同比較器相比,大小比較器有兩個(gè)輸出端,分別表示 A B或A Bi時(shí)Li為1, Mi為0;Ai 1廠BoA B CD3. 編碼器一種多輸入端和多輸出端的組合邏輯電路。作用是把要傳送的信息編制成二進(jìn)制碼信 號(hào)。其電路根據(jù)編碼的要求不同而不同。舉例:將A、B、C、D四個(gè)人編成兩位二進(jìn)制碼,即用“00”“10”表示C, “11 ”表示D。其編碼真值表

6、可以表示成:由此得到編碼器的邏輯表達(dá)式:(注意B0和B1取“1”值項(xiàng)的和)B0= B+ D由于A、B、就是取值為“ 1”有關(guān)的編碼電路如右圖所示。4. 譯碼器譯碼是編碼的逆過(guò)程。常用的譯碼器有二進(jìn)制譯碼器、二-十進(jìn)制譯碼器和顯示譯碼右器等。按二進(jìn)制數(shù)的大小把二進(jìn)制碼譯成有序的對(duì)應(yīng)狀態(tài),稱為二進(jìn)制譯碼。如上例中將二 進(jìn)制編碼B1B0譯成對(duì)應(yīng)的A、B、C、D的取值狀態(tài),就屬于二進(jìn)制譯碼。上例中的譯碼真值表:A = B1B0B = B1B0C= B1B0ABCDB00101B10011D = B iBo有關(guān)的譯碼電路:AD小結(jié):組合邏輯電路是一種輸出只與該時(shí)刻的輸入信號(hào)有關(guān), 輯電路。最簡(jiǎn)單的組合邏輯電路就是各種邏輯門(mén)電路。 門(mén)、或非門(mén)、與或非門(mén)和異或門(mén)。常見(jiàn)的組合邏輯電路有加法器、比較器、編碼器和譯碼器??梢杂烧嬷当硗瞥銎浔?達(dá)式,再得到邏輯電路圖。器、而與電路原來(lái)狀態(tài)無(wú)關(guān)的邏除

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論