計(jì)算機(jī)電路基礎(chǔ)復(fù)習(xí)題_第1頁(yè)
計(jì)算機(jī)電路基礎(chǔ)復(fù)習(xí)題_第2頁(yè)
計(jì)算機(jī)電路基礎(chǔ)復(fù)習(xí)題_第3頁(yè)
計(jì)算機(jī)電路基礎(chǔ)復(fù)習(xí)題_第4頁(yè)
計(jì)算機(jī)電路基礎(chǔ)復(fù)習(xí)題_第5頁(yè)
已閱讀5頁(yè),還剩26頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、1、對(duì)于某一支路電流的參考方向。A.可以任意設(shè)定B.C.要根據(jù)其它必須與電流實(shí)際方向一致電流參考方向設(shè)定D.只能按順時(shí)針?lè)较蛟O(shè)定2、如圖,已知E=5V,R=10Q,I=1A,則電壓U=()V。A>15B、5C>5D、10E|jE.I+u3、穩(wěn)壓二極管是利用PN結(jié)的特性,來(lái)實(shí)現(xiàn)穩(wěn)定電壓作用的。A.正向?qū)˙.反向截止C.反向擊穿D.溫度特性4、三極管當(dāng)發(fā)射結(jié)和集電結(jié)都正偏時(shí)工作于()狀態(tài)。A.放大B.截止C.飽和D.無(wú)法確定下圖所示為三極管的輸出特性。該管在UCE=6V,IC=3mA處電流放大倍數(shù)B為 。A、60B、80C、100D、10UceAT當(dāng)晶體三極管的發(fā)射結(jié)和集電結(jié)都反偏時(shí)

2、,則晶體三極管的集電極電流將A、增大B、減少C、反向D、幾乎為零對(duì)放大電路中的三極管進(jìn)行測(cè)量,各極對(duì)地電壓分別為UB=2.7V,UE=2V,UC=6V,則該管工作在oA、放大區(qū)B、飽和區(qū)C、截止區(qū)D、無(wú)法確定某單管共射放大電路在處于放大狀態(tài)時(shí),三個(gè)電極A、B、C對(duì)地的電位分別是UA=2.3V,UB=3V,UC=OV,則此三極管一定是A、PNP硅管B、NPN硅管C、PNP鑄管D、NPN鑄管電路如圖所示,該管工作在。A、放大區(qū)B、飽和區(qū)C、截止區(qū)D、無(wú)法確定測(cè)得三極管IB=30uA時(shí),IC=2.4mA;IB=40uAFl寸,IC=1mA,則該管的交流電流放大系數(shù)為A、80B、60C、75D、100

3、用直流電壓表測(cè)得放大電路中某晶體管電極V1=2V , V2=6V, V3=2.7V,貝I 。人、1為。2為b 3為c為CC、2為e 1為b 3為c為C晶體管共發(fā)射極輸出特性常用一族曲線表示,1、2、3的電位各為B、1 為 e 3 為 b 2D、3 為 e 1 為 b 2其中每一條曲線對(duì)應(yīng)一個(gè)特定的A、iCB、uCEC、iBD、iE16、(2-1,低)某晶體管的發(fā)射極電流等于1mA,基極電流等于20uA,則它的集電極電流等于A、0.98mAB、1.02mAC>0.8mAD>1.2mA三極管各個(gè)極的電位如下,處于放大狀態(tài)的三極管是。A、VB=0.7V,VE=0V,VC=0.3VB、VB

4、=-6.7V,VE=-7.4V,VC=-4VC、VB=-3V,VE=0V,VC=6VD、VB=2.7V,VE=2V,VC=2V某放大器由三級(jí)組成,已知每級(jí)電壓放大倍數(shù)為KV,則總放大倍數(shù)為。A、3KVB、(KV)3C、(KV)3/3D、KV一個(gè)三級(jí)放大器,各級(jí)放大電路的輸入阻抗分別為Ril=lMQ,Ri2=100KQ,Ri3=200KQ,則此多級(jí)放大電路的輸入阻抗為。A、IMQB、100KQC、200KQD、1.3KQ選用差分放大電路的原因是。A、克服溫漂B、提高輸入電阻C、穩(wěn)定放大倍數(shù)D、提高放大倍數(shù)差動(dòng)放大器抑制零點(diǎn)漂移的效果取決于A、兩個(gè)晶體管的靜態(tài)工作點(diǎn)B、兩個(gè)晶體管的對(duì)稱程度C、各個(gè)

5、晶體管的零點(diǎn)漂移D、兩個(gè)晶體管的放大倍數(shù)38差動(dòng)放大電路的作用是。A、放大差模B、放大共模C、抑制共模D、抑制共模,又放大差模差動(dòng)放大電路中當(dāng)UIl=300mV,UI2=-200mV,分解為共模輸入信號(hào)UIC=dmV,差模輸入信號(hào)UID=amV。A、500B、100C、250D、50多級(jí)放大器前級(jí)輸出電阻,可看成后級(jí)的。A、信號(hào)源內(nèi)阻B、輸入電阻C、電壓負(fù)載D、電流負(fù)載在輸入量不變的情況下,若引入的是負(fù)反饋,則以下說(shuō)法正確的是oA、輸入電阻增大B、輸出量增大C、凈輸入量增大D、凈輸入量減小48、(2-3,低)為了實(shí)現(xiàn)穩(wěn)定靜態(tài)工作點(diǎn)的目的,應(yīng)采用。A、交流正反饋B、交流負(fù)反饋C、直流正反饋D、直

6、流負(fù)反饋關(guān)于理想運(yùn)算放大器的錯(cuò)誤敘述是(A.輸入阻抗為零,輸出阻抗也為零;B.輸入信號(hào)為零時(shí),輸出處于零電位;C.頻帶寬度從零到無(wú)窮大;D.開(kāi)環(huán)電壓放大倍數(shù)無(wú)窮大在差動(dòng)電路中,若單端輸入的差模輸入電壓為20V,則其共模輸入電壓為()。A.40VB.20VC.10VD.5V1、理想運(yùn)放的兩個(gè)重要結(jié)論是(A 虛斷 VI+=VI-,虛短 i I+=iI- B虛斷 VI+=VI=O ,i I+=iI-=OC 虛斷 VI+=VI-=O ,虛短 i I+=iI-D 虛斷 i I+=iI-=O ,虛短 VI+=VI-2、對(duì)于運(yùn)算關(guān)系為V0=10VI的運(yùn)算放大電路是(A反相比例運(yùn)算電路B同相比例運(yùn)算電路C電壓

7、跟隨器D加法運(yùn)算電路3、電壓跟隨器,其輸出電壓為VO=1,則輸入電壓為()A VIB -VI同相輸入電路,Rl = 10K,Rf=100K ,輸入電壓 VI 為 10mv,輸出電壓VO為(A -100mv100 mvC 10 mvD -10 mv5、加法器,Rl=Rf=R2=R3=10K,輸入電壓 Vl = 10mv,V2=20mv , V3=30 mv,則輸出電壓為(60 mv100 mv10 mvD -60 mv6、反相輸入電路,Rl = 10K,Rf=100K ,則放大倍數(shù)AVf為10100-10D-100電流并聯(lián)負(fù)反饋可以使輸入電阻()輸出電阻A增大,減小C減小,減小如圖1-2所示的電

8、路中,(A) 6VB增大,增大D減小,增大A點(diǎn)電位為多少?(D)(B)0V(C)3V-6V20AQII000+-1oUo+II試回答在下列幾種情況下,應(yīng)分別采用哪種類型的濾波電路?1 .有用信號(hào)頻率為lOHzo()2 .有用信號(hào)頻率低于1000Hzo()3 .希望抑制50Hz交流電源的干擾。()4 .希望抑制2kHz以下的信號(hào)。()(從a.低通,b.高通,c.帶通,d.帶阻四種濾波電路名稱中選擇一種填寫在各小題后的括號(hào)中)1 .使用差動(dòng)放大電路的目的是為了提高()。A輸入電阻B電壓放大倍數(shù)C抑制零點(diǎn)漂移能力D電流放大倍數(shù)2 .差動(dòng)放大器抑制零點(diǎn)漂移的效果取決于()oA兩個(gè)晶體管的靜態(tài)工作點(diǎn)B兩

9、個(gè)晶體管的對(duì)稱程度C各個(gè)晶體管的零點(diǎn)漂移D兩個(gè)晶體管的放大倍數(shù)3.差模輸入信號(hào)是兩個(gè)輸入信號(hào)的(),共模輸入信號(hào)是兩個(gè)輸入信號(hào)的(A和B差C比值D4.電路的差模平均值放大倍數(shù)越大表示(有用信號(hào)的放大),共模抑制比越大表示()倍數(shù)越大AB共模信號(hào)的放大倍數(shù)越C抑制共模信號(hào)和溫漂的能力越強(qiáng)5 .差動(dòng)放大電路的作用是()。A放大差模B放大共模C抑制共模D抑制共模,又放大差模6 .差動(dòng)放大電路由雙端輸入變?yōu)閱味溯斎?,差模電壓增益是)。A增加一倍B為雙端輸入的1/2C(不變D不定7 .差動(dòng)放大電路中當(dāng)UIl=300mV,UI2=-200mV,分解為共模輸入信號(hào)UIC=()mV,差模輸入信號(hào)UID=()m

10、VoA500B100C250D508 .在相同條件下,阻容耦合放大電路的零點(diǎn)漂移()。A比直接耦合電路大B比直接耦合電路小C與直接耦合電路相同9 .差動(dòng)放大電路由雙端輸出改為單端輸出,共模抑制比KCMRR減小的原因是(A AUD不變,AUC增大B AUD減小,AUC不變C AUD減小,AUC增大AUD增大,AUC減小1 .直流放大器中的級(jí)間耦合通常采用(A)阻容耦合(B)變壓器耦合(C)直接耦合(D)電感抽頭耦合2 .差分放大電路的作用是(A)(A)放大差模信號(hào),抑制共模信號(hào)(B)放大共模信號(hào),抑制差模信號(hào)(C)放大差模信號(hào)和共模信號(hào)(D)差模信號(hào)和共模信號(hào)都不放大3 .集成運(yùn)放輸入級(jí)一般采用

11、的電路是(A(A)差分放大電路(B)射極輸出電路(C)共基極電(D)電流串聯(lián)負(fù)反饋電路4.典型差動(dòng)放大電路的射極電阻 Re對(duì)(有抑制作用。(A)差模信號(hào)(B)共模信號(hào)(C)差模信號(hào)與共模信號(hào)(D)差模信號(hào)與共模信號(hào)都沒(méi)有5.集成運(yùn)放有(C(A) 一個(gè)輸入端、一個(gè)輸出端(B) 一個(gè)輸入端、二個(gè)輸出端(C)二個(gè)輸入端、一個(gè)輸出端(D)二個(gè)輸入端、二個(gè)輸出端6.電路如圖所示,這是一個(gè)()差動(dòng)放大電路。(A)雙端輸入、雙端輸出(B)雙端輸入、單端輸出 (C)單端輸入、雙端輸出(D)單端輸入、單端輸出1、十進(jìn)制數(shù)1000對(duì)應(yīng)二進(jìn)制數(shù)為,對(duì)應(yīng)十六進(jìn)制數(shù)為A:111110101011111010001111

12、1011001111101110B:3c83D83E83F82、十進(jìn)制小數(shù)為0.96875對(duì)應(yīng)的二進(jìn)制數(shù)為,對(duì)應(yīng)的十六進(jìn)制數(shù)為。A:0.111110.1111010.1111110.1111111B:0.FC0.F80.F20.F13、二進(jìn)制的1000001相當(dāng)十進(jìn)制的,二進(jìn)制的100.001可以表示為。A:62636465:.3一223+2-222+2-3B23+222+24、十進(jìn)制的100相當(dāng)于二進(jìn)制。 1000000 1100000 1100100 11010005、八進(jìn)制的100化為十進(jìn)制為,十六進(jìn)制的100化為十進(jìn)制為oA:80726456B:1601802302566、在答案群所給

13、出的關(guān)系式中正確的,在給出的等式中不為正確的為。A0.1112<0.7510(2)0.78>0.C16(3)0.610>0.AB16(4)0.1012<0.A16B:0.87510=0.E16(2)0.748=0.937510(3)0.1012=0.A160.3116=0.14187、十六進(jìn)制數(shù)FFF.CH相當(dāng)十進(jìn)制數(shù)A:4096.34096.254096.75(4)4095.758、2005年可以表示為年;而37308年是指年。A:7c5H6c5H7D5H5D5HB:2000102002102006102008109、二進(jìn)制數(shù)10000.00001可以表示為;將其轉(zhuǎn)換

14、成八進(jìn)制數(shù)為;將其轉(zhuǎn)換成十六進(jìn)制數(shù)為。_5-4-4-5A:25+224+225+224+2B:20.0202.0101.0102.0210、對(duì)于不同數(shù)制之間關(guān)系的描述,正確的描述為。任意的二進(jìn)制有限小數(shù),必定也是十進(jìn)制有限小數(shù)。任意的八進(jìn)制有限小數(shù),未必也是二進(jìn)制有限小數(shù)。任意的十六進(jìn)制有限小數(shù),不一定是十進(jìn)制有限小數(shù)。任意的十進(jìn)制有限小數(shù),必然也是八進(jìn)制有限小數(shù)。11、二進(jìn)制整數(shù)1111111111轉(zhuǎn)換為十進(jìn)制數(shù)為,二進(jìn)制小數(shù)0.111111轉(zhuǎn)換成十進(jìn)制數(shù)為。A:1021102310241027B:0.93750.968750.9843750.992187512、十進(jìn)制的160.5相當(dāng)十六進(jìn)

15、制的,十六進(jìn)制的10.8相當(dāng)十進(jìn)制的。將二進(jìn)制的0.100111001表示為十六進(jìn)制為,將十六進(jìn)制的100.001表示為二進(jìn)制為。A:100.510.510.8A0.8B:16.810516516.4C:0.1390.9C10.9C40.9C8D:28+2-828+2-928+2-1028+2-12一、選擇題(每題5分,共10題,總分50分)1、組合邏輯電路產(chǎn)生競(jìng)爭(zhēng)冒險(xiǎn)的可能情況是A.2個(gè)信號(hào)同時(shí)由0-1B. 2個(gè)信號(hào)同時(shí)由If。C. 1個(gè)信號(hào)為0,另1個(gè)由0-1D. 1個(gè)信號(hào)為0-1,另1個(gè)由1-02、若在編碼器中有50個(gè)編碼對(duì)象,則要求輸出二進(jìn)制代碼位數(shù)為A.5B、6C、10D、503、一

16、個(gè)16選一的數(shù)據(jù)選擇器,其地址輸入(選擇控制輸入)端有()個(gè)。A.1B.2C.4D.164、一個(gè)8選一數(shù)據(jù)選擇器的數(shù)據(jù)輸入端有()個(gè)A、8B、2C、3D、45、在下列邏輯電路中,不是組合邏輯電路的有()。A、譯碼器B、編碼器C、全加器D、寄存器6、101鍵盤的編碼器輸出()位二進(jìn)制代碼A.B.6C.7D.87、以下電路中,加以適當(dāng)輔助門電路,()適于實(shí)現(xiàn)單輸出組合邏輯電路A.二進(jìn)制譯碼器B、加法器C、數(shù)值比較器D、七段顯示譯碼器8、組合邏輯電路在電路結(jié)構(gòu)上的特點(diǎn)下列不正確的是()A、在結(jié)構(gòu)上只能由各種門電路組成B、電路中不包含記憶(存儲(chǔ))元件C、有輸入到輸出的通路D、有輸出到輸入的反饋回路9、

17、n個(gè)變量可以構(gòu)成()個(gè)最小項(xiàng)。A、nB、2C、2"nD、2"n-l10、標(biāo)準(zhǔn)與或式是由()構(gòu)成的邏輯表達(dá)式。A、與項(xiàng)相或B、最小項(xiàng)相或C、最大項(xiàng)相與D、或項(xiàng)相與1.下列表達(dá)式中不存在競(jìng)爭(zhēng)冒險(xiǎn)的有OA.Y=5+ABB.Y=AB+FCC.Y=ABE+ABD.Y=(A+b)Ad-2.若在編碼器中有50個(gè)編碼對(duì)象,則要求輸出二進(jìn)制代碼位數(shù)為位。A.5B.6C.10D.503 .一個(gè)16選一的數(shù)據(jù)選擇器,其地址輸入(選擇控制輸入)端有A.1一個(gè)。B.2C.4D.164 .下列各函數(shù)等式中無(wú)冒險(xiǎn)現(xiàn)象的函數(shù)式有A .F =BC- +AC +號(hào)BB .F =AT +BC +ABC. FE

18、. F5.函數(shù)=AC +BC +AB +AB D .F =BC +AC +AB +BC +AB +ACB C +A C +A B + A BF =AC +AB +/,當(dāng)變量的取值為時(shí),將出現(xiàn)冒險(xiǎn)現(xiàn)象。A.B=C = 16.四選一B.B=C=OC.A = 1 , C=0D.A = O , B = 0數(shù)據(jù)選擇器的數(shù)據(jù)輸出Y與數(shù)據(jù)輸入Xi和地址碼Ai之間的邏輯表達(dá)式為Y二A . AlAoXo +AiAoXtF Ai A0K2 A 1A0X3D , A1A0X3B , Al AoXooC . A1A0X17 .一個(gè)8選一數(shù)據(jù)選擇器的數(shù)據(jù)輸入端有A.1B.2C.3一個(gè)。D.4E.88 .在下列邏輯電路中

19、,不是組合邏輯電路的有A.譯碼器 寄存器B.編碼器C ,全加器OD.9 .八路數(shù)據(jù)分配器,其地址輸入端有A.1B.2C.3個(gè)。D.4E.810.組合邏輯電路消除競(jìng)爭(zhēng)冒險(xiǎn)的方法有A.修改邏輯設(shè)計(jì)C.后級(jí)加緩沖電路擾11.101鍵盤的編碼器輸出B.在輸出端接入濾波電容D .屏蔽輸入信號(hào)的尖峰干A.2B.612.用三線-八線譯碼器74LS 138一位二進(jìn)制代碼。C.7D.8實(shí)現(xiàn)原碼輸出的8路數(shù)據(jù)分配器,應(yīng)A. sta =1 , C STa =1 ,STb =D , STC =0 ST?=O , STc =DB.D.13.以下電路中,加以適當(dāng)輔助門電路,STa = 1 , S?B =D , STC =

20、DSTa =D , STb =0 , STc =0適于實(shí)現(xiàn)單輸出組合邏輯電路。A.二進(jìn)制譯碼器B.數(shù)據(jù)選擇器C.數(shù)值比較器D.七段顯示譯碼器14.用四選一數(shù)據(jù)選擇器實(shí)現(xiàn)函數(shù)Y=A1A0A1A0,應(yīng)使A.D o=D 2 =0 , D 1 =D 3 =1C .D o=D i =0 , D 2 =D 3 二115 .用三線-八線譯碼器74LS 138 函數(shù)Y=A2 A無(wú)1,應(yīng)。A.用與非門,Y= Y0Y1Y4Y5Y6Y7C .用或門,Y=Y2 Y7 +一Y= Yo +Y1+Y4+ Ys+Ye7l.N個(gè)觸發(fā)器可以構(gòu)成能寄存 的寄存器。A.N-1B.NB .D o =D 2 =1 , D 1 =D 3

21、=0D .D o =D 1 =1 , D 2 =D 3 =0和輔助門電路實(shí)現(xiàn)邏輯B.用與門,Y=Y2Y3一D .用或門, 位二進(jìn)制數(shù)碼D.2 NC.N + 12 .在下列觸發(fā)器中,沒(méi)有約束條件的是oA.主從JKB,主從DC.同步RSD.邊沿D3 .一個(gè)觸發(fā)器可記錄一位二進(jìn)制代碼,它有個(gè)穩(wěn)OA.OB.lC.2D.34 .存儲(chǔ)8位二進(jìn)制信息要個(gè)觸發(fā)器。A.2B.35 .對(duì)于T觸發(fā)器, 使輸入T= 。A.OB.16 .對(duì)于T觸發(fā)器, 使輸入T= oA.OB.l7 .對(duì)于D觸發(fā)器, A.OB.l8 .對(duì)于JK觸發(fā)器,若 邏輯功能。C.4 若原態(tài)Q 11 =0,欲C.Q 若原態(tài)Qn=l,欲C.Q欲使 Q

22、 n + 1 =Q nC.QJ=K,則可完成D.8使新態(tài)Q"i =1 ,應(yīng)D.Q使新態(tài)Qn + l =1 ,應(yīng)D . Q應(yīng)使輸入D5 oD.Q 觸發(fā)器的A.RSB.DC.T9 .欲使JK觸發(fā)器按Qn + =Qn工作,D.T '可使JK觸發(fā)器的A J=K = 0D J=Q,K=010 .欲使JK觸B J=Q ,K = q C J= q ,K=Q發(fā)器按Q n + 1=qF工作,可使JK觸發(fā)器的輸端A J=K = 1D J=Q,K = 1B J=Q,K= QC . J= q ,K=Q欲使JK觸發(fā)器按Q + 1二0工作,可使JK觸發(fā)器的A J=K = 1B J=Q,K=QC J=Q,

23、K = 1D J=0,K = l12 .欲使JK觸發(fā)器按Q l=1工作,可使JK觸發(fā)器的輸入端A J=K = 1B J=l,K = 0C J=K =D J=K = 013 .欲使D觸發(fā)器按Qn + 1 = QnA.OB.l工作,C.Q應(yīng)使輸入正o14 .下列觸發(fā)器中,克服了空翻現(xiàn)象的有A.邊沿D觸發(fā)器8.主從口5觸發(fā)器oC.同步RS觸發(fā)D.主從JK觸發(fā)器15 .下列觸發(fā)器中,沒(méi)有約束條件的是A .基本R S觸發(fā)器B .主從R S觸發(fā)器發(fā)器D .邊沿D觸發(fā)器16 .描述觸發(fā)器的邏輯功能的方法有A.狀態(tài)轉(zhuǎn)換真值表B.特性方程D.狀態(tài)轉(zhuǎn)換卡諾圖17 .為實(shí)現(xiàn)將JK觸發(fā)器轉(zhuǎn)換為D觸發(fā)器,應(yīng)oC.同步R

24、S觸 oC.狀態(tài)轉(zhuǎn)換圖使AJ=D,K =d B.K=D J=18 .邊沿式D觸發(fā)器是一種d C.J=K=D D J=K= D 穩(wěn)態(tài)電路。A.無(wú)B.單C.雙D.多1.同步計(jì)數(shù)器和異步計(jì)數(shù)器比較,同步計(jì)數(shù)器的顯著優(yōu)點(diǎn)是A.工作速度高B.觸發(fā)器利用率高C.電路簡(jiǎn)單D.不受時(shí)鐘CP控制。2 .把一個(gè)五進(jìn)制計(jì)數(shù)器與一個(gè)四進(jìn)制計(jì)數(shù)器串聯(lián)可得到進(jìn)制計(jì)數(shù)器。A.4B.5C.9D.203 .下列邏輯電路中為時(shí)序邏輯電路的是oA.變量譯碼器B.加法器C.數(shù)碼寄存器D.數(shù)據(jù)選擇器4 .N個(gè)觸發(fā)器可以構(gòu)成最大計(jì)數(shù)長(zhǎng)度(進(jìn)制數(shù))為的計(jì)數(shù)器。A.NB.2NC.N2D.2N5 .N個(gè)觸發(fā)器可以構(gòu)成能寄存位二進(jìn)制數(shù)碼的寄存器

25、。A.N-1B.NC.N+1D.2N6 .五個(gè)D觸發(fā)器構(gòu)成環(huán)形計(jì)數(shù)器,其計(jì)數(shù)長(zhǎng)度為。A.5B.10C.25D.327 .同步時(shí)序電路和異步時(shí)序電路比較,其差異在于后者oA.沒(méi)有觸發(fā)器B.沒(méi)有統(tǒng)一的時(shí)鐘脈沖控制C.沒(méi)有穩(wěn)定狀態(tài)D.輸出只與內(nèi)部狀態(tài)有關(guān)8 .一位8421BCD碼計(jì)數(shù)器至少需要一個(gè)觸發(fā)器。A.3B.4C.5D.109 .欲設(shè)計(jì)0,1,2,3,4,5,6,7這幾個(gè)數(shù)的計(jì)數(shù)器,如果設(shè)計(jì)合理,采用同步二進(jìn)制計(jì)數(shù)器,最少應(yīng)使用級(jí)觸發(fā)器。A.2B.3C.4D.810 .8位移位寄存器,串行輸入時(shí)經(jīng)一個(gè)脈沖后,8位數(shù)碼全部移入寄存器中。A.lB.2C.4D.811 .用二進(jìn)制異步計(jì)數(shù)器從0做加法

26、,計(jì)到十進(jìn)制數(shù)178,則最少需要個(gè)觸發(fā)器。A.2B.6C.7D.8E.1012 .某電視機(jī)水平-垂直掃描發(fā)生器需要一個(gè)分頻器將31500Hz的脈沖轉(zhuǎn)換為60Hz的脈沖,欲構(gòu)成此分頻器至少需要個(gè)觸發(fā)器。A.10B.60C.525D.3150013 .某移位寄存器的時(shí)鐘脈沖頻率為lOOKHz,欲將存放在該寄存器中的數(shù)左移8位,完成該操作需要時(shí)間。A.10uSB.80uSC.100pSR.300nl手14 .若用JK觸發(fā)器來(lái)實(shí)現(xiàn)特性方程為Qn1醺11ab,則JK端的方程為。AJ=AB,K=BJ=AB,K=_CJ=K=ABD.J=K=ABAtAB-AtAE15 .要產(chǎn)生10個(gè)順序脈沖,若用四位雙向移位

27、寄存器CT74LS194來(lái)實(shí)現(xiàn),需要片。A.3B.4C.5D.1016 .若要設(shè)計(jì)一個(gè)脈沖序列為1101001110的序列脈沖發(fā)生器,應(yīng)選用個(gè)觸發(fā)器。A.2B.3C.4D.1010 .組合邏輯電路中的冒險(xiǎn)是由于引起的。A.電路未達(dá)到最簡(jiǎn)B.電路有多個(gè)輸出C.電路中的時(shí)延D.邏輯門類型不同11 .用取樣法消除兩級(jí)與非門電路中可能出現(xiàn)的冒險(xiǎn),以下說(shuō)法哪一種是正確并優(yōu)先考慮的?A.在輸出級(jí)加正取樣脈沖B.在輸入級(jí)加正取樣脈沖C.在輸出級(jí)加負(fù)取樣脈沖D.在輸入級(jí)加負(fù)取樣脈沖12 .當(dāng)二輸入與非門輸入為變化時(shí),輸出可能有競(jìng)爭(zhēng)冒險(xiǎn)。A.01-10B.00-10C.1011D.110113 .譯碼器74HC

28、138的使能端e1e?E3取值為時(shí),處于允許譯碼狀態(tài)。A.OilB.100C.101D.01014 .數(shù)據(jù)分配器和有著相同的基本電路結(jié)構(gòu)形式。.A.加法器B.編碼器C.數(shù)據(jù)選擇器D.譯碼器15 .在二進(jìn)制譯碼器中,若輸入有4位代碼,則輸出有個(gè)信號(hào)。A. 2B. 4C. 8D. 1616 .比較兩位二進(jìn)制數(shù)A=AiAo和B=BiBo,當(dāng)A>B時(shí)輸出F=l,則F表達(dá)式是C. F =AiBi + AiBi AoBoB. F =AiAo +Bi +BoD. F 或 1B1 +Ao +Bo17.集成4位數(shù)值比較器74LS85級(jí)聯(lián)輸入Ia<B、Ia=b、Ia>b分別接001,當(dāng)輸入二個(gè)相

29、等的4位數(shù)據(jù)時(shí),輸出Fa<b、Fa=b、Fa>b分別為A.010|B.001C.100D.Oil18 .實(shí)現(xiàn)兩個(gè)四位二進(jìn)制數(shù)相乘的組合電路,應(yīng)有個(gè)輸出函數(shù)。A.8B,9C.10D.1119 .設(shè)計(jì)一個(gè)四位二進(jìn)制碼的奇偶位發(fā)生器(假定采用偶檢驗(yàn)碼),需要個(gè)異或門。A.2B.3C.4D.520.在圖T3.20中,能實(shí)現(xiàn)函數(shù)f0+BC的電路為O74LS138(C )A.電路(a)(b)圖 T3.20B.電路(b)C.電路(c) D.都)o1條數(shù)據(jù)線C.16條地址不是1. DRAM2164(64KXI)外部引腳有(A.16條地址線、2條數(shù)據(jù)線B.8條地址線、線、1條數(shù)據(jù)線D.8條地址線、2

30、條數(shù)據(jù)線分析:從芯片容量(64KX1B)來(lái)看,有64K個(gè)編址單元,應(yīng)有16條地址線(216=64K)o但DRAM芯片集成度高、容量大、引腳數(shù)量不夠,一般輸入地址線采用分時(shí)復(fù)用鎖存方式,即將地址信號(hào)分成二組、共用一組線,分兩次送入片內(nèi)。而2164卻有二條數(shù)據(jù)線,一條作為輸入,一條作為輸出。答案:D2. 8086能尋址內(nèi)存貯器的最大地址范圍為()。A.64KBB.512KBC.1MBD.16KB分析:8086有20條地址總線A0A19,它可以表示22O=1M個(gè)不同的狀態(tài)。答案:C3,若用IKX4的芯片組成2KX8的RAM,需要()片。A.2片B.16片C.4片D.8片分析:2片(IKX4)一組構(gòu)成IKX8的RAM,所以需要4片。答案:C4.某計(jì)算機(jī)的字長(zhǎng)是32位,它的存儲(chǔ)容量是64K字節(jié),若按字編址,它的尋址范圍是()。A.16KB.16KBC.32KD.64K分析:因字長(zhǎng)是32位,4個(gè)字節(jié)才能構(gòu)成一字單元,若按字編址,貝U64KB4B=16K答案:A5 .采用虛擬存儲(chǔ)器的目的是()。A.提高主存的速度B.擴(kuò)大外存的存儲(chǔ)空間C.擴(kuò)大存儲(chǔ)器的尋址空間D.提高外存的速度分析:虛擬存儲(chǔ)器的作用是使編程人員在寫程序時(shí)不用考慮機(jī)器的實(shí)際內(nèi)存容量,可以寫出比實(shí)際配置的物理存

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論