歷年考研自動化復(fù)試面試試題匯集_第1頁
歷年考研自動化復(fù)試面試試題匯集_第2頁
歷年考研自動化復(fù)試面試試題匯集_第3頁
已閱讀5頁,還剩8頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、1、?閉環(huán)與開環(huán)的區(qū)別2、?為何要有負反饋。3、?開環(huán)靜態(tài)速降與什么參數(shù)有關(guān)。4、? 一階、二階、三階系統(tǒng)怎樣判斷系統(tǒng)穩(wěn)定性。5、?串行通訊的三種方式。6、?單片機中的80、89是什么意思。5、 ?狀態(tài)空間方程中的 A、B、C、D是什么意思。6、?過程控制有那些分類。7、?直流電動機的穩(wěn)定條件。2、?狀態(tài)空間方程包括什么方程(輸入輸岀方程);描述了系統(tǒng)的什么?3、?微機DAC0830的輸岀方式。運動控制中,pwm是控制電流還是電壓 運動控制,雙閉環(huán)控制特點,內(nèi)外環(huán)的作用。2、工控機與pc的區(qū)別3、用english表達控制系統(tǒng)組成部分4、如何設(shè)計控制系統(tǒng)5、建模的兩種方法2穩(wěn)定裕度的概念(幅值裕

2、度、相位裕度)3計算機控制系統(tǒng)有哪些環(huán)節(jié)4在離散控制系統(tǒng)中控制器是怎樣實現(xiàn)的4、一個斜坡輸入 如何跟蹤一個系統(tǒng),讓它無余差?簡述前饋的應(yīng)用場合,如果不能測干擾能用前饋嗎 串級有幾個執(zhí)行器?副回路設(shè)定值從哪里來? 中斷有什么作用?1、方塊圖和信號流程圖的比較,流程圖不能用在什么場合3、時滯系統(tǒng)如何控制,預(yù)估和內(nèi)??刂频谋容^4、穩(wěn)態(tài)是怎樣的?5、盡可能說出你知道的先進控制方法(魯棒控制、自適應(yīng)控制、預(yù)測控制等)1、PID中P, I, D分別什么意思,控制作用什么?2、分程控制定義舉例3、計算機控制系統(tǒng)的組成4、計算機控制系統(tǒng)的好壞標(biāo)準(zhǔn)1、設(shè)計控制系統(tǒng)要考慮那些問題2、簡單說說選擇控制系統(tǒng),并與單回

3、路比較3、020mA的一般能否改成兩線制4、系統(tǒng)建模有那些方法2、舉一個日常生活中自穩(wěn)定的例子3、如何檢測一個不能直接檢測的參數(shù)4、說出人口模型建立和化工過程模型建立的相同點和不同點5、說岀計算機控制系統(tǒng)的結(jié)構(gòu)6、說出單回路控制系統(tǒng)的結(jié)構(gòu)1、系統(tǒng)能控性的概念2、控制系統(tǒng)穩(wěn)定性判定方法3、執(zhí)行器的兩個機構(gòu)的選擇4 、 說一下魯棒控制5、說說 dcs 和 fcs 的異同( fcs 用的智能化儀表 ,全數(shù)字通信 ,而 dcs 則需要傳輸模擬量 ,用模擬表,相對來說比較 土)3 知道分程控制嗎 ? 說一說原理4 說說你知道的先進控制有哪些5 判斷系統(tǒng)穩(wěn)定有什么方法2 穩(wěn)定裕度的概念(幅值裕度、相位裕度

4、)3 計算機控制系統(tǒng)有哪些環(huán)節(jié)4 在離散控制系統(tǒng)中控制器是怎樣實現(xiàn)的2、 你對嵌入式系統(tǒng)有什么了解?3、 學(xué)了控制原理以后,覺得控制原理的核心是?4 、 控制閥有哪幾種特性?5、覺得控制理論可以運用到那些方面?1、系統(tǒng)能控性的概念2、控制系統(tǒng)穩(wěn)定性判定方法3、執(zhí)行器的兩個機構(gòu)的選擇4 、 說一下魯棒控制1 處理高階系統(tǒng)一般用什么方法 , 或者說用什么模型2 建模有什么方法 ,具體點說 . 主要是實驗法要說得比較清楚3 知道分程控制嗎 ? 說一說原理P,I,D 的意義工控機與 pc 的區(qū)別用 english 表達控制系統(tǒng)組成部分如何設(shè)計控制系統(tǒng)建模的兩種方法 設(shè)計一個系統(tǒng)測量煤氣熱值 CSMA/

5、CD 的原理 工控和辦公自動化的區(qū)別 以太網(wǎng)的核心 為什么要讀研 穩(wěn)定裕度的概念(幅值裕度、相位裕度) 計算機控制系統(tǒng)有哪些環(huán)節(jié) 如果一個大工程給你,你如何計劃 一個斜坡輸入 如何跟蹤一個系統(tǒng),讓它無余差 ? 你參加過哪些科研DSP 專用芯片和一般 MCU 性能之比較 單片機編程應(yīng)用于實時系統(tǒng)的時代已過,現(xiàn)在的潮流是應(yīng)用于什么系統(tǒng)?(嵌入式系統(tǒng) 簡述前饋的應(yīng)用場合,如果不能測干擾能用前饋嗎 串級有幾個執(zhí)行器?副回路設(shè)定值從哪里來? 中斷有什么作用?一個煤氣爐如何建模 談?wù)剬?dcs 系統(tǒng)的理解 自我介紹,用英語就自我介紹中的一個問題展開 下水道井蓋為什么是圓的,下水道為什么是圓柱的呢? 今年夏

6、天北方干旱,淮河一帶發(fā)大水,怎么解決這個問題.想裝熱水器怎么用最簡單的方法確定用煤氣合算還是用電的合算 怎么用計算機控制系統(tǒng)控制水位,其中穿插了檢測水位的方法等小問題 方塊圖和信號流程圖的比較,流程圖不能用在什么場合 時滯系統(tǒng)如何控制,預(yù)估和內(nèi)??刂频谋容^穩(wěn)態(tài)是怎樣的? 盡可能說出你知道的先進控制方法(魯棒控制、自適應(yīng)控制、預(yù)測控制等 ? 分程控制定義 舉例計算機控制系統(tǒng)的組成 計算機控制系統(tǒng)的好壞標(biāo)準(zhǔn) 設(shè)計控制系統(tǒng)要考慮那些問題 簡單說說選擇控制系統(tǒng),并與單回路比較 你對你以后的研究生階段有什么打算? 學(xué)了控制原理以后,覺得控制原理的核心是?控制閥有哪幾種特性?談?wù)剬Ρ緦I(yè)的認識 舉一個日常

7、生活中自穩(wěn)定的例子 說出人口模型建立和化工過程模型建立的相同點和不同點 說出計算機控制系統(tǒng)的結(jié)構(gòu)說出單回路控制系統(tǒng)的結(jié)構(gòu)系統(tǒng)能控性的概念控制系統(tǒng)穩(wěn)定性判定方法執(zhí)行器的兩個機構(gòu)的選擇說一下魯棒控制說說Des和Fes的異同(fes用的智能化儀表,全數(shù)字通信,而des則需要傳輸模擬量,用模 擬表,相對來說比較土)處理高階系統(tǒng)一般用什么方法,或者說用什么模型建模有什么方法 ,具體點說 .主要是實驗法要說得比較清楚 知道分程控制嗎 ?說一說原理 說說你知道的先進控制有哪些 判斷系統(tǒng)穩(wěn)定有什么方法動態(tài)模型和靜態(tài)模型有什么根本上的差別 談?wù)劰ぷ院突缘膮^(qū)別 ?什么叫過程控制 ?問我 SARS 等疾病的控制和

8、工業(yè)上的控制區(qū)別和相同點一個房間里面 對于空調(diào)系統(tǒng) 什么是它的控制對象 空氣經(jīng)過冷卻劑冷卻然后改變房間氣溫的這個過程 用一天的時間測出老和山的質(zhì)量!中國人要喝掉 N 個西湖,請測出西湖的體積 ? 判斷系統(tǒng)穩(wěn)定性的幾種方法儀表的精度和等級概念分別表示什么 一次儀表、二次儀表都是什么概念?有什么差別 說說你對人工智能這個概念的認識 請列舉盡可能多的壓力檢測方法 什么叫前饋系統(tǒng),給劃個圖看看在工廠里,你如何獲得過渡時間呀 比如時間常數(shù)是什么一二級刊物有哪些啊 用英文講一些專業(yè)的課程 在離散控制系統(tǒng)中控制器是怎樣實現(xiàn)的 DSP 專用芯片和一般 MCU 性能之比較 單片機編程應(yīng)用于實時系統(tǒng)的時代已過,現(xiàn)

9、在的潮流是應(yīng)用于什 簡述前饋的應(yīng)用場合,如果不能測干擾能用前饋嗎 串級有幾個執(zhí)行器?副回路設(shè)定值從哪里來? 有一個一米長的木棍,和一把無比精確的尺子,還有一本書 尺子只允許在木棍上劃一下,問怎么樣一下能把書上的所有 信息放到火星上用英語介紹一下杭州 方塊圖和信號流程圖的比較,流程圖不能用在什么場合 時滯系統(tǒng)如何控制,預(yù)估和內(nèi)??刂频谋容^ 穩(wěn)態(tài)是怎樣的?盡可能說出你知道的 APC ,忘了說魯棒控制 ? 玉泉校區(qū)有多少個 harbo 計算機控制系統(tǒng)的好壞標(biāo)準(zhǔn)020mA的一般能否改成兩線制 設(shè)計控制系統(tǒng)要考慮那些問題 簡單說說選擇控制系統(tǒng),并與單回路比較 那你估計一下 KFC 年銷售額可以達到多少

10、談一下預(yù)測控制的原理 隔爆措施在日常生活中寢室里應(yīng)用反饋控制的事例 不查資料,怎么知道現(xiàn)在中國每個月的手機銷售量 人口控制的輸入和輸出變量是什么 不要說人口模型 你對嵌入式系統(tǒng)有什么了解 學(xué)了控制原理以后,覺得控制原理的核心是? 覺得控制理論可以運用到那些方面 ?, 你最喜歡哪一門課,為什么? 智能控制的常用模型 液罐子里存在多少滯后 如何檢測一個不能直接檢測的參數(shù) 說出計算機控制系統(tǒng)的結(jié)構(gòu) 說出單回路控制系統(tǒng)的結(jié)構(gòu) 說出人口模型建立和化工過程模型建立的相同點和不同點 系統(tǒng)能控性的概念 執(zhí)行器的兩個機構(gòu)的選擇 那講講 TCP 和 UDP 的區(qū)別 什么你認為我們系系統(tǒng)建模如今發(fā)展到一個什么水平

11、什么工業(yè)工程實施施前需不需要建模 對優(yōu)化的理解處理高階系統(tǒng)一般用什么方法 ,或者說用什么模型 內(nèi)部穩(wěn)定和外部穩(wěn)定的區(qū)別 1:串級系統(tǒng)的主、副控制器的設(shè)定值是怎么來的? 2:串級系統(tǒng)的主、副控制器的參數(shù)如何整定?模擬電路1、基爾霍夫定理的內(nèi)容是什么?(仕蘭微電子) 基爾霍夫電流定律是一個 電荷守恒定律 ,即在一個電路中流入一個節(jié)點的電荷與流出同一個節(jié)點的電荷相等.基爾霍夫電壓定律是一個能量守恒定律,即在一個回路中回路電壓之和為零.2、平板電容公式(C= £ S/4 n kd)。(未知)3 、最基本的如三極管曲線特性。(未知)4 、描述反饋電路的概念,列舉他們的應(yīng)用。(仕蘭微電子)5、負

12、反饋種類(電壓并聯(lián)反饋,電流串聯(lián)反饋,電壓串聯(lián)反饋和電流并聯(lián)反饋);負反饋的優(yōu)點(降低放大器 的增益靈敏度,改變輸入電阻和輸出電阻,改善放大器的線性和非線性失真,有效地擴展放大器的通頻帶,自 動調(diào)節(jié)作用)(未知)6、放大電路的頻率補償?shù)哪康氖鞘裁?,有哪些方法?(仕蘭微電子)7、頻率響應(yīng),如:怎么才算是穩(wěn)定的,如何改變頻響曲線的幾個方法。(未知)8、給出一個查分運放,如何相位補償,并畫補償后的波特圖。 (凹凸)9、 基本放大電路種類(電壓放大器,電流放大器,互導(dǎo)放大器和互阻放大器),優(yōu)缺 點,特別是廣泛采用差分 結(jié)構(gòu)的原因。(未知)10、 給岀一差分電路,告訴其輸岀電壓丫+和丫-,求共模分量和差

13、模分量。(未知)11、畫差放的兩個輸入管。(凹凸)12、 畫岀由運放構(gòu)成加法、減法、微分、積分運算的電路原理圖。并畫岀一個晶體管級的運放電路。(仕蘭微電 子)13、 用運算放大器組成一個10 倍的放大器。(未知)14、 給岀一個簡單電路,讓你分析輸岀電壓的特性(就是個積分電路) ,并求輸岀端某點的rise/fall 時間。(Infineon筆試試題)15、電阻R和電容C串聯(lián),輸入電壓為 R和C之間的電壓,輸岀電壓分別為C上電壓和R上電 壓,要求制這兩種電路輸入電壓的頻譜,判斷這兩種電路何為高通濾波器,何為低通濾波器 。當(dāng) RC<<period - setup ? hold16、時鐘

14、周期為 T,觸發(fā)器D1的建立時間最大為 Tlmax,最小為Timin。組合邏輯電路最大延 遲為T2max,最小為T2min。問,觸發(fā)器 D2的建立時間T3和保持時間應(yīng)滿足什么條件。(華為 )20、給岀一個門級的圖,又給了各個門的傳輸延時,問關(guān)鍵路徑是什么,還問給岀輸入,使得輸岀依賴于關(guān)鍵路徑。 (未知) 21、邏輯方面數(shù)字電路的卡諾圖化簡,時序 (同步異步差異) ,觸發(fā)器有幾種 (區(qū)別,優(yōu) 點), 全加器等等。(未知)23、化簡 F(A,B,C,D)= m(1,3,4,5,10,11,12,13,14,15) 的和。(威盛)25、To design a CMOS invertor with b

15、alance rise and fall time,please define th e ration of channel width of PMOS and NMOS and explain?26、 為什么一個標(biāo)準(zhǔn)的倒相器中P管的寬長比要比 N管的寬長比大?(仕蘭微電子)27、用 mos 管搭岀一個二輸入與非門。(揚智電子筆試)29、畫岀 NOT,NAND,NOR 的符號,真值表,還有 transistor level 的電路。( Infineon 筆試 )31 、用一個二選一 mux 和一個 inv 實現(xiàn)異或。(飛利浦大唐筆試)32、畫岀Y=A*B+C 的emos電路圖。(科廣試題)33

16、、用邏輯們和 cmos 電路實現(xiàn) ab+cd。 (飛利浦大唐筆試)34、 畫岀CMOS電路的晶體管級電路圖,實現(xiàn)Y=A*B+C(D+E)。(仕蘭微電子)35、利用 4 選 1 實現(xiàn) F(x,y,z)=xz+yz '。(未知)36、給一個表達式 f=xxxx+xxxx+xxxxx+xxxx 用最少數(shù)量的與非門實現(xiàn)(實際上就是化簡)。37、 給岀一個簡單的由多個NOT,NAND,NOR 組成的原理圖,根據(jù)輸入波形畫岀各點波形。(Infineon 筆試)38、為了實現(xiàn)邏輯 (A XOR B ) OR (C AND D ),請選用以下邏輯中的一種,并說明為什么? 1)INV 2) AND3)

17、OR 4) NAND 5 ) NOR 6 ) XOR 答案: NAND (未知)39、用與非門等設(shè)計全加法器。(華為)40、給出兩個門電路讓你分析異同。(華為)41、 用簡單電路實現(xiàn),當(dāng)A為輸入時,輸岀 B波形為(仕蘭微電子)42、 A,B,C,D,E進行投票,多數(shù)服從少數(shù),輸岀是 F (也就是如果 A,B,C,D,E中1的個數(shù)比0多,那么F輸岀為1 ,否則 F 為 0),用與非門實現(xiàn),輸入數(shù)目沒有限制。(未知)43、用波形表示 D 觸發(fā)器的功能。(揚智電子筆試)44、用傳輸門和倒向器搭一個邊沿觸發(fā)器。(揚智電子筆試)46、畫岀 DFF 的結(jié)構(gòu)圖 ,用 verilog 實現(xiàn)之。(威盛)47、畫

18、岀一種 CMOS 的 D 鎖存器的電路圖和版圖。(未知)48、D 觸發(fā)器和 D 鎖存器的區(qū)別。(新太硬件面試)49、簡述 latch 和 filp-flop 的異同。(未知)50、LATCH 和 DFF 的概念和區(qū)別。(未知)51 、 latch 與 register 的區(qū)別 ,為什么現(xiàn)在多用 register. 行為級描述中 latch 如何產(chǎn)生的。南山之橋)52、 用 D 觸發(fā)器做個二分顰的電路.又問什么是狀態(tài)圖。(華為)53、請畫岀用 D 觸發(fā)器實現(xiàn) 2 倍分頻的邏輯電路?(漢王筆試)54、怎樣用 D 觸發(fā)器、與或非門組成二分頻電路?(東信筆試)55、How many flip-flop

19、 circuits are needed to divide by 16? (Intel) 16 分頻?56、用 filp-flop 和 logic-gate 設(shè)計一個 1 位加法器,輸入 carryin 和 current-stage ,輸岀 carryout 和 next-stage. ( 未 知)57、用 D 觸發(fā)器做個 4 進制的計數(shù)。(華為)58、實現(xiàn) N 位 Johnson Counter,N=5 。(南山之橋)59、 用你熟悉的設(shè)計方式設(shè)計一個可預(yù)置初值的7進制循環(huán)計數(shù)器, 15 進制的呢?(仕蘭微 電子)60、 數(shù)字電路設(shè)計當(dāng)然必問Verilog/VHDL ,如設(shè)計計數(shù)器。(未

20、知)61、BLOCKING NONBLOCKING 賦值的區(qū)別。(南山之橋)62、寫異步 D 觸發(fā)器的 verilog module 。(揚智電子筆試)module dff8(clk , reset, d, q);input elk;input reset;input 7:0 d;output 7:0 q;reg 7:0 q;always (posedge elk or posedge reset)if(reset)q <= 0;elseq <= d;endmodule63、用 D 觸發(fā)器實現(xiàn) 2 倍分頻的 Verilog 描述? (漢王筆試)module divide2( elk

21、 , elk_o, reset);input elk , reset;output elk_o;wire in;reg out ;always ( posedge elk or posedge reset)if ( reset)out <= 0;elseout <= in;assign in = out;assign clk_o = out;endmodule64、可編程邏輯器件在現(xiàn)代電子設(shè)計中越來越重要,請問:a) 你所知道的可編程邏輯器件有哪些? b)試用VHDL或VERILOG、ABLE描述8位D觸發(fā)器邏輯。(漢王筆試) PAL ,PLD,CPLD,F(xiàn)PGA。module d

22、ff8(clk , reset, d, q);input elk;input reset;input d;output q;reg q;always (posedge elk or posedge reset)if(reset)q <= 0;elseq <= d;endmodule65、請用 HDL 描述四位的全加法器、 5 分頻電路。(仕蘭微電子)66、用 VERILOG 或 VHDL 寫一段代碼,實現(xiàn) 10 進制計數(shù)器。(未知)67、用 VERILOG 或 VHDL 寫一段代碼,實現(xiàn)消除一個 gliteh 。(未知)68、 一個狀態(tài)機的題目用verilog 實現(xiàn)(不過這個狀態(tài)機

23、畫的實在比較差,很容易誤解的) 69 、描述一個交通信號燈的設(shè)計。 (仕蘭微電子)70、 畫狀態(tài)機,接受 1,2,5分錢的賣報機,每份報紙5 分錢。(揚智電子筆試)71、 設(shè)計一個自動售貨機系統(tǒng),賣soda 水的,只能投進三種硬幣,要正確的找回錢數(shù)。(1)畫岀fsm (有限狀態(tài)機);(2)用verilog編程,語法要符合 fpga設(shè)計的要求。(未知)72、 設(shè)計一個自動飲料售賣機,飲料10分錢,硬幣有 5分和 10 分兩種,并考慮找零:( 1) 畫岀fsm (有限狀態(tài)機);(2)用verilog編程,語法要符合 fpga設(shè)計的要求;(3)設(shè)計 工程中可使用的工具及設(shè)計大致過程。(未知)73、

24、畫岀可以檢測 10010串的狀態(tài)圖,并verilog實現(xiàn)之。(威盛)74、用 FSM 實現(xiàn) 101101 的序列檢測模塊。(南山之橋)a為輸入端,b為輸岀端,如果 a連續(xù)輸入為1101則b輸岀為1,否則為0。例如a: 00011001 請畫岀 state machine;請用 RTL 描述其 state machine。(未知)75、用 verilog/vddl 檢測 stream 中的特定字符串(分狀態(tài)用狀態(tài)機寫)。(飛利浦大唐 筆試)76、用 verilog/vhdl 寫一個 fifo 控制器 (包括空,滿,半滿信號 )。(飛利浦大唐筆試)77、 現(xiàn)有一用戶需要一種集成電路產(chǎn)品,要求該產(chǎn)品

25、能夠?qū)崿F(xiàn)如下功能:y=lnx ,其中, x為 4 位二進制整數(shù)輸入信號。 y 為二進制小數(shù)輸岀,要求保留兩位小數(shù)。電源電壓為35v 假設(shè)公司接到該項目后,交由你來負責(zé)該產(chǎn)品的設(shè)計,試討論該產(chǎn)品的設(shè)計全程。(仕蘭微 電子)78、sram, falsh memory ,及 dram 的區(qū)別?(新太硬件面試)79、 給岀單管 DRAM 的原理圖 (西電版數(shù)字電子技術(shù)基礎(chǔ)作者楊頌華、馮毛官205 頁圖 9增大電容存儲容量)( Infineon 筆試)80、Please draw schematic of a common SRAM cell with 6 transistors,point out w

26、 hich nodes can store data and which node is word line control? (威盛筆試題 cir81、名詞 :sram,ssram,sdram 名詞 IRQ,BIOS,USB,VHDL,SDRIRQ: Interrupt ReQuestBIOS: Basic input Output SystemUSB: Universal Serial BusVHDL: VHIC Hardware Description LanguageSDR: Single Data Rate 壓控振蕩器的英文縮寫 (VCO) 。 動態(tài)隨機存儲器的英文縮寫 (DRAM)

27、 。名詞解釋,無聊的外文縮寫罷了,比如PCI、ECC、DDR、interrupt、pipeline IRQ,BIOS,USB,VHDL,VLSI VCO( 壓控振蕩器 ) RAM ( 動態(tài)隨機存儲器 ),F(xiàn)IR IIR DFT( 離散傅立葉變換)或者是中文的,比如:a.量化誤差b.直方圖c.白平衡IC 設(shè)計基礎(chǔ)(流程、工藝、版圖、器件)1、我們公司的產(chǎn)品是集成電路,請描述一下你對集成 電路的認識,列舉一些與集成電路相關(guān)的內(nèi)容(如講清楚模擬、數(shù)字、雙極型、 CMOS 、MCU 、RISC、CISC、DSP、ASIC、 FPGA 等 的概念)。(仕蘭微面試題目)2、FPGA 和 ASIC 的概念,

28、他們的區(qū)別。(未知) 答案: FPGA 是可編程 ASIC 。ASIC: 專用集成電路,它是面向?qū)iT用途的電路,專門為一個用戶設(shè)計和制造的。根據(jù)一個 用戶的特定要求,能以低研制成本,短、交貨周期供貨的全定制,半定制集成電路。與門 陣列等其它 ASIC(Application Specific IC) 相比,它們又具有設(shè)計開發(fā)周期短、設(shè)計制造 成本低、開發(fā)工具先進、標(biāo)準(zhǔn)產(chǎn)品無需測試、質(zhì)量穩(wěn)定以及可實時在線檢驗等優(yōu)點3、什么叫做 OTP 片、掩膜片,兩者的區(qū)別何在?(仕蘭微面試題目)4、你知道的集成電路設(shè)計的表達方式有哪幾種?(仕蘭微面試題目)5、描述你對集成電路設(shè)計流程的認識。(仕蘭微面試題目)

29、6、簡述 FPGA 等可編程邏輯器件設(shè)計流程。(仕蘭微面試題目)7、 IC設(shè)計前端到后端的流程和eda工具。(未知)8、從 RTL synthesis 到 tape out 之間的設(shè)計 flow, 并列出其中各步使用的 tool. (未知)10、寫出 asic 前期設(shè)計的流程和相應(yīng)的工具。(威盛)11、集成電路前段設(shè)計流程,寫出相關(guān)的工具。 (揚智電子筆試) 先介紹下 IC 開發(fā)流程:1. )代碼輸入( design input )用 vhdl 或者是 verilog 語言來完成器件的功能描述,生成 hdl 代碼 語言輸入工具: SUMMIT VISUALHDLMENTOR RENIOR圖形輸

30、入 : composer(cadence);viewlogic (viewdraw)2. )電路仿真( circuit simulation)將 vhd 代碼進行先前邏輯仿真,驗證功能描述是否正確 數(shù)字電路仿真工具:Verolog : CADENCE Verolig-XLSYNOPSYS VCSMENTOR Modle-simVHDL : CADENCE NC-vhdlSYNOPSYS VSSMENTOR Modle-sim 模擬電路仿真工具: *ANTI HSpice pspice , spectre micro microwave: eesoft : hp3. )邏輯綜合( synthes

31、is tools) 邏輯綜合工具可以將設(shè)計思想 vhd 代碼轉(zhuǎn)化成對應(yīng)一定工藝手段的門級電路;將初級仿真 中所沒有考慮的門沿(gates delay)反標(biāo)到生成的門級網(wǎng)表中,返回電路仿真階段進行再仿真。最終仿真結(jié)果生成的網(wǎng)表稱為物理網(wǎng)表。12、請簡述一下設(shè)計后端的整個流程?(仕蘭微面試題目)13、是否接觸過自動布局布線?請說出一兩種工具軟件。自動布局布線需要哪些基本元素? (仕蘭微面試題目)14、描述你對集成電路工藝的認識。(仕蘭微面試題目)15、 列舉幾種集成電路典型工藝。工藝上常提到,指的是什么? (仕蘭微面試題目)16、請描述一下國內(nèi)的工藝現(xiàn)狀。(仕蘭微面試題目)17、半導(dǎo)體工藝中,摻雜

32、有哪幾種方式?(仕蘭微面試題目)18、描述 CMOS 電路中閂鎖效應(yīng)產(chǎn)生的過程及最后的結(jié)果?(仕蘭微面試題目)19、解釋 latch-up 現(xiàn)象和 Antenna effect 和其預(yù)防措施 .(未知)20、什么叫 Latchup? (科廣試題)21、什么叫窄溝效應(yīng) ? (科廣試題)22、 什么是 NMOS 、 PMOS 、 CMOS ?什么是增強型、耗盡型?什么是PNP、 NPN ?他們有什么差 別?(仕蘭微面試題目)23、 硅柵COMS工藝中N阱中做的是P管還是N管,N阱的阱電位的連接有什么要求?(仕蘭微 面試題目)24、畫出 CMOS 晶體管的 CROSS-OVER 圖(應(yīng)該是縱剖面圖)

33、,給出所有可能的傳輸特性和轉(zhuǎn) 移特性。( Infineon 筆試試題)25、以in terver為例,寫岀N阱CMOS的process流程,并畫岀剖面圖。(科廣試題)26、Please explain how we describe the resistance in semiconductor. Compare the resistance of a metal,poly and diffusion in tranditional CMOS process. (威盛27、說明 mos 一半工作在什么區(qū)。(凹凸的題目和面試)28、畫 p-bulk 的 nmos 截面圖。(凹凸的題目和面試)29

34、、寫 schematic note(?), 越多越好。(凹凸的題目和面試)30、寄生效應(yīng)在 ic 設(shè)計中怎樣加以克服和利用。(未知)31、太底層的 MOS 管物理特性感覺一般不大會作為筆試面試題,因為全是微電子物理,公式推導(dǎo)太羅索,除非面試岀題的是個老學(xué)究。IC 設(shè)計的話需要熟悉的軟件 : Cadence,Synopsys, Avant , UNIX 當(dāng)然也要大概會操作。32、unix 命令 cp -r, rm,uname 。(揚智電子筆試) 單片機、 MCU 、計算機原理1、簡單描述一個單片機系統(tǒng)的主要組成模塊,并說明各模塊之間的數(shù)據(jù)流流向和控制流流 向。簡述單片機應(yīng)用系統(tǒng)的設(shè)計原則。(仕蘭

35、微面試題目)2、 畫岀8031與2716 ( 2K*8ROM )的連線圖,要求采用三 -八譯碼器,8031的,和P2.3參加譯碼,基本地址范圍為3000H-3FFFH。該2716有沒有重疊地址?根據(jù)是什么?若有,則寫岀每片 2716 的重疊地址范圍。(仕蘭微面試題目)3、用 8051 設(shè)計一個帶一個 8*16 鍵盤加驅(qū)動八個數(shù)碼管(共陽)的原理圖。(仕蘭微面試題目)4、PCI 總線的含義是什么? PCI 總線的主要特點是什么? (仕蘭微面試題目)5、中斷的概念?簡述中斷的過程。(仕蘭微面試題目)6、如單片機中斷幾個 /類型,編中斷程序注意什么問題;(未知)7、要用一個開環(huán)脈沖調(diào)速系統(tǒng)來控制直流

36、電動機的轉(zhuǎn)速,程序由8051 完成。簡單原理如下:由輸出脈沖的占空比來控制轉(zhuǎn)速,占空比越大,轉(zhuǎn)速越快;而占空比由 K7-K0 八個開 關(guān)來設(shè)置,直接與 P1 口相連(開關(guān)撥到下方時為 "0" ,撥到上方時為 "1" ,組成一個八位二進制數(shù) N ),要求占空比為 N/256。(仕蘭微面試題目)下面程序用計數(shù)法來實現(xiàn)這一功能,請將空余部分添完整。MOV P1 , #0FFHLOOP1 :MOV R4 , #0FFHMOV R3 , #00HLOOP2 :MOV A , P1SUBB A , R3JNZ SKP1SKP1:MOV C , 70HMOV , CA

37、CALL DELAY :此延時子程序略AJMP LOOP18 、單片機上電后沒有運轉(zhuǎn),首先要檢查什么?(東信筆試題)9、What is PC Chipset? (揚智電子筆試)芯片組(Chipset)是主板的核心組成部分,按照在主板上的排列位置的不同,通常分為北 橋芯片和南橋芯片。北橋芯片提供對 CPU 的類型和主頻、內(nèi)存的類型和最大容量 ISA/PCI/AGP 插槽、 ECC 糾錯等支持。南橋芯片則提供對 KBC (鍵盤控制器)、 RTC (實時時鐘控制器)、USB (通用串行總線)、 Ultra DMA/33(66)EIDE 數(shù)據(jù)傳輸方式和 ACPI (高級能 源管理)等的支持。其中北橋芯

38、片起著主導(dǎo)性的作用,也稱為主橋(Host Bridge)。除了最通用的南北橋結(jié)構(gòu)外,目前芯片組正向更高級的加速集線架構(gòu)發(fā)展,Intel 的8xx 系列芯片組就是這類芯片組的代表,它將一些子系統(tǒng)如IDE 接口、音效、 MODEM 和 USB 直接接入主芯片,能夠提供比 PCI 總線寬一倍的帶寬,達到了 266MB/s 。10、如果簡歷上還說做過 cpu 之類,就會問到諸如 cpu 如何工作,流水線之類的問題。(未 知)11、計算機的基本組成部分及其各自的作用。(東信筆試題)12、請畫出微機接口電路中,典型的輸入設(shè)備與微機接口邏輯示意圖(數(shù)據(jù)接口、控制接口、所存器 /緩沖器)。(漢王筆試)14、同

39、步異步傳輸?shù)牟町悾ㄎ粗?5、串行通信與同步通信異同 ,特點 ,比較。(華為面試題)16、RS232c 高電平脈沖對應(yīng)的 TTL 邏輯是 ?(負邏輯 ?) (華為面試題)信號與系統(tǒng)1、的話音頻率一般為 3003400HZ ,若對其采樣且使信號不失真,其最小的采樣頻率應(yīng)為多 大?若采用 8KHZ 的采樣頻率,并采用 8bit 的 PCM 編碼,則存儲一秒鐘的信號數(shù)據(jù)量有多大?(仕蘭微面試題目)2、什么耐奎斯特定律 ,怎么由模擬信號轉(zhuǎn)為數(shù)字信號。(華為面試題)3、如果模擬信號的帶寬為5khz, 要用 8K 的采樣率,怎么辦? lucent) 兩路?4、信號與系統(tǒng) :在時域與頻域關(guān)系。(華為面試題)

40、5、給出時域信號,求其直流分量。(未知)6 、給出一時域信號,要求( 1)寫出頻率分量,( 2 )寫出其傅立葉變換級數(shù);(3)當(dāng)波形經(jīng)過低通濾波器濾掉高次諧波而只保留一次諧波時,畫出濾波后的輸出波形。(未知)7、sketch 連續(xù)正弦信號和連續(xù)矩形波 (都有圖 )的傅立葉變換 。( Infineon 筆試試題)8 、拉氏變換和傅立葉變換的表達式及聯(lián)系。(新太硬件面題)B) i ncludevoid testf(int*p)*p+=1;main()int *n,m2;n=m;m0=1;m1=8;testf(&n);printf(Data v alue is %d",*n);下面

41、的結(jié)果是程序 A 還是程序 B 的?Data v alue is 8那么另一段程序的結(jié)果是什么?16、那種排序方法最快 ? (華為面試題)17、寫出兩個排序算法 ,問哪個好?(威盛)18、編一個簡單的求 n! 的程序 。( Infineon 筆試試題)20、用C語言寫一個遞歸算法求 N !;(華為面試題)21、給一個 C 的函數(shù),關(guān)于字符串和數(shù)組,找出錯誤;(華為面試題)22、 防火墻是怎么實現(xiàn)的?(華為面試題)23、你對哪方面編程熟悉?(華為面試題)24、冒泡排序的原理。(新太硬件面題)25、操作系統(tǒng)的功能。(新太硬件面題)26、學(xué)過的計算機語言及開發(fā)的系統(tǒng)。(新太硬件面題)27、 一個農(nóng)夫

42、發(fā)現(xiàn)圍成正方形的圍欄比長方形的節(jié)省4 個木樁但是面積一樣 .羊的數(shù)目和正方形圍欄的樁子的個數(shù)一樣但是小于36,問有多少羊? (威盛)28、C 語言實現(xiàn)統(tǒng)計某個 cell 在某 .v 文件調(diào)用的次數(shù) (這個題目真 bt) (威盛6 上海筆試試題)29、 用 C 語言寫一段控制手機中馬達振子的驅(qū)動程序。(威勝 )30、用 perl 或 TCL/Tk 實現(xiàn)一段字符串識別和比較的程序。(未知)31、給出一個堆棧的結(jié)構(gòu),求中斷后顯示結(jié)果,主要是考堆棧壓入返回地址存放在低端地 址還是高端。(未知)32、一些 DOS 命令,如顯示文件,拷貝,刪除。(未知)33、設(shè)計一個類,使得該類任何形式的派生類無論怎么定

43、義和實現(xiàn),都無法產(chǎn)生任何對象 實例。( IBM )34、What is pre-emption? (Intel)35、What is the state of a process if a resource is not available? (Intel)36、三個 float a,b,c; 問值( a+b) +c=(b+a)+c , (a+b)+c=(a+c)+b 。 (Intel)37、 把一個鏈表反向填空。(lucent)38、 xA4+a*xA3+xA2+c*x+d 最少需要做幾次乘法?(Dephi)主觀題1、你認為你從事研發(fā)工作有哪些特點?(仕蘭微面試題目)3、說出你的理想。說出你

44、想達到的目標(biāo)。題目是英文出的,要用英文回答。(威盛 VIA4、我們將研發(fā)人員分為若干研究方向,對協(xié)議和算法理解(主要應(yīng)用在網(wǎng)絡(luò)通信、圖象 語音壓縮方面)、電子系統(tǒng)方案的研究、用MCU 、 DSP 編程實現(xiàn)電路功能、用 ASIC 設(shè)計技術(shù)設(shè)計電路(包括 MCU 、 DSP 本身)、電路功能模塊設(shè)計(包括模擬電路和數(shù)字電路)、集成 電路后端設(shè)計(主要是指綜合及自動布局布線技術(shù))、集成電路設(shè)計與工藝接口的研究 . 你希望從事哪方面的研究?(可以選擇多個方向。另外,已經(jīng)從事過相關(guān)研發(fā)的人員可以 詳細描述你的研發(fā)經(jīng)歷)。(仕蘭微面試題目)5、請談?wù)剬σ粋€系統(tǒng)設(shè)計的總體思路。針對這個思路,你覺得應(yīng)該具備哪

45、些方面的知識?(仕蘭微面試題目)6 、設(shè)想你將設(shè)計完成一個電子電路方案。請簡述用EDA 軟件(如 PROTEL )進行設(shè)計(包括原理圖和 PCB 圖)到調(diào)試出樣機的整個過程。在各環(huán)節(jié)應(yīng)注意哪些問題?電源的穩(wěn)定,電 容的選取,以及布局的大小。(漢王筆試)共同的注意點 各大公司電子類招聘題目精選1. 一般情況下,面試官主要根據(jù)你的簡歷提問,所以一定要對自己負責(zé),把簡歷上的東西 搞明白;2. 個別招聘針對性特別強,就招目前他們確的方向的人,這種情況下,就要投其所好,盡 量介紹其所關(guān)心的東西。3. 其實技術(shù)面試并不難,但是由于很多東西都忘掉了,才覺得有些難。所以最好在面試前 把該看的書看看。4. 雖然

46、說技術(shù)面試是實力的較量與體現(xiàn),但是不可否認,由于不用面試官/公司所專領(lǐng)域及愛好不同,也有面試也有很大的偶然性,需要冷靜對待。不能因為被拒,就否認自己或 責(zé)罵公司。5. 面試時要take it easy,對越是自己鐘情的公司越要這樣。模擬電路1、基爾霍夫定理的內(nèi)容是什么? 基爾霍夫定律包括電流定律和電壓定律 電流定律:在集總電路中,任何時刻,對任一節(jié)點,所有流出節(jié)點的支路電流的代數(shù)和恒等于零。 電壓定律:在集總電路中,任何時刻,沿任一回路,所有支路電壓的代數(shù)和恒等于零。2、描述反饋電路的概念,列舉他們的應(yīng)用。 反饋,就是在電子系統(tǒng)中,把輸出回路中的電量輸入到輸入回路中去。 反饋的類型有:電壓串聯(lián)

47、負反饋、電流串聯(lián)負反饋、電壓并聯(lián)負反饋、電流并聯(lián)負反饋。 負反饋的優(yōu)點:降低放大器的增益靈敏度,改變輸入電阻和輸出電阻,改善放大器的線性和非線性失真,有效 地擴展放大器的通頻帶,自動調(diào)節(jié)作用。電壓負反饋的特點:電路的輸出電壓趨向于維持恒定。 電流負反饋的特點:電路的輸出電流趨向于維持恒定。3、有源濾波器和無源濾波器的區(qū)別無源濾波器:這種電路主要有無源元件R、L 和 C 組成有源濾波器:集成運放和R、 C 組成,具有不用電感、體積小、重量輕等優(yōu)點。集成運放的開環(huán)電壓增益和輸入阻抗均很高,輸出電阻小,構(gòu)成有源濾波電路后還具有一定的電壓放大和緩沖 作用。但集成運放帶寬有限,所以目前的有源濾波電路的工

48、作頻率難以做得很高。數(shù)字電路 1、同步電路和異步電路的區(qū)別是什么?同步電路:存儲電路中所有觸發(fā)器的時鐘輸入端都接同一個時鐘脈沖源,因而所有觸發(fā)器的狀態(tài)的變化都與所 加的時鐘脈沖信號同步。異步電路:電路沒有統(tǒng)一的時鐘,有些觸發(fā)器的時鐘輸入端與時鐘脈沖源相連,這有這些觸發(fā)器的狀態(tài)變化與 時鐘脈沖同步,而其他的觸發(fā)器的狀態(tài)變化不與時鐘脈沖同步。2、什么是 "線與 "邏輯,要實現(xiàn)它,在硬件特性上有什么具體要求? 將兩個門電路的輸出端并聯(lián)以實現(xiàn)與邏輯的功能成為線與。在硬件上,要用 OC 門來實現(xiàn),同時在輸出端口加一個上拉電阻。 由于不用 OC 門可能使灌電流過大,而燒壞邏輯門。Set

49、up/hold time 是測試芯片對輸入信號和時鐘信號之間的時間要求。建立時間是指觸發(fā)器的時鐘信號上升沿到來 以前,數(shù)據(jù)穩(wěn)定不變的時間。輸入信號應(yīng)提前時鐘上升沿(如上升沿有效) T 時間到達芯片,這個 T 就是建立時 間-Setup time.如不滿足setup time,這個數(shù)據(jù)就不能被這一時鐘打入觸發(fā)器,只有在下一個時鐘上升沿,數(shù)據(jù)才能 被打入觸發(fā)器。保持時間是指觸發(fā)器的時鐘信號上升沿到來以后,數(shù)據(jù)穩(wěn)定不變的時間。如果hold time 不夠,數(shù)據(jù)同樣不能被打入觸發(fā)器。建立時間 (Setup Time) 和保持時間( Hold time )。建立時間是指在時鐘邊沿前,數(shù)據(jù)信號需要保持不變

50、的時間。 保持時間是指時鐘跳變邊沿后數(shù)據(jù)信號需要保持不變的時間。如果數(shù)據(jù)信號在時鐘沿觸發(fā)前后持續(xù)的時間均超 過建立和保持時間,那么超過量就分別被稱為建立時間裕量和保持時間裕量。4、什么是競爭與冒險現(xiàn)象?怎樣判斷?如何消除?(漢王筆試) 在組合邏輯中,由于門的輸入信號通路中經(jīng)過了不同的延時,導(dǎo)致到達該門的時間不一致叫競爭。 產(chǎn)生毛刺叫冒險。如果布爾式中有相反的信號則可能產(chǎn)生競爭和冒險現(xiàn)象。解決方法:一是添加布爾式的消去項,二是在芯片外部加電容。5、名詞: SRAM 、 SSRAM 、 SDRAMSRAM :靜態(tài) RAMDRAM :動態(tài) RAMSSRAM : Synchronous Static

51、Random Access Memory 同步靜態(tài)隨機訪問存儲器。它的一種類型的 SRAM 。SSRAM 的所有訪問都在時鐘的上升/下降沿啟動。地址、數(shù)據(jù)輸入和其它控制信號均于時鐘信號相關(guān)。這一點與異步 SRAM 不同,異步 SRAM 的訪問獨立于時鐘,數(shù)據(jù)輸入和輸出都由地址的變化控制。SDRAM : Synchronous DRAM 同步動態(tài)隨機存儲器6、FPGA 和 ASIC 的概念,他們的區(qū)別。(未知)答案: FPGA 是可編程 ASIC 。ASIC: 專用集成電路,它是面向?qū)iT用途的電路,專門為一個用戶設(shè)計和制造的。根據(jù)一個用戶的特定要求,能 以低研制成本,短、交貨周期供貨的全定制,半定制集成電路。與門陣列等其它 ASIC(Application Specific IC)相比,它們又具有設(shè)計開發(fā)周期短、設(shè)計制造成本低、開發(fā)工具先進、標(biāo)準(zhǔn)產(chǎn)品無需測試、質(zhì)量穩(wěn)定以及可實 時在線檢驗等優(yōu)點。7 、什么叫做 OTP 片、掩膜片,兩者的區(qū)別何在?OTP means one time program ,一次性編程MTP means multi ti

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論