計(jì)算機(jī)系統(tǒng)結(jié)構(gòu)發(fā)展ppt課件_第1頁
計(jì)算機(jī)系統(tǒng)結(jié)構(gòu)發(fā)展ppt課件_第2頁
計(jì)算機(jī)系統(tǒng)結(jié)構(gòu)發(fā)展ppt課件_第3頁
計(jì)算機(jī)系統(tǒng)結(jié)構(gòu)發(fā)展ppt課件_第4頁
計(jì)算機(jī)系統(tǒng)結(jié)構(gòu)發(fā)展ppt課件_第5頁
已閱讀5頁,還剩6頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、計(jì)算機(jī)系統(tǒng)結(jié)構(gòu)的發(fā)展計(jì)算機(jī)系統(tǒng)結(jié)構(gòu)的發(fā)展發(fā)展的動(dòng)因發(fā)展的動(dòng)因多核體系結(jié)構(gòu)進(jìn)展多核體系結(jié)構(gòu)進(jìn)展多核體系結(jié)構(gòu)關(guān)鍵問題多核體系結(jié)構(gòu)關(guān)鍵問題半導(dǎo)體器件技術(shù)的進(jìn)步最活躍的動(dòng)力) 工藝尺寸縮小,集成度提高應(yīng)用推動(dòng)根本推動(dòng)力) 科學(xué)計(jì)算,網(wǎng)絡(luò)應(yīng)用,人工智能,機(jī)器學(xué)習(xí)等體系結(jié)構(gòu)中一些重要技術(shù)進(jìn)步 RISC,VLIW,流水技術(shù),多發(fā)射,超標(biāo)量,多線程技術(shù),亂序執(zhí)行,分支預(yù)測,預(yù)取技術(shù)等對技術(shù)路線的挑戰(zhàn) 頻率墻,功耗墻,存儲墻,應(yīng)用墻 從提高單個(gè)處理單元處理速度到多核到眾多核 發(fā)展的動(dòng)因發(fā)展的動(dòng)因時(shí) 間原 因每年的性能增長19461946年起的年起的2525年年 兩種因素都起著主要的作兩種因素都起著主要的作用用

2、25% 25% 2020世紀(jì)世紀(jì)7070年代年代末末8080年代初年代初 大規(guī)模集成電路和微處理大規(guī)模集成電路和微處理器出現(xiàn)器出現(xiàn), ,以集成電路為代表以集成電路為代表的制造技術(shù)的發(fā)展的制造技術(shù)的發(fā)展 約約35% 35% 2020世紀(jì)世紀(jì)8080年代年代中開始中開始 RISCRISC結(jié)構(gòu)的出現(xiàn),系統(tǒng)結(jié)結(jié)構(gòu)的出現(xiàn),系統(tǒng)結(jié)構(gòu)不斷更新和變革,制造構(gòu)不斷更新和變革,制造技術(shù)不斷發(fā)展技術(shù)不斷發(fā)展50%50%以上以上維持了約維持了約1616年年 20192019年以來年以來 3 3個(gè)(見下頁)個(gè)(見下頁)約約20%20%推動(dòng)計(jì)算機(jī)性能增長的關(guān)鍵兩因素:器件技術(shù)和推動(dòng)計(jì)算機(jī)性能增長的關(guān)鍵兩因素:器件技術(shù)和體

3、系結(jié)構(gòu)發(fā)展體系結(jié)構(gòu)發(fā)展 功耗問題已經(jīng)很大)。 可以進(jìn)一步有效開發(fā)的指令級并行性已經(jīng)很少。 存儲器訪問速度的提高緩慢。 從單純依靠指令級并行轉(zhuǎn)向開發(fā)線程級并從單純依靠指令級并行轉(zhuǎn)向開發(fā)線程級并行和數(shù)據(jù)級并行。行和數(shù)據(jù)級并行。 體系結(jié)構(gòu)的重大轉(zhuǎn)折:體系結(jié)構(gòu)的重大轉(zhuǎn)折: 從單核到多核,由美國斯坦福大學(xué)首先提出。其思想是將大規(guī)模并行處理器中的對稱多處理器集成到同一芯片內(nèi),各個(gè)處理器并行執(zhí)行不同的任務(wù),通過挖掘程序的線程級并行性克服指令級并行性難以進(jìn)一步開發(fā)的問題。 “雙核概念,主要是指基于X86開放架構(gòu)的雙核技術(shù)。 2. 多核體系結(jié)構(gòu)進(jìn)展多核體系結(jié)構(gòu)進(jìn)展 Intel Montecito (2019)

4、雙核Itanium,IA-64架構(gòu),基于EPIC顯式并行指令計(jì)算Explicitly Parallel Instruction Computing架構(gòu),多層Cache,提高訪問命中率,超標(biāo)量,多線程 Intel Tukwila (2019) 四核Itanium,IA-64架構(gòu) Intel 至強(qiáng) 7500系列 (2019) 8核,16個(gè)線程,可擴(kuò)展更多核,x86架構(gòu) AMD 皓龍6000 (2019) 12核,x86架構(gòu)2. 多核體系結(jié)構(gòu)進(jìn)展續(xù))多核體系結(jié)構(gòu)進(jìn)展續(xù))IBM Power42019) 雙核,Unix架構(gòu),超標(biāo)量8,亂序執(zhí)行,復(fù)雜的Cache層次IBM Power72019) 8核,32線程,每核4線程2. 多核體系結(jié)構(gòu)進(jìn)展續(xù))多核體系結(jié)構(gòu)進(jìn)展續(xù))Intel Core2 Duo (2019) 酷睿2雙核,高能低耗,前端總線,二級緩存 服務(wù)器版,桌面版,移動(dòng)版 奔騰雙核E系列,中低端用戶,酷睿架構(gòu) 酷睿i系列博銳處理器i3,i5,i7),智能商務(wù),超線程處理 2. 多核體系結(jié)構(gòu)進(jìn)展續(xù))多核體系結(jié)構(gòu)進(jìn)展續(xù))存儲墻問題 處理器和存儲器速度增長差距片上互聯(lián)網(wǎng)絡(luò),通信機(jī)制 帶寬延遲,連接復(fù)雜度,適應(yīng)片上系統(tǒng)應(yīng)用的通信協(xié)議并行性問題 程序設(shè)計(jì)模型對并行性的支持功耗問題可靠性設(shè)計(jì),測試和驗(yàn)證高性

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論