數(shù)字邏輯與數(shù)字電路電子體庫(kù)第八章數(shù)模和模數(shù)轉(zhuǎn)換器_第1頁(yè)
數(shù)字邏輯與數(shù)字電路電子體庫(kù)第八章數(shù)模和模數(shù)轉(zhuǎn)換器_第2頁(yè)
數(shù)字邏輯與數(shù)字電路電子體庫(kù)第八章數(shù)模和模數(shù)轉(zhuǎn)換器_第3頁(yè)
數(shù)字邏輯與數(shù)字電路電子體庫(kù)第八章數(shù)模和模數(shù)轉(zhuǎn)換器_第4頁(yè)
數(shù)字邏輯與數(shù)字電路電子體庫(kù)第八章數(shù)模和模數(shù)轉(zhuǎn)換器_第5頁(yè)
已閱讀5頁(yè),還剩3頁(yè)未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、1、 AD7520為10位倒T型D/A轉(zhuǎn)換器;74LS160為十進(jìn)制加法計(jì)數(shù)器, VREF10V ,ROM表如下表,要求 (1)寫(xiě)出74LS160的狀態(tài)轉(zhuǎn)換圖(一個(gè)循環(huán)); (2)對(duì)應(yīng)CLK脈沖,畫(huà)出74LS160的一個(gè)循環(huán)內(nèi)VO的電壓波形(要求標(biāo)注波形對(duì)應(yīng)的電壓值)。 A3A2A1A0D3D2D1D0000000000001000100100010001100110100010001010011011000100111000110000000100100011010011010110011110000101101011111101100111100112、 下圖所示電路為用D/A轉(zhuǎn)換器AD7

2、520和同步十進(jìn)制計(jì)數(shù)器74LS160組成的波形發(fā)生器電路。已知Vref=8V,試討論在CLK時(shí)鐘作用下,輸出VO的變化情況,并畫(huà)出輸出電VO的波形,標(biāo)出波形圖上各點(diǎn)電壓的幅值。3、 下圖所示電路為用D/A轉(zhuǎn)換器AD7520和同步十六進(jìn)制計(jì)數(shù)器74LS161組成的波形發(fā)生器電路。已知Vref=10V,試畫(huà)出74LS161的狀態(tài)轉(zhuǎn)換圖,討論在CLK時(shí)鐘作用下,輸出VO的變化情況,并畫(huà)出輸出電VO的波形,標(biāo)出波形圖上各點(diǎn)電壓的幅值。4、 下圖所示電路為用D/A轉(zhuǎn)換器AD7520和同步十六進(jìn)制計(jì)數(shù)器74LS161組成的波形發(fā)生器電路。已知Vref=10V,試畫(huà)出74LS161的狀態(tài)轉(zhuǎn)換圖,討論在CL

3、K時(shí)鐘作用下,輸出VO的變化情況,并畫(huà)出輸出電VO的波形,標(biāo)出波形圖上各點(diǎn)電壓的幅值。5、 AD7520為10位倒T型D/A轉(zhuǎn)換器;74LS161為十六進(jìn)制加法計(jì)數(shù)器, VREF8V ,ROM表如下表,要求 (1)寫(xiě)出74LS161的狀態(tài)轉(zhuǎn)換圖(一個(gè)循環(huán)); (2)對(duì)應(yīng)CLK脈沖,畫(huà)出74LS161的一個(gè)循環(huán)內(nèi)VO的電壓波形(要求標(biāo)注波形對(duì)應(yīng)的電壓值)。 A3A2A1A0D3D2D1D0000000000001000100100010001100110100010001010101011001100111011110001000100110011010101010111011110011001

4、101110111101110111111116、 一個(gè)R/2R的T形網(wǎng)絡(luò)D/A轉(zhuǎn)換器如下圖所示,其輸入端直接連到計(jì)數(shù)器,計(jì)數(shù)器的狀態(tài)順序如下表所示。要求計(jì)算出計(jì)數(shù)器各狀態(tài)時(shí)D/A轉(zhuǎn)換器的輸出電壓VO的值,填入表中,并畫(huà)出與CLK對(duì)應(yīng)的輸出波形。設(shè)計(jì)數(shù)器初始狀態(tài)Q3Q2Q1=000,Q端輸出的高電平為8V,低電平為0V。Q2Q1Q0VO0000010100111101011000007、 某D/A轉(zhuǎn)換器如下圖所示,當(dāng)Qi=1時(shí),相應(yīng)的模擬開(kāi)關(guān)Si接VREF;當(dāng)Qi=1時(shí),相應(yīng)的模擬開(kāi)關(guān)Si接地。試求:(1)若VREF= -1V,求Q3Q2Q1Q0=0001和1111時(shí)的vO的值;(2)畫(huà)出計(jì)數(shù)器輸入連續(xù)計(jì)數(shù)脈沖CLK時(shí)的vO波形,標(biāo)出波形圖上各點(diǎn)電壓的幅值。設(shè)計(jì)數(shù)器初始狀態(tài)為0000。8、 已知有下圖所示的元器件。圖中74LS290已結(jié)成8421BCD碼十進(jìn)制計(jì)數(shù)狀態(tài),為最低位,為最高位。已知計(jì)數(shù)器輸出高電平為3.5V,低電平為0V。試求:(1)用圖示元器件連接成一個(gè)以計(jì)數(shù)器輸出為D/A轉(zhuǎn)換器輸入的四位D/A轉(zhuǎn)換器;(2)當(dāng) =0101時(shí),求輸出電壓vO的值,寫(xiě)出計(jì)算過(guò)程。9、 10位倒T形電阻網(wǎng)絡(luò)D/A轉(zhuǎn)換器如下圖所示,當(dāng)R=Rf時(shí),試求:(1) 輸出電壓的取值范圍;(2) 若要求電路輸入數(shù)字量為1000000000時(shí)輸出電壓VO=5V,則VREF應(yīng)取何值。10、在下

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論