計(jì)算機(jī)組成原理題庫_第1頁
計(jì)算機(jī)組成原理題庫_第2頁
計(jì)算機(jī)組成原理題庫_第3頁
計(jì)算機(jī)組成原理題庫_第4頁
已閱讀5頁,還剩13頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、.2、下列描述中正確的是A 控制器能理解、解釋并執(zhí)行所有的指令及存儲(chǔ)結(jié)果B 一臺(tái)計(jì)算機(jī)包括輸入、輸出、控制、存儲(chǔ)及算術(shù)邏輯運(yùn)算五個(gè)部件C 所有的數(shù)據(jù)運(yùn)算都在 CPU 的控制器中完成D 以上答案都正確4、有一些計(jì)算機(jī)將一部分軟件永恒的存于只讀存儲(chǔ)器中,稱之為A 硬件B 軟件C 固件D 輔助存儲(chǔ)器E 以上都不對(duì)5、輸入、輸出裝置以及外接的輔助存儲(chǔ)器稱為()A 操作系統(tǒng)B 存儲(chǔ)器C 主機(jī)D 外圍設(shè)備7、完整的計(jì)算機(jī)系統(tǒng)應(yīng)包括()A 運(yùn)算器、存儲(chǔ)器、控制器B 外部設(shè)備和主機(jī)C 主機(jī)和實(shí)用程序D 配套的硬件設(shè)備和軟件系統(tǒng)8、計(jì)算機(jī)系統(tǒng)中的存儲(chǔ)系統(tǒng)是指()A .RAM 存儲(chǔ)器B.ROM 存儲(chǔ)器C.主存D.

2、主存和輔存19、計(jì)算機(jī)的算術(shù)邏輯單元和控制單元合稱為()A. ALUB. UPC. CPUD. CAD35、儲(chǔ)存單元是指()A.存放一個(gè)字節(jié)的所有存儲(chǔ)集合B.存放一個(gè)儲(chǔ)存字的所有存儲(chǔ)集合C.存放一個(gè)二進(jìn)制信息的存儲(chǔ)集合D.存放一條指令的存儲(chǔ)集合36、存儲(chǔ)字是指()A.存放在一個(gè)存儲(chǔ)單元中的二進(jìn)制代碼組合.B.存放在一個(gè)存儲(chǔ)單元中的二進(jìn)制代碼位數(shù)C.存儲(chǔ)單元的集合D.機(jī)器指令39、存放執(zhí)行執(zhí)行指令的寄存器是()A.MARB.PCC.MDRD.IR14.有些計(jì)算機(jī)將一部分軟件永恒地存于只讀存儲(chǔ)器中,稱為(A)15.計(jì)算機(jī)將存儲(chǔ),算邏輯運(yùn)算和控制三個(gè)部分合稱為(A),再加上( B)和( C)就組成了

3、計(jì)算機(jī)硬件系統(tǒng)。8.目前被廣泛使用的計(jì)算機(jī)是()A.數(shù)字計(jì)算機(jī)B.模擬計(jì)算機(jī)C.數(shù)字模擬混合式計(jì)算機(jī)D.特殊用途計(jì)算機(jī)9.個(gè)人計(jì)算機(jī)( PC)屬于()類計(jì)算機(jī)。A.大型計(jì)算機(jī)B.小型機(jī)C.微型計(jì)算機(jī)D.超級(jí)計(jì)算機(jī)17、操作系統(tǒng)最早出現(xiàn)在第(A)代計(jì)算機(jī)上。1.計(jì)算機(jī)使用總線結(jié)構(gòu)便于增減外設(shè),同時(shí)()A.減少了信息傳輸量B.提高了信息的傳輸速度C.減少了信息傳輸線的條數(shù)2.計(jì)算機(jī)使用總線結(jié)構(gòu)的主要優(yōu)點(diǎn)是便于實(shí)現(xiàn)積木化,缺點(diǎn)是().A.地址信息,數(shù)據(jù)信息和控制信息不能同時(shí)出現(xiàn)B.地址信息與數(shù)據(jù)信息不能同時(shí)出現(xiàn)C.兩種信息源的代碼在總線中不能同時(shí)傳送5.在三中集合式總線控制中, ()方式響應(yīng)時(shí)間最快

4、。A.鏈?zhǔn)讲樵傿.計(jì)數(shù)器定時(shí)查詢C.獨(dú)立請(qǐng)求8.三種集合式總線控制中, ()方式對(duì)電路故障最敏感的A.鏈?zhǔn)讲樵傿.計(jì)數(shù)器定時(shí)查詢C.獨(dú)立請(qǐng)求13.在獨(dú)立請(qǐng)求方式下,若有N 個(gè)設(shè)備,則()A.有一個(gè)總線請(qǐng)求信號(hào)和一個(gè)總線響應(yīng)信號(hào)B.有 N 個(gè)總線請(qǐng)求信號(hào)和N 個(gè)總線響應(yīng)信號(hào)C.有一個(gè)總線請(qǐng)求信號(hào)和N 個(gè)總線響應(yīng)信號(hào)14.在鏈?zhǔn)讲樵兎绞较?,若有N 個(gè)設(shè)備,則()A.有 N 條總線請(qǐng)求線B.無法確定有幾條總線請(qǐng)求線C.只有一條總線請(qǐng)求線15.系統(tǒng)總線中的數(shù)據(jù)線、地址線和控制線是根據(jù)()來劃分的。A.總線所處的位置B.總線的傳輸方向C.總線傳輸容21.總線復(fù)用方式可以().A.提高總線的傳輸帶寬B.增

5、加總線的功能C.減少總線號(hào)線的數(shù)量1.在做手術(shù)過程中,醫(yī)生常常將手伸出,等護(hù)士將手術(shù)刀遞上,待醫(yī)生握緊后,護(hù)士才松手,如果把醫(yī)生和護(hù)士看做是兩個(gè)通信模塊,上述一系列動(dòng)作相當(dāng)于_A_通信中的 _B 方式。5.一個(gè)總線傳輸周期包括 _、_、_和_四個(gè)階段。7.總線的通信控制主要解決_。通常 _、_、 _、和 _四種。15.總線的判優(yōu)控制可分為 _式和 _式兩種。6.異步通信與同步通信的主要區(qū)別是什么,說明通信雙方如何聯(lián)絡(luò)。1.存取周期是指 _。A.存儲(chǔ)器的寫入時(shí)間B.存儲(chǔ)器進(jìn)行連續(xù)寫操作允許的最短間隔時(shí)間C.存儲(chǔ)器進(jìn)行連續(xù)讀或?qū)懖僮魉试S的最短間隔時(shí)間3. 一個(gè) 16K×32 位的存儲(chǔ)器

6、,其地址線和數(shù)據(jù)線的總和是_。A.48B.46C.366.某計(jì)算機(jī)字節(jié)長是16 位,它的存儲(chǔ)容量是1MB,按字編址,它的尋址圍是_A.512KB.1MC.512KB8.某計(jì)算機(jī)字節(jié)長是32 位,它的存儲(chǔ)容量是256KB,按字編址,它的尋址圍是_。A.128KB.64KC.64KB9.某一 RAM 芯片,其容量為512 ×8 位,除電源和接地端外, 該芯片引出線的最少數(shù)目是_。17.下述說法中 _是正確的。A.半導(dǎo)體 RAM 信息可讀可寫,且斷電后仍能保持記憶B.半導(dǎo)體 RAM 是易失性 RAM ,而靜態(tài) RAM 中的存儲(chǔ)信息是不易失的C.半導(dǎo)體 RAM 是易失性 RAM,而靜態(tài) RA

7、M 只有在電源不掉電時(shí),所以信息是不易失的28.交叉編址的存儲(chǔ)器實(shí)質(zhì)是一種_存儲(chǔ)器,它能 _執(zhí)行 _獨(dú)立的讀 / 寫操作。A.模塊式,并行,多個(gè)B.模塊式,串行,多個(gè)C.整體式,并行,一個(gè)30.采用四體并行低位交叉存儲(chǔ)器,設(shè)每個(gè)體的存儲(chǔ)容量為32K×16位,存取周期為400ns ,在下述說法中 _是正確的。A. 在 0.1s,存儲(chǔ)器可向6位二進(jìn)制信息CPU 提供 2B. 在 0.1s,每個(gè)體可向CPU 提供 16位二進(jìn)制信息C. 在 0.4s,存儲(chǔ)器可向CPU 提供 26位二進(jìn)制信息32.主存和 CPU 之間增加高速緩沖存儲(chǔ)器的目的是_.A.解決 CPU 和主存之間的速度匹配問題B.

8、擴(kuò)大主存容量C.既擴(kuò)大主存容量,又提高存取速度33.在程序的執(zhí)行過程中,Cache 與主存的地址映射是由_。A.操作系統(tǒng)來管理的B.程序員調(diào)度的C.由硬件自動(dòng)完成的34.采用虛擬存儲(chǔ)器的目的是 _。A.提高主存的速度B.擴(kuò)大輔存的存取空間C.擴(kuò)大存儲(chǔ)器的尋址空間35.常用的虛擬存儲(chǔ)器尋址系統(tǒng)由_兩級(jí)存儲(chǔ)器組成。A.主存輔存B.Cache- 主存C.Cache- 輔存36.在虛擬存儲(chǔ)器中,當(dāng)程序正在執(zhí)行時(shí),由_完成地址映射。A.程序員B.編譯器C.操作系統(tǒng)52.Cache 的地址映像中, 若主存中的任一塊均可映射到Cache 的任一塊的位置上, 稱作 _。54、下列器件中存取速度最快的是_A.C

9、acheB.主存C.寄存器4.4.22、 _A_、 _B_、和 _C_組成三級(jí)存儲(chǔ)系統(tǒng),分級(jí)的目的是_D_。8、欲組成一個(gè) 32K×8位的存儲(chǔ)器,當(dāng)分別選用1K×4位, 16K×1 位, 2K×8 位的三種不同規(guī)格的存儲(chǔ)芯片時(shí),各需_A_、_B_和_C_片。9、欲組成一個(gè)64K×16 位的寄存器,若選用32K×8 位的存儲(chǔ)芯片,共需 _A_片;若選用 16×1 位的存儲(chǔ)芯片,則需_B_片;若選用 1K×4 位的存儲(chǔ)芯片共需 _C_片。19、緩存是設(shè)在 _A_和 _B_之間的一種存儲(chǔ)器,其速度_C_匹配,其容量與 _

10、D_有關(guān)。26、將主存地址映射到Cache 中定位稱為 _A_,將主存地址變換成Cache 地址稱為 _B_,當(dāng)新的主存塊需要調(diào)入 Cache 中,而它的可用位置又被占用時(shí),需根據(jù)_C_解決調(diào)入問題。27、主存和 Cache 的地址映像方法很多,常用的有_A_、_B_和_C_三種,在存儲(chǔ)管理上常用的替換算法是 _D_和 _E_。28.Cache 的命中率是指 _A_,命中率與 _B_有關(guān)。44.在寫操作時(shí),對(duì) Cache 與主存單元同時(shí)修改的方法稱為_A_,若每次只暫時(shí)寫入 Cache ,直到替換時(shí)才寫入主存的方法稱為_B_。4.4.313.什么是刷新?刷新有幾種方式?請(qǐng)簡要明之28.設(shè)有一個(gè)

11、具有 14 位地址和 8 位字長的存儲(chǔ)器, 試問該存儲(chǔ)器的存儲(chǔ)容量是多少?若存儲(chǔ)器用 1K×1 位 RAM 芯片組成,需要多少片,需要哪幾位地址做芯片選擇,如何選擇?29、 已知某 8 位機(jī)的主存采用半導(dǎo)體存儲(chǔ)器,其地址碼為18 位,采用 4K×4 位的靜態(tài) RAM 芯片組成該機(jī)所允許的最大主存空間,并選用模塊板形式,問:( 1)若每個(gè)模塊板為 32K×8 位,工序幾個(gè)模塊板?( 2)每個(gè)模塊板共有多少片 RAM 芯片?.( 3)主存共需要多少 RAM 芯片? CPU 如何選擇各模塊?如何選擇具體芯片(說明選用的器件及地址碼的分配)?5、主機(jī)與設(shè)備傳送數(shù)據(jù)時(shí),采用

12、,主機(jī)與設(shè)備是串行工作的。A.程序查詢方式B.中斷方式C.DMA 方式6、主機(jī)與 I/O 設(shè)備傳送數(shù)據(jù)時(shí),采用,CPU 的效率最高。A.程序查詢方式B.中斷方式C.DMA 方式8、中斷發(fā)生時(shí),程序計(jì)數(shù)器容的保護(hù)和更新,是由完成的。A.硬件啟動(dòng)B.進(jìn)棧指令和轉(zhuǎn)移指令C.訪存指令9、中斷向量地址是。A.子程序入口地址B.中斷服務(wù)程序入口地址C.中斷服務(wù)入口地址的地址13、DMA 方式。A.既然能用于高速外圍設(shè)備的信息傳送,也就能代替中斷方式B.不能取代中斷方式C.也能向 CPU 請(qǐng)求中斷處理數(shù)據(jù)傳送38、中斷服務(wù)程序的最后一條指令是。A.轉(zhuǎn)移指令B.出棧指令C.中斷返回指令2、I/O 的編址方式可

13、分為A和B兩大類,前者需有獨(dú)立的I/O 指令,后者可通過C指令和設(shè)備交換信息。3、I/O 和 CPU 之間不論是采用串行傳送還是并行傳送,它們之間的聯(lián)絡(luò)方式(定時(shí)方式)可分為、三種。.4、主機(jī)與設(shè)備交換信息的控制方式中,方式主機(jī)與設(shè)備是串行工作的,方式和方式主機(jī)與設(shè)備室并行工作的,且方式主程序與信息傳送是并行進(jìn)行的。7、如果 CPU 處于開中斷狀態(tài) ,一旦接受了中斷請(qǐng)求 ,CPU 就會(huì)自動(dòng) _A_,防止再次接受中斷。同時(shí)為了返回主程序斷點(diǎn), CPU 需將 _B_容存至 _C_中。中斷處理結(jié)束后,為了正確返回主程序運(yùn)行,并且允許接受新的中斷,必須回復(fù)_D_和 _E_。8、CPU 響應(yīng)中斷時(shí)要保護(hù)

14、現(xiàn)場,包括對(duì) _A_和 _B_的保護(hù) ,前者通過 _C_實(shí)現(xiàn),后者可通過_D_實(shí)現(xiàn)。9、一次中斷處理過程大致可分為_A_,_B_,_C_,和D_E等五個(gè)階段 .25.利用訪存指令與設(shè)備交換信息,這在 I/O 編址方式中稱為_A_.1、為什么外圍設(shè)備要通過接口與CPU 相連?接口有哪些功能?2、 I/O 的編址方式有幾種?各有何特點(diǎn)?3、 I/O 與主機(jī)交換信息由哪幾種控制方式?各有何特點(diǎn)?10、程序查詢方式和程序中斷方式都要由程序?qū)崿F(xiàn)外圍設(shè)備的輸入輸出,他們有何不同?12、以 I/O 設(shè)備的中斷處理過程為例,說明一次程序中斷的全過程。19.畫出單重中斷和多重中斷的處理流程,說明它們的不同之處.

15、1.下列書數(shù)最小的數(shù)為_。A. 101001二(52)C.2B 十六B.八2.下列數(shù)中最大的數(shù)為_A. 10010101二B. 227 八C. 96 十六8.某機(jī)字長 8 位,采用補(bǔ)碼形式(其中1 為為符號(hào)位 ),則機(jī)器數(shù)所能表示的圍是 _。15. X 補(bǔ) 1.000 0 ,它代表的真值是 _A.-0B.-1C.+130、1MB=_字節(jié)A110B.220C.23032.若要表示 0 999 中的任意一個(gè)十進(jìn)制數(shù) ,最少需位二進(jìn)制數(shù) .A.6B.8C.10D.100054.設(shè)寄存器容為 10000000,若它等于 0,則為。A.原碼B.補(bǔ)碼.C.反碼D.移碼73.在浮點(diǎn)機(jī)中,判斷原碼規(guī)格化形式的

16、原則是。A.尾數(shù)的符號(hào)位與第一數(shù)位不同B.尾數(shù)的第一數(shù)位為1,數(shù)符任意C.尾數(shù)的符號(hào)位與第一數(shù)位相同D.階符與數(shù)符不同74.在浮點(diǎn)機(jī)中,判斷補(bǔ)碼規(guī)格化形式的原則是。A.尾數(shù)的第一數(shù)位為1,數(shù)符任意B.尾數(shù)的符號(hào)位與第一數(shù)位相同C.尾數(shù)的符號(hào)位與第一數(shù)位不同92.在浮點(diǎn)機(jī)中是隱含的。A.階碼B.數(shù)符C.尾數(shù)D.基數(shù)108.在各種尾數(shù)舍入方法中,平均誤差最大的是。A.截?cái)喾˙.恒置“1”法C.0 舍 1 入法D.恒置“0”法109.浮點(diǎn)數(shù)舍入處理的方法除了0 舍 1 入法外,還有法。A.末位恒置“0”B.末位恒置“1”C.末位加 1D.末位減 11.計(jì)算機(jī)中廣泛應(yīng)用A 進(jìn)制數(shù)進(jìn)行運(yùn)算、存儲(chǔ)和傳遞,

17、其主要理由是B。2.在整數(shù)定點(diǎn)機(jī)中,機(jī)器數(shù)為補(bǔ)碼,字長8 位(含 2 位符號(hào)位),則所能表示的十進(jìn)制數(shù)圍為 A 至 B,前者的補(bǔ)碼形式為C,后者的補(bǔ)碼形式為D。5.某整數(shù)定點(diǎn)機(jī),字長8 位(含位符號(hào)位),當(dāng)機(jī)器數(shù)分別采用原碼、補(bǔ)碼、.反碼及無符號(hào)數(shù)時(shí), 其對(duì)應(yīng)的真值圍分別為A、B、C 和 D(均用十進(jìn)制數(shù)表示) 。26.移碼常用來表示浮點(diǎn)數(shù)的A 部分,移碼和補(bǔ)碼除符號(hào)位B 外,其他各位 C。31.最少需用 A 位二進(jìn)制數(shù)可表示任一五位長的十進(jìn)制數(shù)。40.設(shè)浮點(diǎn)數(shù)字長為 16 位,(其中階符位,階碼5 位,數(shù)符 1 位,尾數(shù) 9 位),對(duì)應(yīng)十進(jìn)制數(shù) 87 的浮點(diǎn)規(guī)格化補(bǔ)碼形式為A,若階碼采用移碼

18、,尾數(shù)采用補(bǔ)碼,則機(jī)器數(shù)形式為B。53.設(shè) x25 ,則xx 補(bǔ) =A ,322=B,xx 補(bǔ) =D 。=C ,補(bǔ)4 補(bǔ)61.已知寄存器位數(shù)為8 位,機(jī)器數(shù)取位符號(hào)位, 設(shè)其容為 11110101 當(dāng)它代表無符號(hào)數(shù)時(shí),邏輯左移一位后得A,邏輯右移一位后得B。當(dāng)它代表補(bǔ)碼時(shí),算術(shù)左移一位后得C,算術(shù)右移一位后得D。67.正數(shù)原碼左移時(shí), A 位不變,高位丟1,結(jié)果 B,右移時(shí)低位丟C,結(jié)果引起誤差。負(fù)數(shù)原碼左移時(shí),D 位不變,高位丟,結(jié)果E,右移時(shí)低位丟F,結(jié)果正確。73.兩個(gè) + 位(含位符號(hào)位)的原碼在機(jī)器中作一位乘運(yùn)算,共需做A 次 B操作,最多需做C 次 D 操作,才能得到最后的乘積,乘

19、積的符號(hào)位需E。78.在補(bǔ)碼除法中,設(shè) x 補(bǔ) 為被除數(shù), y 補(bǔ) 為除數(shù)。除法開始時(shí),若 x 補(bǔ) 和 y 補(bǔ)同號(hào),需做 A 操作,得余數(shù)R 補(bǔ) ,若 R 補(bǔ) 和 y 補(bǔ) 異號(hào),上商B,再做 C 操作。若機(jī)器數(shù)為 8 位(含 1 位符號(hào)位),共需商 D 次,且最后一次上商E。84.在浮點(diǎn)加減運(yùn)算中,對(duì)階時(shí)需A 階向 B 階看齊,即小階的尾數(shù)向C 位移,每移一位,階碼 D,直到兩數(shù)的階碼相等為止。88.運(yùn)算器能進(jìn)行 A 運(yùn)算,運(yùn)算器常需要有三個(gè)寄存器,稱為B、C、D。.90.浮點(diǎn)運(yùn)算器由 A 和 B 組成,它們都是C 運(yùn)算器。前者只要求能執(zhí)行D 運(yùn)算,而后者要求能進(jìn)行E 運(yùn)算。92.按信息的傳送

20、方式分,運(yùn)算器可分A、B、C 三種結(jié)構(gòu)。其中D 最省器材, E運(yùn)算速度最快。94.為提高運(yùn)算器的速度,通??刹捎肁、B 和 C 三種方法。106.運(yùn)算器通常都設(shè)有反映A 狀態(tài)的寄存器,利用該寄存器的容可以提供B,以實(shí)現(xiàn)程序的 C。109.若移碼的符號(hào)為1,則該數(shù)為 A 數(shù);若符號(hào)為 0,則為 B 數(shù)。27.原碼兩位乘法中,部分積需采用幾位符號(hào)位,為什么?32.寫出浮點(diǎn)補(bǔ)碼規(guī)格化形式,當(dāng)尾數(shù)出現(xiàn)什么形式是需規(guī)格化?如何規(guī)格化?1.指令系統(tǒng)中采用不同尋址方式的目的主要是()A.可降低指令譯碼難度B.縮短指令字長,擴(kuò)大尋址空間,提高編程靈活性C.實(shí)現(xiàn)程序控制3.一地址指令中,為完成兩個(gè)數(shù)的算法運(yùn)算,

21、除地址譯碼指明的一個(gè)操作數(shù)外,另一個(gè)數(shù)常采用()A.堆棧尋址方式B,立即尋地址方式C.隱含尋址方式5.操作數(shù)在寄存器中的尋址方式稱為()尋址A.直接B.寄存器直接C.寄存器間接7.變址尋址方式中,操作數(shù)的有效地址是().A.基址寄存器容加上形式地址(位移量)B.程序計(jì)數(shù)器容加上形式地址C.變址寄存器容加上形式地址13.堆棧尋址方式中,設(shè)A 為累加器, SP 為堆棧指示器, M SP 為 SP 指示的棧頂單元,如果進(jìn)棧操作的動(dòng)作順序是(SP-1) SP, ( A) M SP ,那么出棧操作的動(dòng)作順序應(yīng)為。A.( M SP ) A ,(SP)+1 SPB.(SP)+1 SP,( M SP ) AC

22、. (SP)-1 SP,( M SP )A15.設(shè)變址寄存器為 X,形式地址為 D,某機(jī)具有先間址后變址的尋址方式,則這種尋址方式的有效地址為。A.EA=(X)+DB.EA=(X)+(D)C.EA=(X)+D)19.指令的尋址方式有順序和跳躍兩種,采用跳躍尋址方式可以實(shí)現(xiàn)。A程序浮動(dòng)B程序的無條件轉(zhuǎn)移和浮動(dòng)C程序的條件轉(zhuǎn)移和無條件轉(zhuǎn)移24.直接、間接、立即三種尋址方式指令的執(zhí)行速度,由快至慢的排序是。A直接、立即、間接B、直接、間接、立即C立即、直接、間接26.為了縮短指令中地址碼的位數(shù),應(yīng)采用()尋址A.立即數(shù)B.寄存器C.直接30.設(shè)機(jī)器字長為16 位,存儲(chǔ)器按字節(jié)編址,CPU 讀取一條單

23、字長指令后,PC.值自動(dòng)加()A.1B.2C.434.轉(zhuǎn)移指令的主要操作是()A改變程序計(jì)數(shù)器PC 的值B改變地址寄存器的值C改變程序計(jì)數(shù)器的值和堆棧指針SP 的值38.下列()是錯(cuò)誤的A為了充分利用存儲(chǔ)器空間,指令的長度通??扇∽止?jié)的整數(shù)倍B一地址指令是固定長度的指令C單字長指令可加快取指令的速度2.在非立即尋址的一地址格式指令中,其中一個(gè)操作數(shù)通過指令的地址字段安排在()或()中。12.堆棧尋址需在CPU 設(shè)計(jì)一個(gè)專用的寄存器,成為(),其容是()17.某機(jī)采用三地址格式指令,其能完成50 中操作,若機(jī)器可在1K 地址圍間接尋址,則指令字長應(yīng)取()位,其中操作碼占()位,地址碼占()位。2

24、2.某機(jī)指令字長16 位,每個(gè)操作數(shù)的地址碼長6 位,設(shè)操作碼長度固定,指令分為零地址、一地址和二地址三種格式。若零地址指令有P 種,一地址指令有Q 種,則二地址指令最多有()種。若按長度操作碼考慮,則二地址指令最多允許有()種。24.RISC的英文全名是(),它的中文含義是() ;CISC的英文全名是(),它的中文含義是()。26.操作數(shù)由指令直接給出的尋址方式為()。32.操作數(shù)的地址在寄存器中的尋址方式是()。35.在寄存器尋址中,指令的地址碼給出(),而操作數(shù)在()中。6.若機(jī)器采用三地址格式訪存指令,試問完成一條加法指令共需訪問幾次存儲(chǔ)器?若該機(jī)共能完成 54 種操作,操作數(shù)可在 1

25、K 地址圍尋址,試畫出該機(jī)器的指令格式。.18.RISC指令系統(tǒng)具有哪些主要特點(diǎn)?2. 控制器的全部功能是。A產(chǎn)生時(shí)序信差B從駐村去除指令并完成執(zhí)行操作碼譯碼C從駐村去除指令、分析指令并產(chǎn)生有關(guān)的操作控制信號(hào)3. 指令周期是。ACPU 執(zhí)行一條指令的時(shí)間B CPU 從主存取出一條指令的時(shí)間C CPU 從主存取出一條指令加上執(zhí)行這條指令的時(shí)間5.中斷標(biāo)志觸發(fā)器用于。A.想 CPU發(fā)布中斷請(qǐng)求B.指示 CPU 是否進(jìn)入中斷周期C.開放或關(guān)閉中斷系統(tǒng)8. 向量中斷是。A外設(shè)提出中斷B由硬件形成中斷服務(wù)程序入口地址C由硬件形成向量地址,再由向量地址找到中斷服務(wù)程序入口地址9.程序計(jì)數(shù)器的位數(shù)取決于。A

26、存儲(chǔ)器的容量B。機(jī)器字長C。指令字長13.指令寄存器的位數(shù)取決于。A存儲(chǔ)器的容量B。指令字長C。機(jī)器字長16.程序計(jì)數(shù)器 PC 屬于。A運(yùn)算器B??刂破鰿。存儲(chǔ)器20.CPU 中的通用寄存器。A只能存放數(shù)據(jù),不能存放地址B可以存放數(shù)據(jù)和地址C可以存放數(shù)據(jù)和地址,還可以代替指令寄存器21.某機(jī)有司機(jī)中斷, 優(yōu)先級(jí)從高到低為1 2 34.若將優(yōu)先級(jí)順序修改, 改后 1級(jí)中斷的屏蔽字為 1011.2級(jí)中斷的屏蔽字為1111 , 3 級(jí)中斷的屏蔽字為0014,4 級(jí)中斷的屏蔽字為 0001 ,再修改后的修仙記序從高到低為。A3214B.1 3 4 2C。21 348.4.24. 在 CPU 中,指令寄

27、存器的作用是A ,其位數(shù)取決B,程序計(jì)數(shù)器的作用是C,其位數(shù)取決于D。20.柔和指令周期的第一步必定是A周期。36.若采用軟件查詢的方法形成中斷服務(wù)程序的入口地址,則CPU 在中斷周期完成A ,B和C操作。.37. 中斷判優(yōu)可通過A 和 B 實(shí)現(xiàn),前者速度更快。38.中斷服務(wù)程序入口地址可通過A 和B 尋找。40.某機(jī)有四個(gè)中斷源,優(yōu)先操作按1 2 3 4 降序排列,弱想將中斷處理次序改為3 14 2 ,則 1234 中斷源對(duì)應(yīng)的屏蔽字分別是A 、 B、C和D。24.中斷處理過程中為什么要中斷判優(yōu)?有幾種方法實(shí)現(xiàn)?若想改變?cè)ǖ膬?yōu)先級(jí)順序,可采取什么措施?25.中斷處理過程中保護(hù)現(xiàn)場需要完成哪

28、些操作?如何實(shí)現(xiàn)?27.什么是多重中斷?實(shí)現(xiàn)多重中斷有無條件約束?29.什么叫屏蔽字?如何設(shè)置屏蔽字?1同步控制是()A只適用于 CPU 控制的方式B.由統(tǒng)一的時(shí)序信號(hào)控制的方式C所有指令執(zhí)行時(shí)間都相同的方式2.異步控制常用于()ACPU 訪問外圍設(shè)備B微程序控制器中C微型機(jī)的 CPU 控制中5.計(jì)算機(jī)操作的最小單位時(shí)間是()A時(shí)鐘周期B.指令周期C.CPU周期7.一個(gè)節(jié)拍信號(hào)的寬度是指()A.指令周期B.機(jī)器周期C.時(shí)鐘周期9.在取指令操作后,程序計(jì)數(shù)器中存放的是().A.當(dāng)前指令的地址B.程序中指令的數(shù)量C.下一條指令的地址10.直接尋址的無條件轉(zhuǎn)移指令功能是將指令中的地址碼送入()APC

29、B.地址寄存器C.累加器14.在單總線結(jié)構(gòu)的 CPU 中,連接在總線上的多個(gè)部件()A.某一時(shí)刻只有一個(gè)可以向總線發(fā)送數(shù)據(jù),并且只有一個(gè)可以從總線接收數(shù)據(jù)B.某一時(shí)刻只有一個(gè)可以向總線發(fā)送數(shù)據(jù),但可以有多個(gè)同時(shí)從總線接收數(shù)據(jù)C.可以有多個(gè)同時(shí)向總線發(fā)送數(shù)據(jù),并且可以有多個(gè)同時(shí)從總線接收數(shù)據(jù)19.在間址周期中()A所有指令的間址操作都是相同的B.凡是存儲(chǔ)器間接尋址的指令,它們的操作都是相同的C對(duì)于存儲(chǔ)器間接尋址或寄存器間接尋址的指令,它們的操作是不同的4、 控制器的控制方式_、 _、 _和四類。7控制器在生成各種控制信號(hào)時(shí),必須按照一定的 _進(jìn)行, 以便對(duì)各種操作實(shí)施時(shí)間上的控制。8同步控制是。

30、9異步控制是。10聯(lián)合控制是。19假設(shè)進(jìn)棧操作是先存數(shù)據(jù)再修改堆棧指針SP,則進(jìn)入中斷的第一個(gè)微操作是_。20控制單元的輸入信號(hào)可來自、 _和 _。1.什么是計(jì)算機(jī)的主頻,主頻和機(jī)器周期有什么關(guān)系?6.圖 9.10 所示是雙總線結(jié)構(gòu)的機(jī)器。圖中IR 為指令寄存器, PC 為程序計(jì)數(shù)器,MAR 為存儲(chǔ)器地址寄存器, M 為主存(受 R/W 信號(hào)控制), MDR 為存儲(chǔ)器數(shù)據(jù)寄存器, R0 、 R1 、 R 2 、 R 3 、X、Y 均為寄存器, ALU 由正、負(fù)控制信號(hào)決定完成何種操作,控制信號(hào)G 控制一個(gè)門電路。此外,線上標(biāo)注有控制信號(hào),如Yi表.示寄存器Y 的輸入控制信號(hào), R i0表示寄存器 R1 的輸入控制信號(hào),未標(biāo)字符的線為直通線,不收控制。ADD R 2 , R0 指令完成( R 2 )+( R 0 )R 2 的操作,畫出其指令周期信息流程圖(假設(shè)指令的地址已放在PC 中),列

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論