




版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、9實訓(xùn)6:LED數(shù)碼管驅(qū)動電路設(shè)計與實現(xiàn)項目編號Item No.06項目名稱ItemLED數(shù)碼管驅(qū)動電路設(shè)計訓(xùn)練對象Class微電子技術(shù)專業(yè)學時Time4課程名稱Course可編程邏輯器件應(yīng)用教材TextbookCPLD/FPGA應(yīng)用技術(shù)目 的Objective1.熟練使用Quartus II,掌握整個CPLD/FPGA開發(fā)流程;2.掌握LED數(shù)碼管靜態(tài)顯示的Verilog HDL設(shè)計方法;3掌握LED數(shù)碼管動態(tài)顯示的Verilog HDL設(shè)計方法實訓(xùn)2 LED數(shù)碼管驅(qū)動電路設(shè)計與實現(xiàn)一、實訓(xùn)設(shè)備、工具與要求1實訓(xùn)設(shè)備、工具PC電腦、FPGA開發(fā)系統(tǒng)、Quartus II應(yīng)用軟件。 2實訓(xùn)要求
2、 每位學生獨立完成項目的制作并撰寫實訓(xùn)報告; 項目制作完成后由制作者按“驗收標準”測試功能與參數(shù),指導(dǎo)教師驗收并登記成績; 項目經(jīng)指導(dǎo)教師驗收后,由學生將全部實驗設(shè)備整理后交指導(dǎo)教師驗收并登記; 實訓(xùn)結(jié)束后1周內(nèi)交實訓(xùn)報告。二、實訓(xùn)涉及的基本知識1.請畫出七段LED數(shù)碼管顯示電路的輸入輸出結(jié)構(gòu)七段LED數(shù)碼管顯示電路in0in1in2in3abcdefgabcdefgdp2.列表描述共陰七段數(shù)碼顯示電路的輸入輸出關(guān)系和顯示結(jié)果? 七段數(shù)碼管顯示電路輸入七段數(shù)碼管顯示電路輸出LED顯示字形in3 in2 in1 in0gfedcba00000111111000010000110100101011
3、0112001110011113010011001104010111011015011011111006011100001117100011111118100111001119三、實訓(xùn)綜合電路(七段譯碼器電路框圖)動態(tài)顯示電路框圖:模10計數(shù)單個數(shù)碼管顯示電路框圖:四、實訓(xùn)步驟1. 閱讀Altera CyclongII 開發(fā)系統(tǒng)用戶手冊,畫出七段數(shù)碼管的電路圖和連接引腳。信號clkrstled6led5led4led3led2led1led0scan3scan2scan1scan0引腳89907374758385868797100102104值8687737475153818283969810
4、01022.設(shè)計應(yīng)用工程,將十進制的0-9的BCD碼轉(zhuǎn)換成七段數(shù)碼管的顯示碼(組合邏輯電路)七段LED數(shù)碼管顯示電路的Verilog代碼:module qiduan_0(cnt,led);input3:0cnt;output6:0led;reg6:0led;always(cnt)begincase(cnt)4'b0001:led=7'b0000110;4'b0010:led=7'b1011011;4'b0011:led=7'b1001111;4'b0100:led=7'b1100110;4'b0101:led=7'
5、b1101101;4'b0110:led=7'b1111100;4'b0111:led=7'b0000111;4'b1000:led=7'b1111111;4'b1001:led=7'b1101111;4'b1010:led=7'b1110111;default:led=7'b0111111;endcaseendendmodule七段LED數(shù)碼管顯示電路仿真波形圖:3. 設(shè)計應(yīng)用工程,四個數(shù)碼管依次靜態(tài)顯示“1”、“2”、“3”、“4”; module led_1(a,led);input1:0a;outp
6、ut10:0led;reg10:0led;always(a)beginif(a=2'b00)led<=11'b00010000110;else if(a=2'b01)led<=11'b00101011011;else if(a=2'b10)led<=11'b01001001111;elseled<=11'b10001100110;endendmodule4. 設(shè)計應(yīng)用工程,單個數(shù)碼管完成從模10計數(shù)功能;分頻器:module fenpin25(clk,rst,clk_1hz);inputclk;inputrst;o
7、utputclk_1hz;regclk_1hz;reg23:0cnt;always(posedge clk or posedge rst)beginif(rst=1'b1)cnt<=24'd0;else if(cnt=13107119)begincnt<=24'd0;clk_1hz<=clk_1hz;endelsecnt<=cnt+1;endendmodule十進制計數(shù)器:module cnt10(rst,clk,cnt);inputrst,clk;output3:0cnt;reg3:0cnt;always(posedgeclk)beginif(
8、rst=1'b0)cnt<=4'b000;else if(cnt=4'd9)cnt<=4'b000;elsecnt<=cnt+1;endendmodule十進制計數(shù)器仿真波形圖:LED譯碼器:module qiduan(cnt,led,scan);input3:0cnt;output6:0led;output3:0scan;reg6:0led;wire3:0scan;assign scan=4'b0001;always(cnt)begincase(cnt)4'b0001:led=7'b0000110;4'b001
9、0:led=7'b1011011;4'b0011:led=7'b1001111;4'b0100:led=7'b1100110;4'b0101:led=7'b1101101;4'b0110:led=7'b1111100;4'b0111:led=7'b0000111;4'b1000:led=7'b1111111;4'b1001:led=7'b1101111;4'b1010:led=7'b1110111;default:led=7'b0111111;endc
10、aseendendmoduleLED譯碼器仿真波形圖:頂層電路Verilog HDL代碼:module cnt10led(rst,clk,led,scan);inputrst;inputclk;output6:0led;output3:0scan;wire3:0cnt;wire6:0led;wire3:0scan;fenpin25u0(.clk(clk),.rst(rst),.clk_1hz(clk_1hz);cnt10u1(.clk(clk_1hz),.rst(rst),.cnt(cnt);qiduanu2(.cnt(cnt),.led(led),.scan(scan);endmodule框
11、圖:5. 設(shè)計應(yīng)用工程,LED數(shù)碼管動態(tài)顯示“1,2,3,4”,完成Verilog HDL設(shè)計;分頻器:module div24(clk,rst,sclk);inputrst;inputclk;outputsclk;wiresclk;reg23:0cnt;always(posedge clk)beginif(rst=1'b0)cnt<=24'd0;elsecnt<=cnt+1;endassign sclk=cnt23;endmodule二位計數(shù)器:module cnt2(sclk,rst,cnt);inputsclk;inputrst;output1:0cnt;re
12、g1:0cnt;always(posedge sclk)beginif (rst=1'b0)cnt<=2'b00;elsecnt<=cnt+1;endendmodule二位計數(shù)器仿真波形圖:LED譯碼器:module ledyima(cnt,led);input1:0cnt;output10:0led;reg10:0led;always(cnt)begincase(cnt)2'b00:led=11'b00010000110;2'b01:led=11'b00101011011;2'b10:led=11'b01001001111;2'b11:led=11'b10001100110;endcaseendendmoduleLED譯碼器仿真波形圖:頂層電路Verilog HDL代碼:module led_0(clk,rst,led);inputclk;inputrs
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 種子行業(yè)競爭格局與戰(zhàn)略選擇考核試卷
- 藤制品市場營銷渠道建設(shè)考核試卷
- 生物技術(shù)在食品安全生物技術(shù)檢測中的應(yīng)用考核試卷
- 豆類種植的農(nóng)業(yè)科技創(chuàng)新能力提升考核試卷
- 竹筍采集技術(shù)及其保鮮處理考核試卷
- 稻谷加工產(chǎn)品市場分析與預(yù)測考核試卷
- 呼吸窘迫護理
- 環(huán)保設(shè)備研發(fā)、生產(chǎn)、銷售、運營與市場調(diào)研合同
- 培訓(xùn)活動簡報
- 節(jié)能減排技術(shù)標準共同制定與推廣合同
- 2024年官方獸醫(yī)考試題庫及參考答案
- 慢性腎臟病肌少癥診斷治療與預(yù)防專家共識(2024年版)解讀
- 中建消防專項施工方案
- 污水處理工程的安全管理考核試卷
- 口腔正畸學??荚囶}+參考答案
- 2024年黑龍江齊齊哈爾市紀委監(jiān)委擇優(yōu)調(diào)入人員10人管理單位遴選500模擬題附帶答案詳解
- 網(wǎng)絡(luò)系統(tǒng)集成(項目式微課版)-課程標準
- 2023年國家知識產(chǎn)權(quán)局知識產(chǎn)權(quán)檢索咨詢中心招聘筆試真題
- 人力資源管理:基于創(chuàng)新創(chuàng)業(yè)視角學習通超星期末考試答案章節(jié)答案2024年
- 2024年國家公務(wù)員考試《行測》真題卷(地市卷)-答案和解析
- 2024年注冊安全工程師真題答案與解析【法規(guī)】
評論
0/150
提交評論