DDS模塊使用說明_第1頁
DDS模塊使用說明_第2頁
DDS模塊使用說明_第3頁
DDS模塊使用說明_第4頁
DDS模塊使用說明_第5頁
已閱讀5頁,還剩3頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、DDS1模塊功能:DDS模塊主要采用AD9850、AD812、125MHz有源晶振等器件,DDS是新一代的信號(hào)產(chǎn)生方式,它把一系列數(shù)字量形式的信號(hào)通過DAC轉(zhuǎn)換成模擬量形式的信息。它的工作方式是利用高速存儲(chǔ)器作查詢表,然后通過高速DAC產(chǎn)生已經(jīng)用數(shù)字形式存入的波形。與其他頻率合成方法相比,DDS具有頻率轉(zhuǎn)換時(shí)間短、頻率分辨率高、輸出相位連續(xù)、可編程、全數(shù)字化儀與集成等突出優(yōu)點(diǎn)。本模塊原理圖見圖1。2.主要器件:AD9850:(a潞件功能:AD9850是AD公司生產(chǎn)的采用先進(jìn)的CMOS技術(shù)的直接頻率合成器,主要由可編程DDS系統(tǒng)、高性能模數(shù)變換器DAC和高速比擬器三局部構(gòu)成,能實(shí)現(xiàn)全數(shù)字編程控制

2、的頻率合成,并且有時(shí)鐘產(chǎn)生功能,能產(chǎn)生最高125MHz的時(shí)鐘頻率,功耗低。它采用32位的相位累加器將信號(hào)截?cái)喑?4位輸入到正弦查詢表,查詢表的輸出再被截?cái)喑?0位后輸入到DAC,DAC再輸出兩個(gè)互補(bǔ)的電流。DAC滿量程輸出電流通過一個(gè)外接電阻REST調(diào)節(jié),調(diào)節(jié)關(guān)系為Iset=32/(1.248V/RSET)。(b)器件引腳:AD9850引腳圖如圖2所示。D0-D7: 8比特?cái)?shù)據(jù)輸入端。這 是一個(gè)用于重復(fù)輸入32比特頻率 和8比特相位/控制字的8比特?cái)?shù) 據(jù)輸入端,D7是最高位,它還是 40比特串行數(shù)據(jù)輸入端口。DGND :數(shù)字電路地。DVDD :數(shù)字電路電源。W_CLK:控制字輸入時(shí)鐘。此時(shí) 鐘

3、用來控制并行或串行輸入頻率D3一D2一D1-LSB DO- DGND- DVDD- W_CLK- FQ_UD- CLKIN- AGND一 AVDD-Rset QOUTB一 QOUT-12345678910II1213142827262524232221201918171615D4-D5-D6-D7 MSB-DGND-DVDD-RESET-TOUT一 IOUTB一 AGND-AVDD-DACBL(NC)-VfNP-VINN/相位控制字FQ_UD:頻率更新時(shí)鐘。在此時(shí)鐘的上升沿,DDS將刷新已輸入到數(shù)據(jù)輸入存放器中的頻率或相位字,是輸入數(shù)據(jù)存放器歸。CLKIN:參考時(shí)鐘輸入。AGND:模擬電路地。

4、AVDD:模擬電路電源。RsetDAC外部電阻Rset連接處。QOUTB:輸出為補(bǔ)充,是比擬器的補(bǔ)充輸出。圖2QOUT:輸出為真。是比擬器的真正輸出。RESET:重新設(shè)置。IOUT:DAC的模擬電源輸出。IOUTB:DAC的互補(bǔ)模擬出。DACBL:DAC基準(zhǔn)線。是DAC基準(zhǔn)電壓參考。VINP:不轉(zhuǎn)換電平輸入。是比擬器的同相輸入。VINN:轉(zhuǎn)換電平輸入。是比擬器的反相輸入。(C)工作原理:AD9850有40位控制字,32位用于頻率控制,5位用于相位控制,1位用于電源休眠控制,2位用于選擇工作方式。這40位控制字可通過并行的方式或串行方式輸入到AD9850。并行輸入方式如圖3:DATA打* CLX

5、FQJD.cLK-TLrLrLrLrLrLrUvTLrLCOS OUTfVALIDDmHWFREQ(PHASE)圖3AD9850并行輸入工作時(shí)序圖在并行裝入方式中,通過8位總線D0-D7可將數(shù)據(jù)輸入到存放器,在重復(fù)5次之后再在FQUD上升沿把40位數(shù)據(jù)從輸入存放器裝入到頻率/相位數(shù)據(jù)存放器接著更新DDS輸出頻率和相位,同時(shí)把地址指針復(fù)位到第一個(gè)輸入存放器。在W_CLK的上升沿裝入8位數(shù)據(jù),并把指針指向下一個(gè)輸入存放器,連續(xù)W_CLK上升沿后,W_CLK的邊沿就不再起作用,直到復(fù)位信號(hào)或FQ_UD沿把地址指針復(fù)位到第一個(gè)存放器。用行方式如圖4:DATA-JWQ打卜2)!膽/%*W391FQUDJ

6、-L40»_CLKCTCLES圖4AD9850串行輸入工作時(shí)序圖在串行輸入方式,W_CLK上升沿把25引腳的一位數(shù)據(jù)串行移入,當(dāng)移動(dòng)40位后,用一個(gè)FQ_UD脈沖既可更新輸出頻率和相位。(2)AD812(a潞件功能:AD812是正、負(fù)電源供電的雙集成運(yùn)放。它部UT11包含兩個(gè)集成運(yùn)放,每個(gè)運(yùn)放的輸入和輸出電壓符-制1叵工口UT2G-IM2號(hào)可以相反。(b)器件引腳:AD812引腳圖如圖5所示OUT1:第1個(gè)運(yùn)放的輸出端-IN1:第1個(gè)運(yùn)放的負(fù)輸入端+IN1:第1個(gè)運(yùn)放的正輸入端V -:接負(fù)電源。V IN2:第2個(gè)運(yùn)放的負(fù)輸入端。+IN2:第2個(gè)運(yùn)放的正輸入端。OUT2:第2個(gè)運(yùn)放的輸出端。V +:接正電源。3接口說明開關(guān)量模塊的PCB圖如圖6,實(shí)物圖如圖7333nE匚匚rF3e-lj7一-量毒J WOM$a I40opfLg-7s5ii » i I】i-1110?一工J六一圖7實(shí)物圖中單片機(jī)模塊上的外圍接口說明如下:PWR:接電源。AGND:模擬信號(hào)地DGND:數(shù)字信號(hào)地。RST:重新設(shè)置。WCLK:控制字輸入時(shí)鐘。此時(shí)鐘用來控制并行或串行輸入頻率/相位控制字。FQUD:頻率更新時(shí)鐘。在此時(shí)鐘的上升沿,DDS將刷新已輸入到數(shù)據(jù)輸入存放器中的頻率或相位字,是輸入數(shù)據(jù)存放器歸。D0D7:8比特?cái)?shù)據(jù)輸入端。

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論