計(jì)算機(jī)組成原理期末考試習(xí)題與答案_第1頁
計(jì)算機(jī)組成原理期末考試習(xí)題與答案_第2頁
計(jì)算機(jī)組成原理期末考試習(xí)題與答案_第3頁
計(jì)算機(jī)組成原理期末考試習(xí)題與答案_第4頁
計(jì)算機(jī)組成原理期末考試習(xí)題與答案_第5頁
已閱讀5頁,還剩93頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、精品文檔計(jì)算機(jī)組成原理練習(xí)題一、 單項(xiàng)選擇題1CPU響應(yīng)中斷的時(shí)間是_C_。 A中斷源提出請求; B取指周期結(jié)束; C執(zhí)行周期結(jié)束; D間址周期結(jié)束。 2下列說法中_C_是正確的。 A加法指令的執(zhí)行周期一定要訪存; B加法指令的執(zhí)行周期一定不訪存; C指令的地址碼給出存儲(chǔ)器地址的加法指令,在執(zhí)行周期一定訪存; D指令的地址碼給出存儲(chǔ)器地址的加法指令,在執(zhí)行周期不一定訪存。 3垂直型微指令的特點(diǎn)是_C_。 A微指令格式垂直表示; B控制信號(hào)經(jīng)過編碼產(chǎn)生; C采用微操作碼; D采用微指令碼。 4基址尋址方式中,操作數(shù)的有效地址是_A_。 A基址寄存器內(nèi)容加上形式地址(位移量); B程序計(jì)數(shù)器內(nèi)容加

2、上形式地址; C變址寄存器內(nèi)容加上形式地址; D寄存器內(nèi)容加上形式地址。 5常用的虛擬存儲(chǔ)器尋址系統(tǒng)由_A_兩級(jí)存儲(chǔ)器組成。 A主存輔存; BCache主存; CCache輔存; D主存硬盤。 6DMA訪問主存時(shí),讓CPU處于等待狀態(tài),等DMA的一批數(shù)據(jù)訪問結(jié)束后,CPU再恢復(fù)工作,這種情況稱作_A_。 A停止CPU訪問主存; B周期挪用; CDMA與CPU交替訪問; DDMA。 7在運(yùn)算器中不包含_D_。 A狀態(tài)寄存器; B數(shù)據(jù)總線; CALU; D地址寄存器。 8計(jì)算機(jī)操作的最小單位時(shí)間是_A_。 A時(shí)鐘周期; B指令周期; CCPU周期;D中斷周期。 9用以指定待執(zhí)行指令所在地址的是_C

3、_。 A指令寄存器; B數(shù)據(jù)計(jì)數(shù)器; C程序計(jì)數(shù)器; D累加器。 10下列描述中_B_是正確的。 A控制器能理解、解釋并執(zhí)行所有的指令及存儲(chǔ)結(jié)果; B一臺(tái)計(jì)算機(jī)包括輸入、輸出、控制、存儲(chǔ)及算邏運(yùn)算五個(gè)單元; C所有的數(shù)據(jù)運(yùn)算都在CPU的控制器中完成; D以上答案都正確。 11總線通信中的同步控制是_B_。 A只適合于CPU控制的方式; B由統(tǒng)一時(shí)序控制的方式; C只適合于外圍設(shè)備控制的方式; D只適合于主存。 12一個(gè)16K×32位的存儲(chǔ)器,其地址線和數(shù)據(jù)線的總和是_B_。 A48; B46; C36; D32。 13某計(jì)算機(jī)字長是16位,它的存儲(chǔ)容量是1MB,按字編址,它的尋址范圍

4、是_A_。A512K; B1M; C512KB; D1MB。 14以下_B_是錯(cuò)誤的。A中斷服務(wù)程序可以是操作系統(tǒng)模塊; B中斷向量就是中斷服務(wù)程序的入口地址; C中斷向量法可以提高識(shí)別中斷源的速度; D軟件查詢法和硬件法都能找到中斷服務(wù)程序的入口地址。 15浮點(diǎn)數(shù)的表示范圍和精度取決于_C_ 。 A階碼的位數(shù)和尾數(shù)的機(jī)器數(shù)形式; B階碼的機(jī)器數(shù)形式和尾數(shù)的位數(shù); C階碼的位數(shù)和尾數(shù)的位數(shù); D階碼的機(jī)器數(shù)形式和尾數(shù)的機(jī)器數(shù)形式。 16響應(yīng)中斷請求的條件是_B_。 A外設(shè)提出中斷; B外設(shè)工作完成和系統(tǒng)允許時(shí); C外設(shè)工作完成和中斷標(biāo)記觸發(fā)器為“1”時(shí); DCPU提出中斷。 17以下敘述中_B

5、_是錯(cuò)誤的。 A取指令操作是控制器固有的功能,不需要在操作碼控制下完成; B所有指令的取指令操作都是相同的; C在指令長度相同的情況下,所有指令的取指操作都是相同的; D一條指令包含取指、分析、執(zhí)行三個(gè)階段。 18下列敘述中_A_是錯(cuò)誤的。 A采用微程序控制器的處理器稱為微處理器; B在微指令編碼中,編碼效率最低的是直接編碼方式; C在各種微地址形成方式中,增量計(jì)數(shù)器法需要的順序控制字段較短; DCMAR是控制器中存儲(chǔ)地址寄存器。 19中斷向量可提供_C_。 A被選中設(shè)備的地址; B傳送數(shù)據(jù)的起始地址; C中斷服務(wù)程序入口地址; D主程序的斷點(diǎn)地址。 20在中斷周期中,將允許中斷觸發(fā)器置“0”

6、的操作由_A_完成。 A硬件; B關(guān)中斷指令; C開中斷指令; D軟件。21馮·諾伊曼機(jī)工作方式的基本特點(diǎn)是_B_。 A多指令流單數(shù)據(jù)流; B按地址訪問并順序執(zhí)行指令; C堆棧操作; D存儲(chǔ)器按內(nèi)容選擇地址。 22程序控制類指令的功能是_C_。 A進(jìn)行主存和CPU之間的數(shù)據(jù)傳送; B進(jìn)行CPU和設(shè)備之間的數(shù)據(jù)傳送; C改變程序執(zhí)行的順序; D一定是自動(dòng)加+1。 23水平型微指令的特點(diǎn)是_A_。 A一次可以完成多個(gè)操作; B微指令的操作控制字段不進(jìn)行編碼; C微指令的格式簡短; D微指令的格式較長。 24存儲(chǔ)字長是指_B_。 A存放在一個(gè)存儲(chǔ)單元中的二進(jìn)制代碼組合; B存放在一個(gè)存儲(chǔ)單

7、元中的二進(jìn)制代碼位數(shù); C存儲(chǔ)單元的個(gè)數(shù); D機(jī)器指令的位數(shù)。 25CPU通過_B_啟動(dòng)通道。 A執(zhí)行通道命令; B執(zhí)行I/O指令; C發(fā)出中斷請求; D程序查詢。 26對(duì)有關(guān)數(shù)據(jù)加以分類、統(tǒng)計(jì)、分析,這屬于計(jì)算機(jī)在_C_方面的應(yīng)用。 A數(shù)值計(jì)算; B輔助設(shè)計(jì); C數(shù)據(jù)處理; D實(shí)時(shí)控制。 27總線中地址線的作用是_C_。 A只用于選擇存儲(chǔ)器單元; B由設(shè)備向主機(jī)提供地址; C用于選擇指定存儲(chǔ)器單元和I/O設(shè)備接口電路的地址; D即傳送地址又傳送數(shù)據(jù)。 28總線的異步通信方式_A_。 A不采用時(shí)鐘信號(hào),只采用握手信號(hào); B既采用時(shí)鐘信號(hào),又采用握手信號(hào); C既不采用時(shí)鐘信號(hào),又不采用握手信號(hào);

8、 D既采用時(shí)鐘信號(hào),又采用握手信號(hào)。 29存儲(chǔ)周期是指_C_。 A存儲(chǔ)器的寫入時(shí)間; B存儲(chǔ)器進(jìn)行連續(xù)寫操作允許的最短間隔時(shí)間; C存儲(chǔ)器進(jìn)行連續(xù)讀或?qū)懖僮魉试S的最短間隔時(shí)間; D指令執(zhí)行時(shí)間。 30在程序的執(zhí)行過程中,Cache與主存的地址映射是由_C_。 A操作系統(tǒng)來管理的; B程序員調(diào)度的; C由硬件自動(dòng)完成的; D用戶軟件完成。 31以下敘述_C_是正確的。 A外部設(shè)備一旦發(fā)出中斷請求,便立即得到CPU的響應(yīng); B外部設(shè)備一旦發(fā)出中斷請求,CPU應(yīng)立即響應(yīng); C中斷方式一般用于處理隨機(jī)出現(xiàn)的服務(wù)請求; D程序查詢用于鍵盤中斷。 32加法器采用先行進(jìn)位的目的是_C_ 。 A優(yōu)化加法器的

9、結(jié)構(gòu); B節(jié)省器材; C加速傳遞進(jìn)位信號(hào); D增強(qiáng)加法器結(jié)構(gòu)。 33變址尋址方式中,操作數(shù)的有效地址是_C_。 A基址寄存器內(nèi)容加上形式地址(位移量); B程序計(jì)數(shù)器內(nèi)容加上形式地址; C變址寄存器內(nèi)容加上形式地址; D寄存器內(nèi)容加上形式地址。 34指令寄存器的位數(shù)取決于_B_。 A存儲(chǔ)器的容量; B指令字長; C機(jī)器字長; D存儲(chǔ)字長。 35在控制器的控制方式中,機(jī)器周期內(nèi)的時(shí)鐘周期個(gè)數(shù)可以不相同,這屬于_A_。 A同步控制; B異步控制; C聯(lián)合控制; D人工控制。 36下列敘述中_B_是正確的。 A控制器產(chǎn)生的所有控制信號(hào)稱為微指令; B微程序控制器比硬連線控制器更加靈活;C微處理器的程

10、序稱為微程序; D指令就是微指令。 37CPU中的譯碼器主要用于_B_ 。 A地址譯碼; B指令譯碼; C選擇多路數(shù)據(jù)至ALU; D數(shù)據(jù)譯碼。 38直接尋址的無條件轉(zhuǎn)移指令功能是將指令中的地址碼送入_A_。 APC; B地址寄存器; C累加器; DALU。 39DMA方式的接口電路中有程序中斷部件,其作用是_C_。 A實(shí)現(xiàn)數(shù)據(jù)傳送; B向CPU提出總線使用權(quán); C向CPU提出傳輸結(jié)束; D發(fā)中斷請求。 40下列器件中存取速度最快的是_C_ 。 ACache; B主存; C寄存器; D輔存。41直接、間接、立即三種尋址方式指令的執(zhí)行速度,由快至慢的排序是_C_。 A直接、立即、間接; B直接、間

11、接、立即; C立即、直接、間接; D立即、間接、直接。 42存放欲執(zhí)行指令的寄存器是_D_。 AMAR; BPC; CMDR; DIR。 43在獨(dú)立請求方式下,若有N個(gè)設(shè)備,則_B_。 A有一個(gè)總線請求信號(hào)和一個(gè)總線響應(yīng)信號(hào); B有N個(gè)總線請求信號(hào)和N個(gè)總線響應(yīng)信號(hào); C有一個(gè)總線請求信號(hào)和N個(gè)總線響應(yīng)信號(hào); D有N個(gè)總線請求信號(hào)和一個(gè)總線響應(yīng)信號(hào)。 44下述說法中_C_是正確的。 A半導(dǎo)體RAM信息可讀可寫,且斷電后仍能保持記憶; B半導(dǎo)體RAM是易失性RAM,而靜態(tài)RAM中的存儲(chǔ)信息是不易失的; C半導(dǎo)體RAM是易失性RAM,而靜態(tài)RAM只有在電源不掉時(shí),所存信息是不易失的。 45DMA訪

12、問主存時(shí),向CPU發(fā)出請求,獲得總線使用權(quán)時(shí)再進(jìn)行訪存,這種情況稱作_B_。 A停止CPU訪問主存; B周期挪用; CDMA與CPU交替訪問; DDMA。 46計(jì)算機(jī)中表示地址時(shí),采用_D_ 。 A原碼; B補(bǔ)碼; C反碼; D無符號(hào)數(shù)。 47采用變址尋址可擴(kuò)大尋址范圍,且_C_。 A變址寄存器內(nèi)容由用戶確定,在程序執(zhí)行過程中不可變; B變址寄存器內(nèi)容由操作系統(tǒng)確定,在程序執(zhí)行過程中可變; C變址寄存器內(nèi)容由用戶確定,在程序執(zhí)行過程中可變; D變址寄存器內(nèi)容由操作系統(tǒng)確定,在程序執(zhí)行過程不中可變; 48由編譯程序?qū)⒍鄺l指令組合成一條指令,這種技術(shù)稱做_C_。 A超標(biāo)量技術(shù); B超流水線技術(shù);

13、C超長指令字技術(shù); D超字長。 49計(jì)算機(jī)執(zhí)行乘法指令時(shí),由于其操作較復(fù)雜,需要更多的時(shí)間,通常采用_C_控制方式。 A延長機(jī)器周期內(nèi)節(jié)拍數(shù)的; B異步; C中央與局部控制相結(jié)合的; D同步; 50微程序放在_B_中。 A存儲(chǔ)器控制器; B控制存儲(chǔ)器; C主存儲(chǔ)器; DCache。 51在CPU的寄存器中,_B_對(duì)用戶是完全透明的。 A程序計(jì)數(shù)器; B指令寄存器; C狀態(tài)寄存器; D通用寄存器。 52運(yùn)算器由許多部件組成,其核心部分是_B_。 A數(shù)據(jù)總線; B算術(shù)邏輯運(yùn)算單元; C累加寄存器; D多路開關(guān)。 53DMA接口_B_。 A可以用于主存與主存之間的數(shù)據(jù)交換; B內(nèi)有中斷機(jī)制; C內(nèi)有

14、中斷機(jī)制,可以處理異常情況; D內(nèi)無中斷機(jī)制 54CPU響應(yīng)中斷的時(shí)間是_C_。 A中斷源提出請求; B取指周期結(jié)束; C執(zhí)行周期結(jié)束; D間址周期結(jié)束。 55直接尋址的無條件轉(zhuǎn)移指令功能是將指令中的地址碼送入_A_。 APC; B地址寄存器; C累加器; DALU。 56三種集中式總線控制中,_A_方式對(duì)電路故障最敏感。 A鏈?zhǔn)讲樵儯?B計(jì)數(shù)器定時(shí)查詢; C獨(dú)立請求; D以上都不對(duì)。 57一個(gè)16K×32位的存儲(chǔ)器,其地址線和數(shù)據(jù)線的總和是_B_。 A48; B46; C36; D32 58以下敘述中錯(cuò)誤的是_B_。 A指令周期的第一個(gè)操作是取指令; B為了進(jìn)行取指令操作,控制器需

15、要得到相應(yīng)的指令; C取指令操作是控制器自動(dòng)進(jìn)行的; D指令第一字節(jié)含操作碼。 59主存和CPU之間增加高速緩沖存儲(chǔ)器的目的是_A_。 A解決CPU和主存之間的速度匹配問題; B擴(kuò)大主存容量; C既擴(kuò)大主存容量,又提高了存取速度; D擴(kuò)大輔存容量。 60以下敘述_A_是錯(cuò)誤的。 A一個(gè)更高級(jí)的中斷請求一定可以中斷另一個(gè)中斷處理程序的執(zhí)行; BDMA和CPU必須分時(shí)使用總線; CDMA的數(shù)據(jù)傳送不需CPU控制; DDMA中有中斷機(jī)制。61一條指令中包含的信息有_C_ 。 A操作碼、控制碼; B操作碼、向量地址; C操作碼、地址碼。 62在各種異步通信方式中,_C_速度最快。 A全互鎖; B半互鎖

16、; C不互鎖。 63一個(gè)512KB的存儲(chǔ)器,其地址線和數(shù)據(jù)線的總和是_C_。 A17; B19; C27。 64在下列因素中,與Cache的命中率無關(guān)的是 _C_。 ACache塊的大??; BCache的容量; C主存的存取時(shí)間。 65在計(jì)數(shù)器定時(shí)查詢方式下,若計(jì)數(shù)從0開始,則_A_。 A設(shè)備號(hào)小的優(yōu)先級(jí)高; B每個(gè)設(shè)備使用總線的機(jī)會(huì)相等; C設(shè)備號(hào)大的優(yōu)先級(jí)高。 66Cache的地址映象中,若主存中的任一塊均可映射到Cache內(nèi)的任一塊的位置上,稱作_B_ 。 A直接映象; B全相聯(lián)映象; C組相聯(lián)映象。 67中斷服務(wù)程序的最后一條指令是_C_。 A轉(zhuǎn)移指令; B出棧指令; C中斷返回指令。

17、 68微指令操作控制字段的每一位代表一個(gè)控制信號(hào),這種微程序的控制(編碼)方式是_B_。 A字段直接編碼; B直接編碼; C混合編碼。 69在取指令操作之后,程序計(jì)數(shù)器中存放的是_C_。 A當(dāng)前指令的地址; B程序中指令的數(shù)量; C下一條指令的地址。 70以下敘述中_A_是正確的。 ARISC機(jī)一定采用流水技術(shù); B采用流水技術(shù)的機(jī)器一定是RISC機(jī); CCISC機(jī)一定不采用流水技術(shù)。 71在一地址格式的指令中,下列 是正確的_B_。 A僅有一個(gè)操作數(shù),其地址由指令的地址碼提供; B可能有一個(gè)操作數(shù),也可能有兩個(gè)操作數(shù); C一定有兩個(gè)操作數(shù),另一個(gè)是隱含的。 72在浮點(diǎn)機(jī)中,判斷原碼規(guī)格化形式

18、的原則是_B_。 A尾數(shù)的符號(hào)位與第一數(shù)位不同; B尾數(shù)的第一數(shù)位為1,數(shù)符任意; C尾數(shù)的符號(hào)位與第一數(shù)位相同; D階符與數(shù)符不同。 73I/O采用不統(tǒng)一編址時(shí),進(jìn)行輸入輸出操作的指令是_C_。 A控制指令; B訪存指令; C輸入輸出指令。 74設(shè)機(jī)器字長為64位,存儲(chǔ)容量為128MB,若按字編址,它的尋址范圍是_B_ 。 A16MB; B16M; C32M。 75_B_尋址便于處理數(shù)組問題。 A間接尋址; B變址尋址; C相對(duì)尋址。 76超標(biāo)量技術(shù)是_B_。 A縮短原來流水線的處理器周期; B在每個(gè)時(shí)鐘周期內(nèi)同時(shí)并發(fā)多條指令; C把多條能并行操作的指令組合成一條具有多個(gè)操作碼字段的指令。

19、77以下敘述中_B_是錯(cuò)誤的。 A取指令操作是控制器固有的功能,不需要在操作碼控制下完成; B所有指令的取指令操作都是相同的; C在指令長度相同的情況下,所有指令的取指操作都是相同的。 78I/O與主機(jī)交換信息的方式中,中斷方式的特點(diǎn)是_B_。 ACPU與設(shè)備串行工作,傳送與主程序串行工作; BCPU與設(shè)備并行工作,傳送與主程序串行工作; CCPU與設(shè)備并行工作,傳送與主程序并行工作。 79設(shè)寄存器內(nèi)容為11111111,若它等于 +127,則為_D_。 A原碼; B補(bǔ)碼; C反碼; D移碼。 80設(shè)機(jī)器數(shù)采用補(bǔ)碼形式(含l位符號(hào)位),若寄存器內(nèi)容為9BH,則對(duì)應(yīng)的十進(jìn)制數(shù)為_C_。 A-27

20、; B-97; C-101; D155。81設(shè)寄存器內(nèi)容為80H,若它對(duì)應(yīng)的真值是 127,則該機(jī)器數(shù)是_。 A原碼; B補(bǔ)碼; C反碼; D移碼。 82下列敘述中_是正確的。 A程序中斷方式中有中斷請求,DMA方式中沒有中斷請求; B程序中斷方式和DMA方式中實(shí)現(xiàn)數(shù)據(jù)傳送都需中斷請求; C程序中斷方式和DMA方式中都有中斷請求,但目的不同; DDMA要等到指令周期結(jié)束時(shí)才進(jìn)行周期竊取。 83設(shè)機(jī)器數(shù)字長為32位,一個(gè)容量為16MB的存儲(chǔ)器,CPU按半字尋址,其尋址范圍是_。 A224; B223; C222; D221。 84在中斷接口電路中,向量地址可通過_B_送至CPU。 A地址線; B

21、數(shù)據(jù)線; C控制線; D狀態(tài)線。 85在程序的執(zhí)行過程中,Cache與主存的地址映象是由_D_。 A程序員調(diào)度的; B操作系統(tǒng)管理的; C由程序員和操作系統(tǒng)共同協(xié)調(diào)完成的; D硬件自動(dòng)完成的。 86總線復(fù)用方式可以_C_。 A提高總線的傳輸帶寬; B增加總線的功能; C減少總線中信號(hào)線的數(shù)量; D提高CUP利用率。 87下列說法中正確的是_C_。 ACache與主存統(tǒng)一編址,Cache的地址空間是主存地址空間的一部分; B主存儲(chǔ)器只由易失性的隨機(jī)讀寫存儲(chǔ)器構(gòu)成; C單體多字存儲(chǔ)器主要解決訪存速度的問題; DCache不與主存統(tǒng)一編址,Cache的地址空間不是主存地址空間的一部分。 88在采用增

22、量計(jì)數(shù)器法的微指令中,下一條微指令的地址_B_。 A在當(dāng)前的微指令中; B在微指令地址計(jì)數(shù)器中; C在程序計(jì)數(shù)器; D在CPU中。 89由于CPU內(nèi)部操作的速度較快,而CPU訪問一次存儲(chǔ)器的時(shí)間較長,因此機(jī)器周期通常由_B_來確定。 A指令周期; B存取周期; C間址周期; D執(zhí)行周期。 90RISC機(jī)器_B_。 A不一定采用流水技術(shù); B一定采用流水技術(shù); CCPU配備很少的通用寄存器; DCPU配備很多的通用寄存器。 91在下列尋址方式中,_B_尋址方式需要先計(jì)算,再訪問主存。 A立即; B變址; C間接; D直接。 92在浮點(diǎn)機(jī)中,判斷補(bǔ)碼規(guī)格化形式的原則是_C_。 A尾數(shù)的第一數(shù)位為1

23、,數(shù)符任意; B尾數(shù)的符號(hào)位與第一數(shù)位相同; C尾數(shù)的符號(hào)位與第一數(shù)位不同; D階符與數(shù)符不同。 93I/O采用統(tǒng)一編址時(shí),進(jìn)行輸入輸出操作的指令是_B_。 A控制指令; B訪存指令; C輸入輸出指令; D程序指令。 94設(shè)機(jī)器字長為32位,存儲(chǔ)容量為16MB,若按雙字編址,其尋址范圍是_B_。 A8MB; B2M; C4M; D16M。 95_C_尋址對(duì)于實(shí)現(xiàn)程序浮動(dòng)提供了較好的支持。 A間接尋址; B變址尋址; C相對(duì)尋址; D直接尋址。 96超流水線技術(shù)是_A_。 A縮短原來流水線的處理器周期; B在每個(gè)時(shí)鐘周期內(nèi)同時(shí)并發(fā)多條指令; C把多條能并行操作的指令組合成一條具有多個(gè)操作碼字段的

24、指令; D以上都不對(duì)。 97以下敘述中錯(cuò)誤的是_B_。 A指令周期的第一個(gè)操作是取指令; B為了進(jìn)行取指令操作,控制器需要得到相應(yīng)的指令; C取指令操作是控制器自動(dòng)進(jìn)行的; D指令周期的第一個(gè)操作是取數(shù)據(jù)。 98I/O與主主機(jī)交換信息的方式中,DMA方式的特點(diǎn)是_C_。 ACPU與設(shè)備串行工作,傳送與主程序串行工作; BCPU與設(shè)備并行工作,傳送與主程序串行工作; CCPU與設(shè)備并行工作,傳送與主程序并行工作; DCPU與設(shè)備串行工作,傳送與主程序并行工作。 99若9BH表示移碼(含1位符號(hào)位)其對(duì)應(yīng)的十進(jìn)制數(shù)是_A_。 A27; B-27; C-101; D101。 100在二地址指令中_C

25、_是正確的。 A指令的地址碼字段存放的一定是操作數(shù); B指令的地址碼字段存放的一定是操作數(shù)地址; C運(yùn)算結(jié)果通常存放在其中一個(gè)地址碼所提供的地址中; D指令的地址碼字段存放的一定是操作碼。101某機(jī)字長8位,采用補(bǔ)碼形式(其中1位為符號(hào)位),則機(jī)器數(shù)所能表示的范圍是_C_。 A-127 127; B-128 +128; C-128 +127; D-128 +128。 102在_C_的計(jì)算機(jī)系統(tǒng)中,外設(shè)可以和主存儲(chǔ)器單元統(tǒng)一編址,因此可以不使用I/O指令。 A單總線; B雙總線; C三總線; D以上三種總線。 103某計(jì)算機(jī)字長是32位,它的存儲(chǔ)容量是64KB按字編址,它的尋址范圍是_B_。 A

26、16KB; B16K; C32K; D32KB。 104中斷向量可提供_C_。 A被選中設(shè)備的地址; B傳送數(shù)據(jù)的起始地址; C中斷服務(wù)程序入口地址; D主程序的斷點(diǎn)地址。 105Cache的地址映象中 B 比較多的采用“按內(nèi)容尋址”的相聯(lián)存儲(chǔ)器來實(shí)現(xiàn)。 A直接映象; B全相聯(lián)映象; C組相聯(lián)映象; D以上都有。 106總線的異步通信方式_A_。 A不采用時(shí)鐘信號(hào),只采用握手信號(hào); B既采用時(shí)鐘信號(hào),又采用握手信號(hào); C既不采用時(shí)鐘信號(hào),又不采用握手信號(hào); D采用時(shí)鐘信號(hào),不采用握手信號(hào)。 107在磁盤存儲(chǔ)器中,查找時(shí)間是_A_。 A使磁頭移動(dòng)到要找的柱面上所需的時(shí)間; B在磁道上找到要找的扇

27、區(qū)所需的時(shí)間; C在扇區(qū)中找到要找的數(shù)據(jù)所需的時(shí)間。 D以上都不對(duì)。 108在控制器的控制信號(hào)中,相容的信號(hào)是_C_的信號(hào)。 A可以相互替代; B可以相繼出現(xiàn); C可以同時(shí)出現(xiàn); D不可以同時(shí)出現(xiàn)。 10計(jì)算機(jī)操作的最小單位時(shí)間是_A_。 A時(shí)鐘周期; B指令周期; CCPU周期; D執(zhí)行周期。 110CPU不包括_A_。 A地址寄存器; B指令寄存器IR; C地址譯碼器; D通用寄存器。 111_B_尋址便于處理數(shù)組問題。 A間接尋址; B變址尋址; C相對(duì)尋址; D立即尋址。 112設(shè)寄存器內(nèi)容為10000000,若它等于0,則為_D_。 A原碼; B補(bǔ)碼; C反碼; D移碼。 113若一

28、個(gè)8比特組成的字符至少需10個(gè)比特來傳送,這是_B_傳送方式。 A同步; B異步; C并聯(lián); D混合。 114設(shè)機(jī)器字長為32位,存儲(chǔ)容量為16MB,若按雙字編址,其尋址范圍是 _B_。A8MB; B2M; C4M; D16M。 115C 尋址對(duì)于實(shí)現(xiàn)程序浮動(dòng)提供了較好的支持。 A間接尋址; B變址尋址; C相對(duì)尋址; D直接尋址。 116超標(biāo)量技術(shù)是_B_。 A縮短原來流水線的處理器周期; B在每個(gè)時(shí)鐘周期內(nèi)同時(shí)并發(fā)多條指令; C把多條能并行操作的指令組合成一條具有多個(gè)操作碼字段的指令; D以上都不對(duì)。 117在控制器的控制方式中,機(jī)器周期內(nèi)的時(shí)鐘周期個(gè)數(shù)可以不相同,這屬于_A_。 A同步控

29、制; B異步控制; C聯(lián)合控制; D局部控制。 118I/O與主機(jī)交換信息的方式中,中斷方式的特點(diǎn)是_B_。 ACPU與設(shè)備串行工作,傳送與主程序串行工作; BCPU與設(shè)備并行工作,傳送與主程序串行工作; CCPU與設(shè)備并行工作,傳送與主程序并行工作; DCPU與設(shè)備串行工作,傳送與主程序并行工作。 119當(dāng)定點(diǎn)運(yùn)算發(fā)生溢出時(shí),應(yīng)_C_ 。 A向左規(guī)格化; B向右規(guī)格化; C發(fā)出出錯(cuò)信息; D舍入處理。 120在一地址格式的指令中,下列_B_ 是正確的。 A僅有一個(gè)操作數(shù),其地址由指令的地址碼提供; B可能有一個(gè)操作數(shù),也可能有兩個(gè)操作數(shù); C一定有兩個(gè)操作數(shù),另一個(gè)是隱含的; D指令的地址碼

30、字段存放的一定是操作碼。121指令系統(tǒng)中采用不同尋址方式的目的主要是_C_。 A可降低指令譯碼難度; B縮短指令字長,擴(kuò)大尋址空間,提高編程靈活性; C實(shí)現(xiàn)程序控制; D尋找操作數(shù)。 122計(jì)算機(jī)使用總線結(jié)構(gòu)的主要優(yōu)點(diǎn)是便于實(shí)現(xiàn)積木化,缺點(diǎn)是_C_。 A地址信息、數(shù)據(jù)信息和控制信息不能同時(shí)出現(xiàn); B地址信息與數(shù)據(jù)信息不能同時(shí)出現(xiàn); C兩種信息源的代碼在總線中不能同時(shí)傳送; D地址信息與數(shù)據(jù)信息能同時(shí)出現(xiàn)。 123一個(gè)16K×32位的存儲(chǔ)器,其地址線和數(shù)據(jù)線的總和是_B_。 A48; B46; C36; D38。 124下列敘述中_A_是正確的。 A主存可由RAM和ROM組成; B主存

31、只能由ROM組成; C主存只能由RAM組成; D主存只能由SRAM組成。 125在三種集中式總線控制中,_C_方式響應(yīng)時(shí)間最快。 A鏈?zhǔn)讲樵儯?B計(jì)數(shù)器定時(shí)查詢; C獨(dú)立請求; D以上都不是。 126可編程的只讀存儲(chǔ)器_A_。 A不一定是可改寫的; B一定是可改寫的; C一定是不可改寫的; D以上都不對(duì)。 127下述_B_種情況會(huì)提出中斷請求。 A產(chǎn)生存儲(chǔ)周期“竊取”; B在鍵盤輸入過程中,每按一次鍵; C兩數(shù)相加結(jié)果為零; D結(jié)果溢出。 128下列敘述中_A_是錯(cuò)誤的。 A采用微程序控制器的處理器稱為微處理器; B在微指令編碼中,編碼效率最低的是直接編碼方式; C在各種微地址形成方式中,增量

32、計(jì)數(shù)器法需要的順序控制字段較短; D以上都是錯(cuò)的。 129直接尋址的無條件轉(zhuǎn)移指令功能是將指令中的地址碼送入_A_。 APC; B地址寄存器; C累加器; DACC。 130響應(yīng)中斷請求的條件是_B_。 A外設(shè)提出中斷; B外設(shè)工作完成和系統(tǒng)允許時(shí); C外設(shè)工作完成和中斷標(biāo)記觸發(fā)器為“1”時(shí)。 DCPU提出中斷。 131變址尋址和基址尋址的有效地址形成方式類似,但是_C_。 A變址寄存器的內(nèi)容在程序執(zhí)行過程中是不可變的; B在程序執(zhí)行過程中,變址寄存器和基址寄存器和內(nèi)容都可變的; C在程序執(zhí)行過程中,基址寄存器的內(nèi)容不可變,變址寄存器中的內(nèi)容可變; D變址寄存器的內(nèi)容在程序執(zhí)行過程中是可變的。

33、 132在原碼加減交替除法中,符號(hào)位單獨(dú)處理,參加操作的數(shù)是_C_。 A原碼; B絕對(duì)值; C絕對(duì)值的補(bǔ)碼; D補(bǔ)碼。 133DMA方式_B_。 A既然能用于高速外圍設(shè)備的信息傳送,也就能代替中斷方式; B不能取代中斷方式; C也能向CPU請求中斷處理數(shù)據(jù)傳送; D能取代中斷方式。 134設(shè)機(jī)器字長為32位,存儲(chǔ)容量為16MB,若按雙字編址,其尋址范圍是_B_ 。 A8MB; B2M; C4M; D16M。 135設(shè)變址寄存器為X,形式地址為D,某機(jī)具有先間址后變址的尋址方式,則這種尋址方式的有效地址為_B_。 AEA = (X) +D; BEA = (X) + (D); CEA = (X)

34、+D); DEA = X +D。 136程序計(jì)數(shù)器PC屬于_B_。 A運(yùn)算器; B控制器; C存儲(chǔ)器; DI/O設(shè)備。 137計(jì)算機(jī)執(zhí)行乘法指令時(shí),由于其操作較復(fù)雜,需要更多的時(shí)間,通常采用_C_控制方式。 A延長機(jī)器周期內(nèi)節(jié)拍數(shù)的; B異步; C中央與局部控制相結(jié)合的; D同步。 138目前在小型和微型計(jì)算機(jī)里最普遍采用的字母與字符編碼是_C_。 ABCD碼; B十六進(jìn)制代碼; CASCII碼; D海明碼。 139設(shè)寄存器內(nèi)容為10000000,若它等于 -0,則為_A_。 A原碼; B補(bǔ)碼; C反碼; D移碼。 140在下述有關(guān)不恢復(fù)余數(shù)法何時(shí)需恢復(fù)余數(shù)的說法中,_B_是正確的。 A最后一

35、次余數(shù)為正時(shí),要恢復(fù)一次余數(shù); B最后一次余數(shù)為負(fù)時(shí),要恢復(fù)一次余數(shù); C最后一次余數(shù)為0時(shí),要恢復(fù)一次余數(shù); D任何時(shí)候都不恢復(fù)余數(shù)。141零地址運(yùn)算指令在指令格式中不給出操作數(shù)地址,它的操作數(shù)來自_C_。 A立即數(shù)和棧頂; B暫存器; C棧頂和次棧頂; D累加器。 142_C_可區(qū)分存儲(chǔ)單元中存放的是指令還是數(shù)據(jù)。 A存儲(chǔ)器; B運(yùn)算器; C控制器; D用戶。 143所謂三總線結(jié)構(gòu)的計(jì)算機(jī)是指_B_。 A地址線、數(shù)據(jù)線和控制線三組傳輸線。 BI/O總線、主存總統(tǒng)和DMA總線三組傳輸線; CI/O總線、主存總線和系統(tǒng)總線三組傳輸線; D設(shè)備總線、主存總線和控制總線三組傳輸線。 144某計(jì)算機(jī)

36、字長是32位,它的存儲(chǔ)容量是256KB,按字編址,它的尋址范圍是_B_。 A128K; B64K; C64KB; D128KB。 145主機(jī)與設(shè)備傳送數(shù)據(jù)時(shí),采用_A_,主機(jī)與設(shè)備是串行工作的。 A程序查詢方式; B中斷方式; CDMA方式; D通道。 146在整數(shù)定點(diǎn)機(jī)中,下述第_B_種說法是正確的。 A原碼和反碼不能表示 -1,補(bǔ)碼可以表示 -1; B三種機(jī)器數(shù)均可表示 -1; C三種機(jī)器數(shù)均可表示 -1,且三種機(jī)器數(shù)的表示范圍相同; D三種機(jī)器數(shù)均不可表示 -1。 147變址尋址方式中,操作數(shù)的有效地址是_C_。 A基址寄存器內(nèi)容加上形式地址(位移量); B程序計(jì)數(shù)器內(nèi)容加上形式地址;

37、C變址寄存器內(nèi)容加上形式地址; D以上都不對(duì)。 148向量中斷是_C_。 A外設(shè)提出中斷; B由硬件形成中斷服務(wù)程序入口地址; C由硬件形成向量地址,再由向量地址找到中斷服務(wù)程序入口地址 D以上都不對(duì)。 149一個(gè)節(jié)拍信號(hào)的寬度是指_C_。 A指令周期; B機(jī)器周期; C時(shí)鐘周期; D存儲(chǔ)周期。 150將微程序存儲(chǔ)在EPROM中的控制器是_A_控制器。 A靜態(tài)微程序; B毫微程序; C動(dòng)態(tài)微程序; D微程序。 151隱指令是指_D_。 A操作數(shù)隱含在操作碼中的指令; B在一個(gè)機(jī)器周期里完成全部操作的指令; C指令系統(tǒng)中已有的指令; D指令系統(tǒng)中沒有的指令。 152當(dāng)用一個(gè)16位的二進(jìn)制數(shù)表示浮

38、點(diǎn)數(shù)時(shí),下列方案中第_B_種最好。 A階碼取4位(含階符1位),尾數(shù)取12位(含數(shù)符1位); B階碼取5位(含階符1位),尾數(shù)取11位(含數(shù)符1 位); C階碼取8位(含階符1位),尾數(shù)取8位(含數(shù)符1位); D階碼取6位(含階符1位),尾數(shù)取12位(含數(shù)符1位)。 153DMA方式_B_。 A既然能用于高速外圍設(shè)備的信息傳送,也就能代替中斷方式; B不能取代中斷方式; C也能向CPU請求中斷處理數(shù)據(jù)傳送; D內(nèi)無中斷機(jī)制。 154在中斷周期中,由_D_將允許中斷觸發(fā)器置“0”。 A關(guān)中斷指令; B機(jī)器指令; C開中斷指令; D中斷隱指令。 155在單總線結(jié)構(gòu)的CPU中,連接在總線上的多個(gè)部件

39、_B_。 A某一時(shí)刻只有一個(gè)可以向總線發(fā)送數(shù)據(jù),并且只有一個(gè)可以從總線接收數(shù)據(jù); B某一時(shí)刻只有一個(gè)可以向總線發(fā)送數(shù)據(jù),但可以有多個(gè)同時(shí)從總線接收數(shù)據(jù); C可以有多個(gè)同時(shí)向總線發(fā)送數(shù)據(jù),并且可以有多個(gè)同時(shí)從總線接收數(shù)據(jù); D可以有多個(gè)同時(shí)向總線發(fā)送數(shù)據(jù),但可以有一個(gè)同時(shí)從總線接收數(shù)據(jù)。 156三種集中式總線控制中,_A_方式對(duì)電路故障最敏感。 A鏈?zhǔn)讲樵儯?B計(jì)數(shù)器定時(shí)查詢; C獨(dú)立請求; D以上都不對(duì)。 157一個(gè)16K×8位的存儲(chǔ)器,其地址線和數(shù)據(jù)線的總和是_D_。 A48; B46; C17; D22 158在間址周期中,_C_。 A所有指令的間址操作都是相同的; B凡是存儲(chǔ)器

40、間接尋址的指令,它們的操作都是相同的; C對(duì)于存儲(chǔ)器間接尋址或寄存器間接尋址的指令,它們的操作是不同的; D以上都不對(duì)。 159下述說法中_B_是正確的。 AEPROM是可改寫的,因而也是隨機(jī)存儲(chǔ)器的一種; BEPROM是可改寫的,但它不能用作為隨機(jī)存儲(chǔ)器用; CEPROM只能改寫一次,故不能作為隨機(jī)存儲(chǔ)器用; DEPROM是可改寫的,但它能用作為隨機(jī)存儲(chǔ)器用。 160打印機(jī)的分類方法很多,若按能否打印漢字來區(qū)分,可分為_C_。 A并行式打印機(jī)和串行式打印機(jī); B擊打式打印機(jī)和非擊打式打印機(jī); C點(diǎn)陣式打印機(jī)和活字式打印機(jī); D激光打印機(jī)和噴墨打印機(jī)。161用戶與計(jì)算機(jī)通信的界面是_B_。 A

41、CPU; B外圍設(shè)備; C應(yīng)用程序; D系統(tǒng)程序。 162零地址運(yùn)算指令在指令格式中不給出操作數(shù)地址,它的操作數(shù)來自_C_。 A立即數(shù)和棧頂; B暫存器; C棧頂和次棧頂; D程序計(jì)數(shù)器自動(dòng)加+1。 163水平型微指令的特點(diǎn)是_A_。 A一次可以完成多個(gè)操作; B微指令的操作控制字段不進(jìn)行編碼; C微指令的格式簡短; D微指令的格式較長。 164有些計(jì)算機(jī)將一部分軟件永恒地存于只讀存儲(chǔ)器中,稱之為_C_。 A硬件; B軟件; C固件; D輔助存儲(chǔ)器。 165主機(jī)與設(shè)備傳送數(shù)據(jù)時(shí),采用_A_,主機(jī)與設(shè)備是串行工作的。 A程序查詢方式; B中斷方式; CDMA方式; D通道。 166計(jì)算機(jī)中有關(guān)A

42、LU的描述,_D_是正確的。 A只做算術(shù)運(yùn)算,不做邏輯運(yùn)算; B只做加法; C能存放運(yùn)算結(jié)果; D以上答案都不對(duì)。 167所謂三總線結(jié)構(gòu)的計(jì)算機(jī)是指_B_。 A地址線、數(shù)據(jù)線和控制線三組傳輸線。 BI/O總線、主存總統(tǒng)和 DMA總線三組傳輸線; CI/O總線、主存總線和系統(tǒng)總線三組傳輸線; D以上都不對(duì)。 168集中式總線控制中,_A_方式對(duì)電路故障最敏感。 A鏈?zhǔn)讲樵儯?B計(jì)數(shù)器定時(shí)查詢; C獨(dú)立請求; D總線式。 169某一RAM芯片,其容量為512×8位,除電源和接地端外,該芯片引出線的最少數(shù)目是_C_。 A21; B17; C19; D20。 170活動(dòng)頭磁盤存儲(chǔ)中,信息寫入

43、或讀出磁盤是_B_進(jìn)行的。 A并行方式; B串行方式; C串并方式; D并串方式。 171以下敘述_C_是正確的。 A外部設(shè)備一旦發(fā)出中斷請求,便立即得到CPU的響應(yīng); B外部設(shè)備一旦發(fā)出中斷請求,CPU應(yīng)立即響應(yīng); C中斷方式一般用于處理隨機(jī)出現(xiàn)的服務(wù)請求; D程序查詢用于鍵盤中斷。 172下列_D_種說法有誤差。 A任何二進(jìn)制整數(shù)都可用十進(jìn)制表示; B任何二進(jìn)制小數(shù)都可用十進(jìn)制表示; C任何十進(jìn)制整數(shù)都可用二進(jìn)制表示; D任何十進(jìn)制小數(shù)都可用二進(jìn)制表示。 173堆棧尋址方式中,設(shè)A為累加器,SP為堆棧指示器,MSP為SP指示的棧頂單元,如果進(jìn)棧操作的動(dòng)作順序是(SP 1) SP,(A) M

44、SP,那么出棧操作的動(dòng)作順序應(yīng)為_A_。 A(MSP) A,(SP) + 1 SP; B(SP) + l SP,(MSP) A; C(SP) 1 SP,(MSP) A; D以上都不對(duì)。 174指令寄存器的位數(shù)取決于_B_。 A存儲(chǔ)器的容量; B指令字長; C機(jī)器字長; D存儲(chǔ)字長。 175在控制器的控制方式中,機(jī)器周期內(nèi)的時(shí)鐘周期個(gè)數(shù)可以不相同,這屬于_A_。 A同步控制; B異步控制; C聯(lián)合控制; D人工控制。 176下列敘述中_B_是正確的。 A控制器產(chǎn)生的所有控制信號(hào)稱為微指令; B微程序控制器比硬連線控制器更加靈活; C微處理器的程序稱為微程序; D指令就是微指令。 177CPU中的

45、譯碼器主要用于_B_ 。 A地址譯碼; B指令譯碼; C選擇多路數(shù)據(jù)至ALU; D數(shù)據(jù)譯碼。 178直接尋址的無條件轉(zhuǎn)移指令功能是將指令中的地址碼送入_A_。 APC; B地址寄存器; C累加器; DALU。 179通道程序是由_B_組成。 AI/O指令; B通道控制字(或稱通道指令); C通道狀態(tài)字; D微程序。 180在磁盤和磁帶兩種磁表面存儲(chǔ)器中,存取時(shí)間與存儲(chǔ)單元的物理位置有關(guān),按存儲(chǔ)方式分,_B_。 A二者都是串行存取; B磁盤是部分串行存取,磁帶是串行存?。?C磁帶是部分串行存取,磁盤是串行存??; D二者都是并行存取。二、 填空題1完成一條指令一般分為 取指 周期和 執(zhí)行 

46、;周期,前者完成 取指令和分析指令 操作,后者完成 執(zhí)行指令 操作。 2常見的數(shù)據(jù)傳送類指令的功能可實(shí)現(xiàn) 寄存器 和 寄存器 之間,或 寄存器 和 存儲(chǔ)器 之間的數(shù)據(jù)傳送。 3微指令格式可分為 垂直 型和 水平 型兩類,其中 垂直 型微指令用較長的微程序結(jié)構(gòu)換取較短的微指令結(jié)構(gòu)。 4在Cache主存的地址映象中, 全相聯(lián)映像 靈活性強(qiáng),組相聯(lián)映像 成本最高。 5若采用硬件向量法形成中斷服務(wù)程序的入口地址,則CPU在中斷周期需完成 保護(hù)程序斷點(diǎn)、 硬件關(guān)中斷 和 向量地址送至PC 操作。6指令尋址的基本方式有兩種,一種是 順序 尋址方式,其指令地址由 _程序計(jì)數(shù)器_給出,另一

47、種是 跳躍_ 尋址方式,其指令地址由 指令本身 給出。 7在一個(gè)有四個(gè)過程段的浮點(diǎn)加法器流水線中,假設(shè)四個(gè)過程段的時(shí)間分別是T1 = 60nsT2 = 50nsT3 = 90nsT4 = 80ns。則加法器流水線的時(shí)鐘周期至少為 90ns 。如果采用同樣的邏輯電路,但不是流水線方式,則浮點(diǎn)加法所需的時(shí)間為 280ns。 8一個(gè)浮點(diǎn)數(shù),當(dāng)其尾數(shù)右移時(shí),欲使其值不變,階碼必須 增加。尾數(shù)右移1位,階碼 加1。 9存儲(chǔ)器由m(m1,2,4,8)個(gè)模塊組成,每個(gè)模塊有自己的 地址和 數(shù)據(jù)寄存器,若存儲(chǔ)器采用 模m 編址,存儲(chǔ)器帶寬可增加到原來的 m倍。 10按序?qū)懗龆嘀刂袛嗟闹袛喾?wù)程序包括 保護(hù)現(xiàn)場

48、、 開中斷、 設(shè)備服務(wù)、 恢復(fù)現(xiàn)場 和 中斷返回 幾部分。11I/O與主機(jī)交換信息的方式中, 程序查詢方式 和 中斷方式 都需通過程序?qū)崿F(xiàn)數(shù)據(jù)傳送,其中 程序查詢方式  體現(xiàn)CPU與設(shè)備是串行工作的。 12設(shè) n = 8 (不包括符號(hào)位),機(jī)器完成一次加和移位各需100ns,則原碼一位乘最多需 1600 ns,補(bǔ)碼Booth算法最多需 1700 ns。 13對(duì)于一條隱含尋址的算術(shù)運(yùn)算指令,其指令字中不明確給出 操作數(shù)的地址 ,其中一個(gè)操作數(shù)通常隱含在 累加器 中。 14設(shè)浮點(diǎn)數(shù)階碼為4位(含1位階符),用移碼表示,尾數(shù)為16位(含1位數(shù)符),用補(bǔ)碼規(guī)格化表示,則對(duì)應(yīng)其最大正數(shù)的機(jī)器數(shù)

49、形式為1,111;0.111 (15 個(gè)1) ,真值為 (十進(jìn)制表示);對(duì)應(yīng)其絕對(duì)值最小負(fù)數(shù)的機(jī)器數(shù)形式為 0,000;1.011 (14 個(gè)1) ,真值為 (十進(jìn)制表示)。 15在總線的異步通信方式中,通信的雙方可以通過 不互鎖 、 半互鎖 和 全互鎖 三種類型聯(lián)絡(luò)。 16在微程序控制器中,一條機(jī)器指令對(duì)應(yīng)一個(gè) 微程序 ,若某機(jī)有38條機(jī)器指令,通??蓪?duì)應(yīng) 41個(gè)微程序 。17設(shè)浮點(diǎn)數(shù)階碼為8位(含1位階符),尾數(shù)為24位(含1位數(shù)符),則32位二進(jìn)制補(bǔ)碼浮點(diǎn)規(guī)格化數(shù)對(duì)應(yīng)的十進(jìn)制真值范圍是:最大正數(shù)為 2127(1-223) ,最小正數(shù)為 2129 ,最大負(fù)數(shù)為 2128(-21-223) ,最小負(fù)數(shù)為 -2。 18在總線復(fù)用的CPU中, 地址線 和 數(shù)據(jù)線 共用一組

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論