




版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、常用數(shù)據(jù)傳輸接口、數(shù)據(jù)格式、電性能(UART、I2C、SPI、I2S、PCM、LVDS、USB、SDIO、MIPI、AC97、S/PDIF、HDMI、MHL、CCIR656、CCIR601、RGB/YPbPr/YCbCr/CVBS/SOG/YC、T-CON、PCI-e)UART UART(Universal Asynchronous Receiver and Transmitter)通用異步收發(fā)器(異步串行通信口),是一種通用的數(shù)據(jù)通信協(xié)議,它包括了RS232、RS499、RS423、RS422和RS485等接口標準規(guī)范和總線標準規(guī)范,即UART是異步串行通信口的總稱。 而RS232、RS49
2、9、RS423、RS422和RS485等,是對應(yīng)各種異步串行通信口的接口標準和總線標準,它規(guī)定了通信口的電氣特性、傳輸速率、連接特性和接口的機械特性等內(nèi)容,這些東東都是物理層的概念。 通信協(xié)議,是屬于通信網(wǎng)絡(luò)中的數(shù)據(jù)鏈路層的概念。1.1 RS232 COM口是PC(個人計算機)上,異步串行通信口的簡寫。由于歷史原因,IBM的PC外部接口配置為RS232,成為實際上的PC界默認標準。所以,現(xiàn)在PC機的COM口均為RS232。 上圖最右邊的是串口接口,統(tǒng)稱為RS232接口(封裝) 通信過程中實際只有兩個管腳參與通信 2腳:電腦的輸入RXD 3腳:電腦的輸出TXD 5腳:接地 通過2,3腳就實現(xiàn)全雙
3、工(可同時收發(fā))的串行異步通信1.2 UART通信協(xié)議 UART使用的是 異步串行通信。 串行通信是指利用一條傳輸線將資料一位位地順序傳送。特點是通信線路簡單,利用簡單的線纜就可實現(xiàn)通信,降低成本,適用于遠距離通信,但傳輸速度慢的應(yīng)用場合。 異步通信以一個字符為傳輸單位,通信中兩個字符間的時間間隔多少是不固定的,然而在同一個字符中的兩個相鄰位間的時間間隔是固定的。 數(shù)據(jù)傳送速率用波特率來表示,即每秒鐘傳送的二進制位數(shù)。例如數(shù)據(jù)傳送速率為120字符/秒,而每一個字符為10位(1個起始位,7個數(shù)據(jù)位,1個校驗位,1個結(jié)束位),則其傳送的波特率為101201200字符/秒1200波特。 數(shù)據(jù)通信格式
4、如下圖:其中各位的意義如下:起始位:先發(fā)出一個邏輯”0”信號,表示傳輸字符的開始。數(shù)據(jù)位:可以是58位邏輯”0”或”1”。如ASCII碼(7位),擴展BCD碼(8位)。小端傳輸校驗位:數(shù)據(jù)位加上這一位后,使得“1”的位數(shù)應(yīng)為偶數(shù)(偶校驗)或奇數(shù)(奇校驗)停止位:它是一個字符數(shù)據(jù)的結(jié)束標志??梢允?位、1.5位、2位的高電平??臻e位:處于邏輯“1”狀態(tài),表示當前線路上沒有資料傳送。 注:異步通信是按字符傳輸?shù)?,接收設(shè)備在收到起始信號之后只要在一個字符的傳輸時間內(nèi)能和發(fā)送設(shè)備保持同步就能正確接收。下一個字符起始位的到來又使同步重新校準(依靠檢測起始位來實現(xiàn)發(fā)送與接收方的時鐘自同步的)I2C總線I2
5、C(InterIntegrated Circuit)總線是由PHILIPS公司開發(fā)的兩線式串行總線,用于連接微控制器及其外圍設(shè)備。是微電子通信控制領(lǐng)域廣泛采用的一種總線標準。它是同步通信的一種特殊形式,具有接口線少,控制方式簡單,器件封裝形式小,通信速率較高等優(yōu)點。I2C 總線支持任何IC 生產(chǎn)過程(CMOS、雙極性)。通過串行數(shù)據(jù)(SDA)線和串行時鐘 (SCL)線在連接到總線的器件間傳遞信息。每個器件都有一個唯一的地址識別(無論是微控制器MCU、LCD 驅(qū)動器、存儲器或鍵盤接口),而且都可以作為一個發(fā)送器或接收器(由器件的功能決定)。LCD 驅(qū)動器只能作為接收器,而存儲器則既可以接收又可以
6、發(fā)送數(shù)據(jù)。除了發(fā)送器和接收器外,器件在執(zhí)行數(shù)據(jù)傳輸時也可以被看作是主機或從機(見表1)。主機是初始化總線的數(shù)據(jù)傳輸并產(chǎn)生允許傳輸?shù)臅r鐘信號的器件。此時,任何被尋址的器件都被認為是從機。1.I2C協(xié)議 2條雙向串行線,一條數(shù)據(jù)線SDA,一條時鐘線SCL。 SDA傳輸數(shù)據(jù)是大端傳輸,每次傳輸8bit,即一字節(jié)。 支持多主控(multimastering),任何時間點只能有一個主控。 總線上每個設(shè)備都有自己的一個addr,共7個bit,廣播地址全0. 系統(tǒng)中可能有多個同種芯片,為此addr分為固定部分和可編程部份,細節(jié)視芯片而定,看datasheet。1.1 I2C位傳輸 數(shù)據(jù)傳輸:SCL為高電平時
7、,SDA線若保持穩(wěn)定,那么SDA上是在傳輸數(shù)據(jù)bit; 若SDA發(fā)生跳變,則用來表示一個會話的開始或結(jié)束(后面講) 數(shù)據(jù)改變:SCL為低電平時,SDA線才能改變傳輸?shù)腷it1.2 I2C開始和結(jié)束信號 開始信號:SCL為高電平時,SDA由高電平向低電平跳變,開始傳送數(shù)據(jù)。 結(jié)束信號:SCL為高電平時,SDA由低電平向高電平跳變,結(jié)束傳送數(shù)據(jù)。SPI接口SPI(Serial Peripheral Interface-串行外設(shè)接口)總線系統(tǒng)是一種同步串行外設(shè)接口,它可以使MCU與各種外圍設(shè)備以串行方式進行通信以交換信息。SPI有三個寄存器分別為:控制寄存器SPCR,狀態(tài)寄存器SPSR,數(shù)據(jù)寄存器S
8、PDR。外圍設(shè)備包括FLASHRAM、網(wǎng)絡(luò)控制器、LCD顯示驅(qū)動器、A/D轉(zhuǎn)換器和MCU等。SPI總線系統(tǒng)可直接與各個廠家生產(chǎn)的多種標準外圍器件直接接口,該接口一般使用4條線:串行時鐘線(SCLK)、主機輸入/從機輸出數(shù)據(jù)線MISO、主機輸出/從機輸入數(shù)據(jù)線MOSI和低電平有效的從機選擇線NSS(有的SPI接口芯片帶有中斷信號線INT、有的SPI接口芯片沒有主機輸出/從機輸入數(shù)據(jù)線MOSI)。應(yīng)用SPI接口的全稱是Serial Peripheral Interface,意為串行外圍接口,是Motorola首先在其MC68HCXX系列處理器上定義的。SPI接口主要應(yīng)用在EEPROM、FLASH、
9、實時時鐘、AD轉(zhuǎn)換器,還有數(shù)字信號處理器和數(shù)字信號解碼器之間。SPI接口是在CPU和外圍低速器件之間進行同步串行數(shù)據(jù)傳輸,在主器件的移位脈沖下,數(shù)據(jù)按位傳輸,高位在前,低位在后,為全雙工通信,數(shù)據(jù)傳輸速度總體來說比I2C總線要快,速度可達到幾Mbps。特點信號線少,協(xié)議簡單,相對數(shù)據(jù)速率高。接口信號多個從器件硬件連接示意圖(1)MOSI 主器件數(shù)據(jù)輸出,從器件數(shù)據(jù)輸入(2)MISO 主器件數(shù)據(jù)輸入,從器件數(shù)據(jù)輸出(3)SCLK 時鐘信號,由主器件產(chǎn)生,最大為fPCLK/2,從模式頻率最大為fCPU/2(4)NSS 從器件使能信號,由主器件控制,有的IC會標注為CS(Chip select)在點
10、對點的通信中,SPI接口不需要進行尋址操作,且為全雙工通信,顯得簡單高效。在多個從器件的系統(tǒng)中,每個從器件需要獨立的使能信號,硬件上比I2C系統(tǒng)要稍微復(fù)雜一些。SPI接口在內(nèi)部硬件實際上是兩個簡單的移位寄存器,傳輸?shù)臄?shù)據(jù)為8位,在主器件產(chǎn)生的從器件使能信號和移位脈沖下,按位傳輸,高位在前,低位在后。如下圖所示,在SCLK的上升沿上數(shù)據(jù)改變,同時一位數(shù)據(jù)被存入移位寄存器。原理圖最后,SPI接口的一個缺點:沒有指定的流控制,沒有應(yīng)答機制確認是否接收到數(shù)據(jù)。接口內(nèi)部硬件連接圖工作模式通訊時序圖SPI有四種工作模式,各個工作模式的不同在于SCLK不同, 具體工作由CPOL,CPHA決定CPOL: (C
11、lock Polarity),時鐘極性當CPOL為0時,時鐘空閑idle時候的電平是低電平;當CPOL為1時,時鐘空閑idle時候的電平是高電平;CPHA:(Clock Phase),時鐘相位當CPHA為0時,時鐘周期的前一邊緣采集數(shù)據(jù);當CPHA為1時,時鐘周期的后一邊緣采集數(shù)據(jù);CPOL和CPHA,分別都可以是0或時1,對應(yīng)的四種組合就是:spi工作模式四種工作模式下的SCLK表現(xiàn)如下:紅線表示采集數(shù)據(jù),下面的一個例子是S3C2440上面SPI控制器的總線范例:同步通信原理 同步通信是一種連續(xù)串行傳送數(shù)據(jù)的通信方式,一次通信只傳送一幀信息。這里的信息幀與異步通信中的字符幀不同,通常含有若干
12、個數(shù)據(jù)字符。 采用同步通信時,將許多字符組成一個信息組,這樣,字符可以一個接一個地傳輸,但是,在每組信息(通常稱為幀)的開始要加上同步字符,在沒有信息要傳輸時,要填上空字符,因為同步傳輸不允許有間隙。在同步傳輸過程中,一個字符可以對應(yīng)58位。當然,對同一個傳輸過程,所有字符對應(yīng)同樣的數(shù)位,比如說n位。這樣,傳輸時,按每n位劃分為一個時間片,發(fā)送端在一個時間片中發(fā)送一個字符,接收端則在一個時間片中接收一個字符。 同步傳輸時,一個信息幀中包含許多字符,每個信息幀用同步字符作為開始,一般將同步字符和空字符用同一個代碼。在整個系統(tǒng)中,由一個統(tǒng)一的時鐘控制發(fā)送端的發(fā)送和空字符用同一個代碼。接收端當然是應(yīng)
13、該能識別同步字符的,當檢測到有一串數(shù)位和同步字符相匹配時,就認為開始一個信息幀,于是,把此后的數(shù)位作為實際傳輸信息來處理。異步通信原理 異步通信是一種很常用的通信方式。異步通信在發(fā)送字符時,所發(fā)送的字符之間的時間間隔可以是任意的。當然,接收端必須時刻做好接收的準備。發(fā)送端可以在任意時刻開始發(fā)送字符,因此必須在每一個字符的開始和結(jié)束的地方加上標志,即加上開始位和停止位,以便使接收端能夠正確地將每一個字符接收下來。異步通信的好處是通信設(shè)備簡單、便宜,但傳輸效率較低(因為開始位和停止位的開銷所占比例較大)。同步通信與異步通信區(qū)別:1.同步通信要求接收端時鐘頻率和發(fā)送端時鐘頻率一致,發(fā)送端發(fā)送連續(xù)的比
14、特流;異步通信時不要求接收端時鐘和發(fā)送端時鐘同步,發(fā)送端發(fā)送完一個字節(jié)后,可經(jīng)過任意長的時間間隔再發(fā)送下一個字節(jié)。 2.同步通信效率高;異步通信效率較低。 3.同步通信較復(fù)雜,雙方時鐘的允許誤差較??;異步通信簡單,雙方時鐘可允許一定誤差。 4.同步通信可用于點對多點;異步通信只適用于點對點。串行通訊一條信息的各位數(shù)據(jù)被逐位按順序傳送的通訊方式稱為串行通訊。串行通訊的特點是:數(shù)據(jù)位傳送,傳按位順序進行,最少只需一根傳輸線即可完成,成本低但送速度慢。串行通訊的距離可以從幾米到幾千米。 根據(jù)信息的傳送方向,串行通訊可以進一步分為單工、半雙工和全雙工三種。信息只能單向傳送為單工;信息能雙向傳送但不能同
15、時雙向傳送稱為半雙工;信息能夠同時雙向傳送則稱為全雙工。 串行通訊又分為異步通訊和同步通訊兩種方式。在單片機中,主要使用異步通訊方式。一對信號線每次只傳送1bit(比特)的信號,比如1Byte(字節(jié))的信號需要8次才能發(fā)完。傳輸?shù)男盘柨梢允菙?shù)據(jù)、指令或者控制信號,這取決于采用的是何種通訊協(xié)議以及傳輸狀態(tài)。串行信號本身也可以帶有時鐘信息,并且可以通過算法校正時鐘。因此不需要額外的時鐘信號進行控制。并行通訊基本原理與串行通訊沒有區(qū)別。只不過使用了成倍的信號線路,從而一次可以傳送更多bit的信號。并行通訊通??梢砸淮蝹魉?bit、16bit、32bit甚至更高的位數(shù),相應(yīng)地就需要8根、16根、32根
16、信號線,同時需要加入更多的信號地線。比如傳統(tǒng)的PATA線路有40根線,其中有16根信號線和7根信號地線,其他為各種控制線,一次可以傳送2Byte的數(shù)據(jù)。并行通訊中,數(shù)據(jù)信號中無法攜帶時鐘信息,為了保證各對信號線上的信號時序一致,并行設(shè)備需要嚴格同步時鐘信號,或者采用額外的時鐘信號線。通過串行通訊與并行通訊的對比,可以看出:串行通訊很簡單,但是相對速度低;并行通訊比較復(fù)雜,但是相對速度高。更重要的是,串行線路僅使用一對信號線,線路成本低并且抗干擾能力強,因此可以用在長距離通訊上;而并行線路使用多對信號線(還不包括額外的控制線路),線路成本高并且抗干擾能力差,因此對通訊距離有非常嚴格的限制。I2S
17、I2S(InterIC Sound)總線, 又稱 集成電路內(nèi)置音頻總線,是飛利浦公司為數(shù)字音頻設(shè)備之間的音頻數(shù)據(jù)傳輸而制定的一種總線標準,該總線專責于音頻設(shè)備之間的數(shù)據(jù)傳輸,廣泛應(yīng)用于各種多媒體系統(tǒng)。它采用了沿獨立的導(dǎo)線傳輸時鐘與數(shù)據(jù)信號的設(shè)計,通過將數(shù)據(jù)和時鐘信號分離,避免了因時差誘發(fā)的失真,為用戶節(jié)省了購買抵抗音頻抖動的專業(yè)設(shè)備的費用。簡介I2S(Inter-IC Sound)是飛利浦公司針對數(shù)字音頻設(shè)備(如CD播放器、數(shù)碼音效處理器、數(shù)字電視音響系統(tǒng))之間的音頻數(shù)據(jù)傳輸而制定的一種總線標準。它采用了沿獨立的導(dǎo)線傳輸時鐘與數(shù)據(jù)信號的設(shè)計,通過將數(shù)據(jù)和時鐘信號分離,避免了因時差誘發(fā)的失真,為
18、用戶節(jié)省了購買抵抗音頻抖動的專業(yè)設(shè)備的費用。標準的I2S總線電纜是由3根串行導(dǎo)線組成的:1根是時分多路復(fù)用(簡稱TDM)數(shù)據(jù)線;1根是字選擇線;1根是時鐘線。1I2S總線概述音響數(shù)據(jù)的采集、處理和傳輸是多媒體技術(shù)的重要組成部分。眾多的數(shù)字音頻系統(tǒng)已經(jīng)進入消費市場,例如數(shù)字音頻錄音帶、數(shù)字聲音處理器。對于設(shè)備和生產(chǎn)廠家來說,標準化的信息傳輸結(jié)構(gòu)可以提高系統(tǒng)的適應(yīng)性。I2S(InterIC Sound)總線是飛利浦公司為數(shù)字音頻設(shè)備之間的音頻數(shù)據(jù)傳輸而制定的一種總線標準,該總線專責于音頻設(shè)備之間的數(shù)據(jù)傳輸,廣泛應(yīng)用于各種多媒體系統(tǒng)。它采用了沿獨立的導(dǎo)線傳輸時鐘與數(shù)據(jù)信號的設(shè)計,通過將數(shù)據(jù)和時鐘信號
19、分離,避免了因時差誘發(fā)的失真,為用戶節(jié)省了購買抵抗音頻抖動的專業(yè)設(shè)備的費用。I2S總線規(guī)范在飛利浦公司的I2S標準中,既規(guī)定了硬件接口規(guī)范,也規(guī)定了數(shù)字音頻數(shù)據(jù)的格式。I2S有3個主要信號1.串行時鐘SCLK,也叫位時鐘(BCLK),即對應(yīng)數(shù)字音頻的每一位數(shù)據(jù),SCLK都有1個脈沖。SCLK的頻率=2采樣頻率采樣位數(shù)。2. 幀時鐘LRCK,(也稱WS),用于切換左右聲道的數(shù)據(jù)。LRCK為“1”表示正在傳輸?shù)氖怯衣暤赖臄?shù)據(jù),為“0”則表示正在傳輸?shù)氖亲舐暤赖臄?shù)據(jù)。LRCK的頻率等于采樣頻率。3.串行數(shù)據(jù)SDATA,就是用二進制補碼表示的音頻數(shù)據(jù)。有時為了使系統(tǒng)間能夠更好地同步,還需要另外傳輸一個
20、信號MCLK,稱為主時鐘,也叫系統(tǒng)時鐘(Sys Clock),是采樣頻率的256倍或384倍。串行數(shù)據(jù)(SD)I2S格式的信號無論有多少位有效數(shù)據(jù),數(shù)據(jù)的最高位總是出現(xiàn)在LRCK變化(也就是一幀開始)后的第2個SCLK脈沖處。這就使得接收端與發(fā)送端的有效位數(shù)可以不同。如果接收端能處理的有效位數(shù)少于發(fā)送端,可以放棄數(shù)據(jù)幀中多余的低位數(shù)據(jù);如果接收端能處理的有效位數(shù)多于發(fā)送端,可以自行補足剩余的位。這種同步機制使得數(shù)字音頻設(shè)備的互連更加方便,而且不會造成數(shù)據(jù)錯位。隨著技術(shù)的發(fā)展,在統(tǒng)一的 I2S接口下,出現(xiàn)了多種不同的數(shù)據(jù)格式。根據(jù)SDATA數(shù)據(jù)相對于LRCK和SCLK的位置不同,分為左對齊(較少
21、使用)、I2S格式(即飛利浦規(guī)定的格式)和右對齊(也叫日本格式、普通格式)。為了保證數(shù)字音頻信號的正確傳輸,發(fā)送端和接收端應(yīng)該采用相同的數(shù)據(jù)格式和長度。當然,對I2S格式來說數(shù)據(jù)長度可以不同。字段(聲道)選擇(WS)命令選擇線表明了正在被傳輸?shù)穆暤?。WS=1,表示正在傳輸?shù)氖怯衣暤赖臄?shù)據(jù)。WS=0,表示正在傳輸?shù)氖亲舐暤赖臄?shù)據(jù)。WS可以在串行時鐘的上升沿或者下降沿發(fā)生改變,并且WS信號不需要一定是對稱的。在從屬裝置端,WS在時鐘信號的上升沿發(fā)生改變。WS總是在最高位傳輸前的一個時鐘周期發(fā)生改變,這樣可以使從屬裝置得到與被傳輸?shù)拇袛?shù)據(jù)同步的時間,并且使接收端存儲當前的命令以及為下次的命令清除空
22、間。電氣規(guī)范:輸出電壓:VL 2.4V輸入電壓VIL2.0V注:這是使用的TTL電平標準,隨著其他IC(LSI)的流行,其他電平也會支持。時序要求在I2s總線中,任何設(shè)備都可以通過提供必需的時鐘信號成為系統(tǒng)的主導(dǎo)裝置,而從屬裝置通過外部時鐘信號來得到它的內(nèi)部時鐘信號,這就意味著必須重視主導(dǎo)裝置和數(shù)據(jù)以及命令選擇信號之間的傳播延遲,總的延遲主要由兩部分組成:1.外部時鐘和從屬裝置的內(nèi)部時鐘之間的延遲2.內(nèi)部時鐘和數(shù)據(jù)信號以及命令選擇信號之間的延遲對于數(shù)據(jù)和命令信號的輸入,外部時鐘和內(nèi)部時鐘的延遲不占據(jù)主導(dǎo)地位,它只是延長了有效的建立時間(setup time)。延遲的主要部分是發(fā)送端的傳輸延遲和
23、設(shè)置接收端所需的時間。T是時鐘周期,Tr是最小允許時鐘周期,TTr這樣發(fā)送端和接收端才能滿足數(shù)據(jù)傳輸速率的要求。對于所有的數(shù)據(jù)速率,發(fā)送端和接收端均發(fā)出一個具有固定的傳號空號比(markspace ratio)的時鐘信號,所以t LC和tHC是由T所定義的。 t LC和tHC必須大于0.35T,這樣信號在從屬裝置端就可以被檢測到。延遲(tdtr)和最快的傳輸速度(由Ttr定義)是相關(guān)的,快的發(fā)送端信號在慢的時鐘上升沿可能導(dǎo)致tdtr不能超過tRC而使thtr為零或者負。只有tRC不大于tRCmax的時候(tRCmax:0.15T),發(fā)送端才能保證thtr大于等于0。為了允許數(shù)據(jù)在下降沿被記錄,
24、時鐘信號上升沿及T相關(guān)的時間延遲應(yīng)該給予接收端充分的建立時間(set-up time)。數(shù)據(jù)建立時間(set-up time)和保持時間(hold time)不能小于指定接收端的建立時間和保持時間。I2S總線結(jié)構(gòu)配置隨著WS信號的改變,導(dǎo)出一個WSP脈沖信號,進入并行移位寄存器,從而輸出數(shù)據(jù)被激活。串行數(shù)據(jù)的默認輸入是0,因此所有位于最低位(LSB)后的數(shù)據(jù)將被設(shè)置為0。隨著第一個WS信號的改變,WSP在SCK信號的下降沿重設(shè)計數(shù)器。在“1 out of n”譯碼器對計數(shù)器數(shù)值進行譯碼后,第一個串行的數(shù)據(jù)(MSB)在SCK時鐘信號的上升沿被存放進入B1,隨著計數(shù)器的增長,接下來的數(shù)據(jù)被依次存放
25、進入B2到Bn中。在下一個WS信號改變的時候,數(shù)據(jù)根據(jù)WSP脈沖的變化被存放進入左(聲道)鎖存器或者右(聲道)鎖存器,并且將B2一Bn的數(shù)據(jù)清除以及計數(shù)器重設(shè),如果有冗余的數(shù)據(jù)則最低位之后的數(shù)據(jù)將被忽略。注意:譯碼器和計數(shù)器(虛線內(nèi)的部分)可以被一個n比特移位寄存器所代替。IIS總線接口可作為一個編碼解碼接口與外部8/16位的立體聲音頻解碼電路(CODEC IC)相連,從而實現(xiàn)微唱片和便攜式應(yīng)用。它支持IIS數(shù)據(jù)格式和MSB-Justified 數(shù)據(jù)格式。IIS總線接口為先進先出隊列FIFO的訪問提供DMA傳輸模式來取代中斷模式,可同時發(fā)送和接收數(shù)據(jù),也可只發(fā)送或接收數(shù)據(jù)。PCM中文稱脈沖編碼
26、調(diào)制(Pulse Code Modulation,PCM),由A.里弗斯于1937年提出的,這一概念為數(shù)字通信奠定了基礎(chǔ),60年代它開始應(yīng)用于市內(nèi)電話網(wǎng)以擴充容量,使已有音頻電纜的大部分芯線的傳輸容量擴大2448倍。到70年代中、末期,各國相繼把脈碼調(diào)制成功地應(yīng)用于同軸電纜通信、微波接力通信、衛(wèi)星通信和光纖通信等中、大容量傳輸系統(tǒng)。80年代初,脈沖編碼調(diào)制已用于市話中繼傳輸和大容量干線傳輸以及數(shù)字程控交換機,并在用戶話機中采用。在光纖通信系統(tǒng)中,光纖中傳輸?shù)氖嵌M制光脈沖“0”碼和“1”碼,它由二進制數(shù)字信號對光源進行通斷調(diào)制而產(chǎn)生。而數(shù)字信號是對連續(xù)變化的模擬信號進行抽樣、量化和編碼產(chǎn)生的,
27、稱為PCM(Pulse-code modulation),即脈沖編碼調(diào)制。這種電的數(shù)字信號稱為數(shù)字基帶信號,由PCM電端機產(chǎn)生?,F(xiàn)在的數(shù)字傳輸系統(tǒng)都是采用脈碼調(diào)制(Pulse-code modulation)體制。PCM最初并非傳輸計算機數(shù)據(jù)用的,而是使交換機之間有一條中繼線不是只傳送一條電話信號。PCM有兩個標準(表現(xiàn)形式)即E1和T1。中國采用的是歐洲的E1標準。T1的速率是1.544Mbit/s,E1的速率是2.048Mbit/s。脈沖編碼調(diào)制可以向用戶提供多種業(yè)務(wù),既可以提供從2M到155M速率的數(shù)字數(shù)據(jù)專線業(yè)務(wù),也可以提供話音、圖象傳送、遠程教學等其他業(yè)務(wù)。特別適用于對數(shù)據(jù)傳輸速率要
28、求較高,需要更高帶寬的用戶使用。工作原理脈沖編碼調(diào)制就是把一個時間連續(xù),取值連續(xù)的模擬信號變換成時間離散,取值離散的數(shù)字信號后在信道中傳輸。脈沖編碼調(diào)制就是對模擬信號先抽樣,再對樣值幅度量化,編碼的過程。抽樣,就是對模擬信號進行周期性掃描,把時間上連續(xù)的信號變成時間上離散的信號,抽樣必須遵循奈奎斯特抽樣定理。該模擬信號經(jīng)過抽樣后還應(yīng)當包含原信號中所有信息,也就是說能無失真的恢復(fù)原模擬信號。它的抽樣速率的下限是由抽樣定理確定的。抽樣速率采用8KHZ。量化,就是把經(jīng)過抽樣得到的瞬時值將其幅度離散,即用一組規(guī)定的電平,把瞬時抽樣值用最接近的電平值來表示,通常是用二進制表示。量化誤差:量化后的信號和抽
29、樣信號的差值。量化誤差在接收端表現(xiàn)為噪聲,稱為量化噪聲。 量化級數(shù)越多誤差越小,相應(yīng)的二進制碼位數(shù)越多,要求傳輸速率越高,頻帶越寬。 為使量化噪聲盡可能小而所需碼位數(shù)又不太多,通常采用非均勻量化的方法進行量化。 非均勻量化根據(jù)幅度的不同區(qū)間來確定量化間隔,幅度小的區(qū)間量化間隔取得小,幅度大的區(qū)間量化間隔取得大。一個模擬信號經(jīng)過抽樣量化后,得到已量化的脈沖幅度調(diào)制信號,它僅為有限個數(shù)值。編碼,就是用一組二進制碼組來表示每一個有固定電平的量化值。然而,實際上量化是在編碼過程中同時完成的,故編碼過程也稱為模/數(shù)變換,可記作A/D。話音信號先經(jīng)防混疊低通濾波器,進行脈沖抽樣,變成8KHz重復(fù)頻率的抽樣
30、信號(即離散的脈沖調(diào)幅PAM信號),然后將幅度連續(xù)的PAM信號用“四舍五入”辦法量化為有限個幅度取值的信號,再經(jīng)編碼后轉(zhuǎn)換成二進制碼。對于電話,CCITT規(guī)定抽樣率為8KHz,每抽樣值編8位碼,即共有28=256個量化值,因而每話路PCM編碼后的標準數(shù)碼率是64kb/s。為解決均勻量化時小信號量化誤差大,音質(zhì)差的問題,在實際中采用不均勻選取量化間隔的非線性量化方法,即量化特性在小信號時分層密,量化間隔小,而在大信號時分層疏,量化間隔大。在實際中使用的是兩種對數(shù)形式的壓縮特性:A律和律,A律編碼主要用于30/32路一次群系統(tǒng),律編碼主要用于24路一次群系統(tǒng)。A律PCM用于歐洲和中國,律PCM用于
31、北美和日本。編碼PCM編碼原理與規(guī)則:PCM數(shù)字接口是G.703標準,通過75同軸電纜或脈沖編碼調(diào)制編碼120雙絞線進行非對稱或?qū)ΨQ傳輸,傳輸碼型為含有定時關(guān)系的HDB3碼,接收端通過譯碼可以恢復(fù)定時,實現(xiàn)時鐘同步。Fb為幀同步信號,C2為時鐘信號,速率為2.048Mbps,數(shù)據(jù)在時鐘下降沿有效,E1接口具有PCM幀結(jié)構(gòu),一個復(fù)幀包括16個幀,一個幀為125s,分為32個時隙,其中偶幀的零時隙傳輸同步信息碼0011011,奇幀的零時隙傳輸對告碼,16時隙傳輸信令信息,其它各時隙傳輸數(shù)據(jù),每個時隙傳輸8比特數(shù)據(jù)??刹捎寐驶蛘呤茿率進行編碼。我國采用的是A率13折線編碼。PCM以采樣技術(shù)為定理。采
32、樣定理:如果在規(guī)定的時間內(nèi),以有效信號最高頻率的二倍或二倍以上的速率對該信號進行采樣,則這些采樣信息值中包含了全部原始信號信息。LVDS:Low-Voltage Differential Signaling 低電壓差分信號1994年由美國國家半導(dǎo)體公司提出的一種信號傳輸模式,是一種電平標準,LVDS接口又稱RS-644總線接口,是20世紀90年代才出現(xiàn)的一種數(shù)據(jù)傳輸和接口技術(shù)。LVDS即低電壓差分信號,這種技術(shù)的核心是采用極低的電壓擺幅高速差動傳輸數(shù)據(jù),可以實現(xiàn)點對點或一點對多點的連接,具有低功耗、低誤碼率、低串擾和低輻射等特點,其傳輸介質(zhì)可以是銅質(zhì)的PCB連線,也可 以是平衡電纜。LVDS在
33、對信號完整性、低抖動及共模特性要求較高的系統(tǒng)中得到了越來越廣泛的應(yīng)用。LVDS技術(shù)用于簡單的線路驅(qū)動器和接收器物理層器件以及比較復(fù)雜的接口通信芯片組。通道鏈路芯片組多路復(fù)用和解多路復(fù)用慢速TTL信號線路以提供窄式高速低功耗LVDS接口。這些芯片組可以大幅節(jié)省系統(tǒng)的電纜和連接器成本,并且可以減少連接器所占面積所需的物理空間。LVDS解決方案為設(shè)計人員解決高速I/O接口問題提供了新選擇。LVDS為當今和未來的高帶寬數(shù)據(jù)傳輸應(yīng)用提供毫瓦每千兆位的方案。更先進的總線LVDS(BLVDS)是在LVDS基礎(chǔ)上面發(fā)展起來的,總線LVDS(BLVDS)是基于LVDS技術(shù)的總線接口電路的一個新系列,專門用于實現(xiàn)
34、多點電纜或背板應(yīng)用。它不同于標準的LVDS,提供增強的驅(qū)動電流,以處理多點應(yīng)用中所需的雙重傳輸。BLVDS具備大約250mV的低壓差分信號以及快速的過渡時間。這可以讓產(chǎn)品達到自100Mbps至超過1Gbps的高數(shù)據(jù)傳輸速率。此外,低電壓擺幅可以降低功耗和噪聲至最小化。差分數(shù)據(jù)傳輸配置提供有源總線的+/-1V共模范圍和熱插拔器件。BLVDS產(chǎn)品有兩種類型,可以為所有總線配置提供最優(yōu)化的接口器件。兩個系列分別是:線路驅(qū)動器和接收器和串行器/解串器芯片組。 總線LVDS可以解決高速總線設(shè)計中面臨的許多挑戰(zhàn)。BLVDS無需特殊的終端上拉軌。它無需有源終端器件,利用常見的供電軌(3.3V或5V),采用簡
35、單的終端配置,使接口器件的功耗最小化,產(chǎn)生很少的噪聲,支持業(yè)務(wù)卡熱插拔和以100Mbps的速率驅(qū)動重載多點總線??偩€LVDS產(chǎn)品為設(shè)計人員解決高速多點總線接口問題提供了一個新選擇。一般在工業(yè)領(lǐng)域或行業(yè)內(nèi)部使用。廣泛應(yīng)用于主板顯示和液晶屏接口。技術(shù)標準目前,流行的LVDS技術(shù)規(guī)范有兩個標準:一個是 TIA/EIA(電訊工業(yè)聯(lián)盟/電子工業(yè)聯(lián)盟)的ANSI/TIA/EIA644標準,另一個是1IEEE 1596.3標準。1995年11月,以美國國家半導(dǎo)體公司為主推出了ANSI/TIA/EIA644標準。1996年3月,IEEE公布了IEEE 1596.3標準。這兩個標準注重于對LVDS接口的電特性、
36、互連與線路端接等方面的規(guī)范,對于生產(chǎn)工藝、傳輸介質(zhì)和供電電壓等則沒有明確。LVDS可采 用CMOS、GaAs或其他技術(shù)實現(xiàn),其供電電壓可以從+5V到+3.3V,甚至更低;其傳輸介質(zhì)可以是PCB連線,也可以是特制的電纜。標準推薦的最高數(shù)據(jù)傳輸速率是655Mbps,而理論上,在一個無衰耗的傳輸線上,LVDS的最高傳輸速率可達1.923Gbps。特性它在提供高數(shù)據(jù)傳輸率的同時會有很低的功耗,另外它還有許多其他的優(yōu)勢:1、低至2V的電源電壓兼容性2、低噪聲3、高噪聲抑制能力4、可靠的信號傳輸5、能夠集成到系統(tǒng)級IC內(nèi)6、使用LVDS技術(shù)的的產(chǎn)品數(shù)據(jù)速率可以從幾百Mbps到2Gbps。7、它是電流驅(qū)動的
37、,通過在接收端放置一個負載而得到電壓,當電流正向流動,接收端輸出為1,反之為0。8、它的擺幅為250mv-450mv。9、此技術(shù)基于ANSI/TIA/EIA-644LVDS接口標準。接口標準LVDS接口是LCD Panel通用的接口標準,大多用在7寸以上尺寸的顯示屏上。以8-bit Panel為例,包括5組傳輸線,其中4組是數(shù)據(jù)線,代表Tx0+/Tx0-. Tx3+/Tx3-。還有一組是時鐘信號,代表TxC+/TxC-。相應(yīng)的在Panel一端有5組接收線。如果是6-bit Panel則只有3組數(shù)據(jù)線和一組時鐘線。接口定義20PIN單6定義:1:電源2:電源3:地 4:地 5:R0- 6:R0+
38、 7:地 8:R1- 9:R1+ 10:地 11:R2- 12:R2+ 13:地 14:CLK- 15:CLK+ 16空 17空 18空 19 空 20空每組信號線之間電阻為(數(shù)字表120歐左右)20PIN雙6定義:1:電源2:電源3:地 4:地 5:R0- 6:R0+ 7:R1- 8:R1+ 9:R2- 10:R2+ 11:CLK- 12:CLK+ 13:RO1- 14:RO1+ 15:RO2- 16:RO2+ 17:RO3- 18:RO3+ 19:CLK1- 20:CLK1+每組信號線之間電阻為(數(shù)字表120歐左右)20PIN單8定義:1:電源2:電源3:地 4:地 5:R0- 6:R0+
39、 7:地 8:R1- 9:R1+ 10:地 11:R2- 12:R2+ 13:地 14:CLK- 15:CLK+ 16:R3- 17:R3+每組信號線之間電阻為(數(shù)字表120歐左右)30PIN單6定義:1: 空2:電源3:電源 4:空 5:空 6:空 7:空 8:R0- 9:R0+ 10:地 11:R1- 12:R1+ 13:地 14:R2- 15:R2+ 16:地 17:CLK- 18:CLK+ 19:地 20:空- 21:空 22:空 23:空 24:空 25:空 26:空 27:空 28空 29空 30空每組信號線之間電阻為(數(shù)字表120歐左右)30PIN單8定義:1: 空2:電源3:電
40、源 4:空 5:空 6:空 7:空 8:R0- 9:R0+ 10:地 11:R1- 12:R1+ 13:地 14:R2- 15:R2+ 16:地 17:CLK- 18:CLK+ 19:地 20:R3- 21:R3+ 22:地 23:空 24:空 25:空 26:空 27:空 28空 29空 30空每組信號線之間電阻為(數(shù)字表120歐左右)30PIN雙6定義:1: 電源2:電源3:地 4:地 5:R0- 6:R0+ 7:地 8:R1- 9:R1+ 10:地 11:R2- 12:R2+ 13:地 14:CLK- 15:CLK+ 16:地 17:RS0- 18:RS0+ 19:地 20:RS1- 2
41、1:RS1+ 22:地 23:RS2- 24:RS2+ 25:地 26:CLK2- 27:CLK2+每組信號線之間電阻為(數(shù)字表120歐左右)30PIN雙8定義:1: 電源2:電源3:電源 4:空 5:空 6:空 7:地 8:R0- 9:R0+ 10:R1- 11:R1+ 12:R2- 13:R2+ 14:地 15:CLK- 16:CLK+ 17:地 18:R3- 19:R3+ 20:RB0-21:RB0+ 22:RB1- 23:RB1+ 24:地 25:RB2- 26:RB2+ 27:CLK2- 28:CLK2+ 29:RB3- 30:RB3+每組信號線之間電阻為(數(shù)字表120歐左右)一般1
42、4PIN、20PIN、30PIN為LVDS接口。USB通用串行總線(英語:Universal Serial Bus,縮寫:USB)是連接計算機系統(tǒng)與外部設(shè)備的一種串口總線標準,也是一種輸入輸出接口的技術(shù)規(guī)范,被廣泛地應(yīng)用于個人電腦和移動設(shè)備等信息通訊產(chǎn)品,并擴展至攝影器材、數(shù)字電視(機頂盒)、游戲機等其它相關(guān)領(lǐng)域。最新一代是USB 3.1,傳輸速度為10Gbit/s,三段式電壓5V/12V/20V,最大供電100W ,新型Type C插型不再分正反。工作原理USB是一個外部總線標準,用于規(guī)范電腦與外部設(shè)備的連接和通訊。USB接口即插即用和熱插拔功能。USB接口可連接127種外設(shè),如鼠標和鍵盤等
43、。USB是在1994年底由英特爾等多家公司聯(lián)合在1996年推出后,已成功替代串口和并口,已成為當今電腦與大量智能設(shè)備的必配接口。USB版本經(jīng)歷了多年的發(fā)展,到如今已經(jīng)發(fā)展為3.0版本。2對于大多數(shù)工程師來說,開發(fā)USB2.0 接口產(chǎn)品主要障礙在于:要面對復(fù)雜的USB2.0協(xié)議、自己編寫USB設(shè)備的驅(qū)動程序、熟悉單片機的編程。這不僅要求有相當?shù)腣C編程經(jīng)驗、還能夠編寫USB接口的硬件(固件)程序。所以大多數(shù)人放棄了自己開發(fā)USB產(chǎn)品。為了將復(fù)雜的問題簡單化,西安達泰電子特別設(shè)計了USB2.0協(xié)議轉(zhuǎn)換模塊。USB20D模塊可以被看作是一個USB2.0協(xié)議的轉(zhuǎn)換器,將電腦的USB2.0接口轉(zhuǎn)換為一個
44、透明的并行總線,就象單片機總線一樣。從而幾天之內(nèi)就可以完成USB2.0產(chǎn)品的設(shè)計。主要優(yōu)點USB設(shè)備主要具有以下優(yōu)點:1.可以熱插拔。就是用戶在使用外接設(shè)備時,不需要關(guān)機再開機等動作,而是在電腦工作時,直接將USB插上使用。2.攜帶方便。USB設(shè)備大多以“小、輕、薄”見長,對用戶來說,隨身攜帶大量數(shù)據(jù)時,很方便。當然USB硬盤是首要之選了。3.標準統(tǒng)一。大家常見的是IDE接口的硬盤,串口的鼠標鍵盤,并口的打印機掃描儀,可是有了USB之后,這些應(yīng)用外設(shè)統(tǒng)統(tǒng)可以用同樣的標準與個人電腦連接,這時就有了USB硬盤、USB鼠標、USB打印機等等。4.可以連接多個設(shè)備。USB在個人電腦上往往具有多個接口,
45、可以同時連接幾個設(shè)備,如果接上一個有四個端口的USB HUB時,就可以再連上;四個USB設(shè)備,以此類推,盡可以連下去,將你家的設(shè)備都同時連在一臺個人電腦上而不會有任何問題(注:最高可連接至127個設(shè)備)。1標準 USB 接口標準 USB 連接器觸點觸點功能(主機)功能(設(shè)備)1VBUS (4.755.25 V)VBUS (4.45.25 V)2D-D-3D+D+4接地接地USB 信號使用分別標記為 D+ 和 D- 的雙絞線傳輸,它們各自使用半雙工的差分信號并協(xié)同工作,以抵消長導(dǎo)線的電磁干擾。SDIO接口SDIO卡是在SD內(nèi)存卡接口的基礎(chǔ)上發(fā)展起來的接口,SDIO接口兼容以前的SD內(nèi)存卡,并且可
46、以連接SDIO接口的設(shè)備,目前根據(jù)SDIO協(xié)議的SPEC,SDIO接口支持的設(shè)備總類有藍牙,網(wǎng)卡,電視卡等。 SDIO協(xié)議是由SD卡的協(xié)議演化升級而來的,很多地方保留了SD卡的讀寫協(xié)議,同時SDIO協(xié)議又在SD卡協(xié)議之上添加了CMD52和CMD53命令。由于這個,SDIO和SD卡規(guī)范間的一個重要區(qū)別是增加了低速標準,低速卡的目標應(yīng)用是以最小的硬件開始來支持低速I/O能力。低速卡支持類似調(diào)制解調(diào)器,條形碼掃描儀和GPS接收器等應(yīng)用。高速卡支持網(wǎng)卡,電視卡還有“組合”卡等,組合卡指的是存儲器+SDIO。 SDIO和SD卡的SPEC間的又一個重要區(qū)別是增加了低速標準。SDIO卡只需要SPI和1位SD
47、傳輸模式。低速卡的目標應(yīng)用是以最小的硬件開支來支持低速I/O能力,低速卡支持類似MODEM,條形掃描儀和GPS接收器等應(yīng)用。對組合卡來說,全速和4BIT操作對卡內(nèi)存儲器和SDIO部分都是強制要求的。 在非組合卡的SDIO設(shè)備里,其最高速度要只有達到25M,而組合卡的最高速度同SD卡的最高速度一樣,要高于25M。SDIO總線 SDIO總線和USB總線類似,SDIO總線也有兩端,其中一端是主機(HOST)端,另一端是設(shè)備端(DEVICE),采用HOST- DEVICE這樣的設(shè)計是為了簡化DEVICE的設(shè)計,所有的通信都是由HOST端發(fā)出命令開始的。在DEVICE端只要能解溪HOST的命令,就可以同
48、HOST進行通信了。 SDIO的HOST可以連接多個DEVICE,如下圖所示: 這個是同SD的總線一樣的,其中有如下的幾種信號1. CLK信號:HOST給DEVICE的時鐘信號.2. CMD信號:雙向的信號,用于傳送命令和反應(yīng)。3. DAT0-DAT3 信號:四條用于傳送的數(shù)據(jù)線。4. VDD信號:電源信號。5. VSS1,VSS2:電源地信號。在SDIO總線定義中,DAT1信號線復(fù)用為中斷線。在SDIO的1BIT模式下DAT0用來傳輸數(shù)據(jù),DAT1用作中斷線。在SDIO的4BIT模式下DAT0-DAT3用來傳輸數(shù)據(jù),其中DAT1復(fù)用作中斷線。SDIO命令: SDIO總線上都是HOST端發(fā)起請
49、求,然后DEVICE端回應(yīng)請求。其中請求和回應(yīng)中會數(shù)據(jù)信息。1. Command:用于開始傳輸?shù)拿?,是由HOST端發(fā)往DEVICE端的。其中命令是通過CMD信號線傳送的。2. Response:回應(yīng)是DEVICE返回的HOST的命令,作為Command的回應(yīng)。也是通過CMD線傳送的。3. Data:數(shù)據(jù)是雙向的傳送的??梢栽O(shè)置為1線模式,也可以設(shè)置為4線模式。數(shù)據(jù)是通過DAT0-DAT3信號線傳輸?shù)?。SDIO的每次操作都是由HOST在CMD線上發(fā)起一個CMD,對于有的CMD,DEVICE需要返回Response,有的則不需要。 對于讀命令,首先HOST會向DEVICE發(fā)送命令,緊接著DEVI
50、CE會返回一個握手信號,此時,當HOST收到回應(yīng)的握手信號后,會將數(shù)據(jù)放在4位的數(shù)據(jù)線上,在傳送數(shù)據(jù)的同時會跟隨著CRC校驗碼。當整個讀傳送完畢后,HOST會再次發(fā)送一個命令,通知DEVICE操作完畢,DEVICE同時會返回一個響應(yīng)。 對于寫命令,首先HOST會向DEVICE發(fā)送命令,緊接著DEVICE會返回一個握手信號,此時,當HOST收到回應(yīng)的握手信號后,會將數(shù)據(jù)放在4位的數(shù)據(jù)線上,在傳送數(shù)據(jù)的同時會跟隨著CRC校驗碼。當整個寫傳送完畢后,HOST會再次發(fā)送一個命令,通知DEVICE操作完畢,DEVICE同時會返回一個響應(yīng)。SDIO的寄存器: SDIO卡的設(shè)備驅(qū)動80%的任務(wù)就是操作SDI
51、O卡上的有關(guān)寄存器。SDIO卡最多允許有7個功能(function),這個同其功能號是對應(yīng)的(07),每個功能都對應(yīng)一個128K字節(jié)大小的寄存器,這個見下面的圖。功能號之所以取值范圍是17,而沒有包含0,是因為功能0并不代表真正的功能,而代表CIA寄存器,即Common I/O Area,這個紀錄著SDIO卡的一些基本信息和特性,并且可以改寫這些寄存器。其中地址0x10000x17fff是SDIO卡的CIS區(qū)域,就是基本信息區(qū)域,Common Information Structure。初始化的時候讀取并配對SDIO設(shè)備。 這些寄存器的詳細分區(qū)已經(jīng)其對應(yīng)的功能,在開發(fā)過程中都是需要仔細研讀的,
52、這些都在協(xié)議的SPEC中都有詳細說明,這里就不在羅索了?;贏RM含SD控制器的SD卡的SDIO模式驅(qū)動解析SD卡由日本松下、東芝及美國SanDisk公司于1999年8月共同開發(fā)研制。SD卡的結(jié)構(gòu)能保證數(shù)字文件傳送的安全性,也很容易重新格式化,因此越來越多的被應(yīng)用的嵌入式系統(tǒng)中。SD卡的使用非常方便,常見的有兩種工作模式:SPI和SDIO。SPI是串行的工作模式,速度相對較低,但是使用方便,只要MCU含有SPI接口均可使用。SDIO模式,可以最多4線傳輸,因此速度比較快,由于SD卡的普及,越來越多的MCU內(nèi)部集成了SDIO控制器,簡化了我們的工作。本文以三星s3c2410為例介紹。2. SD卡
53、的協(xié)議SD卡的控制指令非常強大,支持SPI,SDIO模式,兼容MMC等。而且不同的指令有不同的響應(yīng)(3種),這在我們使用指令是要注意的。MIPI(Mobile Industry Processor Interface) 是2003年由ARM, Nokia, ST ,TI等公司成立的一個聯(lián)盟,目的是把手機內(nèi)部的接口如攝像頭、顯示屏接口、射頻/基帶接口等標準化,從而減少手機設(shè)計的復(fù)雜程度和增加設(shè)計靈活性。 MIPI聯(lián)盟下面有不同的WorkGroup,分別定義了一系列的手機內(nèi)部接口標準,比如攝像頭接口CSI、顯示接口DSI、射頻接口DigRF、麥克風 /喇叭接口SLIMbus等。統(tǒng)一接口標準的好處是
54、手機廠商根據(jù)需要可以從市面上靈活選擇不同的芯片和模組,更改設(shè)計和功能時更加快捷方便。MIPI是一個比較新的標準,其規(guī)范也在不斷修改和改進,目前比較成熟的接口應(yīng)用有DSI(顯示接口)和CSI(攝像頭接口)。CSI/DSI分別是指其承載的是針對Camera或Display應(yīng)用,都有復(fù)雜的協(xié)議結(jié)構(gòu)。接口分辨率說明RGB800*480以下大部分AP均支持RGB接口,此類LCD在低端平板廣泛使用LVDS1024*768及以上主要通過轉(zhuǎn)換芯片將RGB等專程LVDS來支持;少量AP直接集成;此類LCD目前在中高端平板和筆記本中廣泛使用MIPI1080P以下手機平臺標準接口,與LVDS類似,但更省電;目前普及
55、趨勢明顯,TI、nVidia、高通等最新平臺大多配備RGB和MIPI接口;1080P是其能力的極限eDP支持1080P以上比較新的規(guī)范,在筆記本行業(yè)將廣泛用于取代LVDS,支持超高分辨率 MIPI 是專門在高速(數(shù)據(jù)傳輸)模式下采用低振幅信號擺幅,針對功率敏感型應(yīng)用而量身定做的。 由于MIPI是采用差分信號傳輸?shù)?,所以在設(shè)計上需要按照差分設(shè)計的一般規(guī)則進行嚴格的設(shè)計,關(guān)鍵是需要實現(xiàn)差分阻抗的匹配,MIPI協(xié)議規(guī)定傳輸線差分阻抗值為80-125歐姆。MIPI規(guī)定了一個差分時鐘通道(lane)和一個從1到4數(shù)量可擴展的數(shù)據(jù)通道,可根據(jù)處理器和外設(shè)的需求來調(diào)節(jié)數(shù)據(jù)率。而且,MIPI D-PHY規(guī)范只
56、給出了數(shù)據(jù)率范圍,并沒有規(guī)定具體的工作速率。在一個應(yīng)用中,可用的數(shù)據(jù)通道和數(shù)據(jù)率都由接口兩端的器件決定。不過,目前可用的MIPI D-PHY IP內(nèi)核可提供每數(shù)據(jù)通道高達1 Gbps的傳輸率,這種特性無疑意味著MIPI完全適用于當前及未來的高性能應(yīng)用。采用MIPI作為數(shù)據(jù)接口還有一大好處。由于MIPI DSI 和 CSI-2架構(gòu)為新設(shè)計帶來了靈活性,并支持XGA顯示和高于8百萬像素相機等令人矚目的功能,故MIPI非常適合于新的智能電話和MID設(shè)計。有了具備MIPI功能的新處理器設(shè)計提供的帶寬能力,現(xiàn)在就可以考慮利用單個MIPI接口來實現(xiàn)高分辨率雙屏顯示和/或雙相機等新穎功能了。S/PDIFS/PDIF的全稱是Sony/Philips Digital Interconnect Format,是索尼與飛利浦公司合作開發(fā)的一種民用數(shù)字音頻接口協(xié)議。由于被廣泛采用,它成為事實上的民用數(shù)字音頻格式標準,大量的消費類音頻數(shù)字產(chǎn)品如民用CD機、DAT、MD機、計算機聲卡數(shù)字口等都支持S/PDIF,在不少專業(yè)設(shè)備上也有該標準的接口?;拘畔/PDIF是索尼與飛利浦公司合作開發(fā)的一種民用數(shù)字音頻接口協(xié)議。可用RCA(蓮花線)傳輸一路立體聲信號,單向傳輸或用Optical(單模光纖)傳輸一路立體聲信號,單向傳輸S/PDIF的全稱是Sony/Phi
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 法律民法原理測試卷
- 建筑設(shè)計風格與表現(xiàn)技法試題及答案集
- 英語醫(yī)學術(shù)語及專業(yè)知識測試卷
- 醫(yī)學資料 醫(yī)療美容公司介紹 學習課件
- 拆遷房屋買賣合同書
- 封閉協(xié)議采購合同
- 公開招投標居間合同
- 三農(nóng)項目評估與實施方案
- 建筑工地安全環(huán)保施工協(xié)議
- 廣州買賣手房定金合同
- 220kV輸電線路工程質(zhì)量通病防治措施
- 【EHS流程圖】建設(shè)項目職業(yè)衛(wèi)生“三同時”工作流程圖(9頁)
- 邁達斯建模(貝雷梁、鋼棧橋)
- ⊙生活中的“一次模型”
- [考研英語]商志英語作文模板
- Fluent出入口邊界條件設(shè)置及實例解析
- 模擬追溯演練報告(成品到原料)
- 常用一線降壓藥一覽表
- IATF16949-2016內(nèi)部審核方案
- 權(quán)威實驗室CMA資質(zhì)認定程序文件模板
- 平面機構(gòu)簡圖及自由分解PPT課件
評論
0/150
提交評論