復(fù)雜邏輯門結(jié)構(gòu)2_第1頁
復(fù)雜邏輯門結(jié)構(gòu)2_第2頁
復(fù)雜邏輯門結(jié)構(gòu)2_第3頁
復(fù)雜邏輯門結(jié)構(gòu)2_第4頁
復(fù)雜邏輯門結(jié)構(gòu)2_第5頁
已閱讀5頁,還剩15頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、1靜態(tài)靜態(tài)CMOS邏輯電路邏輯電路復(fù)雜邏輯門復(fù)雜邏輯門2CMOS復(fù)雜邏輯門復(fù)雜邏輯門n靜態(tài)靜態(tài)CMOS邏輯門的構(gòu)成邏輯門的構(gòu)成n復(fù)雜復(fù)雜CMOS邏輯門的分析與設(shè)計邏輯門的分析與設(shè)計n異或門異或門n類類NMOS邏輯電路邏輯電路3CLCLCL大扇入邏輯門的設(shè)計大扇入邏輯門的設(shè)計實現(xiàn)實現(xiàn)8個變量個變量“與與”的三種方案的三種方案思考:思考:三種方案的三種方案的差別差別4第一種方案第一種方案CL=0.01pF CL=1pFCLinxYininxxYYWp=24umWn=12um5第二種方案第二種方案CL=0.01pFCL=1pFCLinxYininxxYYWp=24umWn=12um6第三種方案第三種

2、方案CL=0.01pFCL=1pFCLWp=24umWn=12uminxYininxxYY7三種方案的比較三種方案的比較 MOS管管 tp(負(fù)載負(fù)載1pF) 面積面積 n方案方案1 18 11.5ns 27 A0 n方案方案2 20 8.5 30 A0 n方案方案3 30 7.0 45 A0 A0是最小是最小NMOS管的面積管的面積Wp=24umWn=12umL=3um8電路延遲時間與扇入、扇出系數(shù)的關(guān)系電路延遲時間與扇入、扇出系數(shù)的關(guān)系2pIOtFFn扇入系數(shù):串聯(lián)扇入系數(shù):串聯(lián)NMOS一一般不超過般不超過4個,個,PMOS不超不超過過3個個n大扇入可以分成多級實現(xiàn)大扇入可以分成多級實現(xiàn)n大

3、扇出可以利用反相器鏈大扇出可以利用反相器鏈驅(qū)動(避免或非門驅(qū)動)驅(qū)動(避免或非門驅(qū)動)9CLCLCL大扇入邏輯門的分析大扇入邏輯門的分析實現(xiàn)實現(xiàn)8個變量個變量“與與”的三種方案的三種方案(1)(2)(3)小負(fù)載情況:設(shè)小負(fù)載情況:設(shè)為為NMOS柵電容柵電容C0設(shè)所有設(shè)所有NMOS和和PMOS導(dǎo)電因子導(dǎo)電因子相等,均為相等,均為K10電路分析與仿真驗證CL=0.01pFCLCLCL小負(fù)載情況下,小負(fù)載情況下,第二種方案第二種方案優(yōu)于第三種優(yōu)于第三種11CMOS復(fù)雜邏輯門復(fù)雜邏輯門n靜態(tài)靜態(tài)CMOS邏輯門的構(gòu)成邏輯門的構(gòu)成n復(fù)雜復(fù)雜CMOS邏輯門的設(shè)計邏輯門的設(shè)計nCMOS異或門異或門n類類NMO

4、S邏輯電路邏輯電路12異或、同或邏輯異或、同或邏輯異或:異或: YAB+AB Y=A BABABY= AB+Y= AB+ABY 0 000 111 011 1ABY 0 000 111 01 1100同或:同或:Y=AB+AB Y=A B異或運算真值表異或運算真值表同或運算真值表同或運算真值表13異或電路的實現(xiàn)異或電路的實現(xiàn)Y=AB+AB=AB+A+BYAB邏輯圖邏輯圖VDDABY電路圖電路圖邏輯表達(dá)式整理邏輯表達(dá)式整理14用用AOI門實現(xiàn)異或、同或功能門實現(xiàn)異或、同或功能VDDAABBYAABBVDDAABBYAABB異或:異或: YAB+AB Y=A B同或:同或:Y=AB+AB Y=A

5、BVDDABY15例題:互補例題:互補CMOS邏輯設(shè)計邏輯設(shè)計VDDABY用用0.5微米工藝,確定異或微米工藝,確定異或門中器件尺寸門中器件尺寸n要求在最壞情況下輸出上要求在最壞情況下輸出上升升/下降時間不大于下降時間不大于0.5ns n已知:設(shè)設(shè)VDD = 5V,VTN = 1V,VTP = -1V,Cox = 410-7 F/cm2,n = 400 cm2/Vs、p = 200 cm2/VsDDPeffLPPPPVKCrrrt1 . 029 . 1)1 (21)1 (1 . 0ln216CMOS復(fù)雜邏輯門復(fù)雜邏輯門n靜態(tài)靜態(tài)CMOS邏輯門的構(gòu)成邏輯門的構(gòu)成n復(fù)雜復(fù)雜CMOS邏輯門的設(shè)計邏輯

6、門的設(shè)計n異或門異或門n類類NMOS邏輯電路邏輯電路17 類類NMOS電路電路NMOSVDDoutVVinPMOSVDDoutVVinVDD邏輯塊邏輯塊 類類NMOS電路結(jié)構(gòu)電路結(jié)構(gòu) 類類PMOS電路結(jié)構(gòu)電路結(jié)構(gòu)18類類NMOS電路分析電路分析類類NMOS屬于有比電路,屬于有比電路,為保證低電平合格為保證低電平合格,要有合適的比例因子要有合適的比例因子Kr。 Kr =KNeff / KP 等效反相器方法等效反相器方法直流特性直流特性:22, 2DDTPOHDDOLrDDTNonPDDTPVVVVVKVVIKVV瞬態(tài)特性瞬態(tài)特性: 上升時間同上升時間同CMOS反相器反相器;在忽略負(fù)載管電流情況下

7、在忽略負(fù)載管電流情況下,下降時間也同下降時間也同CMOS反相器。反相器。19 類類NMOS電路優(yōu)缺點電路優(yōu)缺點n優(yōu)點:優(yōu)點:n 輸入邏輯門需要(輸入邏輯門需要( n +1)個)個MOS管,管, 在實現(xiàn)復(fù)雜邏輯門時有利于減小面積。在實現(xiàn)復(fù)雜邏輯門時有利于減小面積。n缺點:缺點:是有比電路,達(dá)不到最大邏輯擺幅,是有比電路,達(dá)不到最大邏輯擺幅, 有較大的靜態(tài)功耗,有較大的靜態(tài)功耗, 由于要求由于要求Kr1,類,類NMOS電路上升時間長,電路上升時間長, ( 對類對類PMOS電路下降時間長)。電路下降時間長)。n應(yīng)用:應(yīng)用:適用于對面積要求嚴(yán)格,而性能要求不高的適用于對面積要求嚴(yán)格,而性能要求不高的情況。情況。 N

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論