EDA技術(shù)與PLD設(shè)計(jì)課件_第1頁(yè)
EDA技術(shù)與PLD設(shè)計(jì)課件_第2頁(yè)
EDA技術(shù)與PLD設(shè)計(jì)課件_第3頁(yè)
EDA技術(shù)與PLD設(shè)計(jì)課件_第4頁(yè)
EDA技術(shù)與PLD設(shè)計(jì)課件_第5頁(yè)
已閱讀5頁(yè),還剩7頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、1/13本次課主要內(nèi)容1.1 課程情況介紹1.2 傳統(tǒng)數(shù)字系統(tǒng)設(shè)計(jì)方法1.3 EDA技術(shù)及其發(fā)展1.4 硬件描述語(yǔ)言VHDL1.5 現(xiàn)代數(shù)字系統(tǒng)設(shè)計(jì)方法2/13教員基本情況介紹尹廷輝通信工程學(xué)院電子信息工程系電子技術(shù)教研室講師,技術(shù)10級(jí)。主講過(guò)數(shù)字電路、EDA技術(shù)與PLD設(shè)計(jì)。2002年春季,所授99403隊(duì)EDA技術(shù)與PLD設(shè)計(jì)課程被評(píng)估為“優(yōu)秀”,2004年獲“授課質(zhì)量獎(jiǎng)”。辦公室電話:828452(EDA實(shí)驗(yàn)中心) 電子信箱:ythofeda3/13理論授課內(nèi)容時(shí) 間內(nèi) 容2月28日第1章 概述3月02日第3章 FPGA/CPLD結(jié)構(gòu)與應(yīng)用3月07日第2章 EDA設(shè)計(jì)流程及其工具3月0

2、9日第4章 VHDL設(shè)計(jì)初步(一)3月14日第4章 VHDL設(shè)計(jì)初步(二)3月16日第5章 VHDL設(shè)計(jì)進(jìn)階(一)3月21日第5章 VHDL設(shè)計(jì)進(jìn)階(二)3月23日第7章 有限狀態(tài)機(jī)設(shè)計(jì)4/13實(shí)驗(yàn)上機(jī)內(nèi)容時(shí) 間內(nèi) 容第1次實(shí)61 Maxplus II原理圖設(shè)計(jì)8位加法器第2次實(shí)62 原理圖設(shè)計(jì)8位十進(jìn)制頻率計(jì)第3次實(shí)41 簡(jiǎn)單組合電路設(shè)計(jì)第4次實(shí)42 簡(jiǎn)單時(shí)序電路設(shè)計(jì)第5次實(shí)51 7段數(shù)碼顯示譯碼器的設(shè)計(jì)第6次實(shí)52 4位加法計(jì)數(shù)器的設(shè)計(jì)第7次實(shí)54 數(shù)控分頻器的設(shè)計(jì)第8次實(shí)55 4位十進(jìn)制頻率計(jì)的設(shè)計(jì)第9次實(shí)71 用狀態(tài)機(jī)實(shí)現(xiàn)序列檢測(cè)器第10次上機(jī)實(shí)驗(yàn)考試5/13參考書目教材:EDA技術(shù)實(shí)

3、用教程,潘松編著。參考書:蔣璇,藏春華:數(shù)字系統(tǒng)設(shè)計(jì)與PLD應(yīng)用技術(shù),電子工業(yè)出版社,25元。(或 )考核方式:實(shí)驗(yàn)考試有個(gè)人電腦的可以帶到實(shí)驗(yàn)室。 6/137/13數(shù)字邏輯電路組合邏輯電路組合電路部件:編碼器/譯碼器、數(shù)據(jù)選擇器/分配器、加法器、比較器組合電路分析組合電路設(shè)計(jì)(SSI、數(shù)據(jù)選擇器、譯碼器)時(shí)序邏輯電路時(shí)序邏輯部件:計(jì)數(shù)器、移位寄存器時(shí)序邏輯分析時(shí)序邏輯設(shè)計(jì)(基本觸發(fā)器、計(jì)數(shù)器、移位寄存器)8/13組合電路設(shè)計(jì)方法列出真值表函數(shù)化簡(jiǎn),寫出表達(dá)式用電路實(shí)現(xiàn)用SSI門電路實(shí)現(xiàn)(如與非門)用MSI器件實(shí)現(xiàn)(如譯碼器、數(shù)據(jù)選擇器)用ROM實(shí)現(xiàn)用可編程邏輯器件(PLD)實(shí)現(xiàn)9/13時(shí)序電

4、路設(shè)計(jì)方法畫出狀態(tài)圖狀態(tài)化簡(jiǎn)(用隱含表法)狀態(tài)分配(狀態(tài)編碼)求三個(gè)方程(輸出方程、激勵(lì)方程、時(shí)鐘方程)用電路實(shí)現(xiàn)用基本觸發(fā)器實(shí)現(xiàn)用MSI器件實(shí)現(xiàn)(如計(jì)數(shù)器、移位寄存器)用可編程邏輯器件(PLD)實(shí)現(xiàn)10/13傳統(tǒng)數(shù)字系統(tǒng)(電路)設(shè)計(jì)適用范圍:小型的系統(tǒng)或電路。缺點(diǎn):對(duì)于大型系統(tǒng),真值表、卡諾圖和狀態(tài)化簡(jiǎn)都不可能。設(shè)計(jì)沒(méi)有靈活性,修改起來(lái)不方便。需要設(shè)計(jì)者有很高深的硬件知識(shí)。仿真和調(diào)試都不方便。11/13EDA技術(shù)概念教材第1頁(yè): 依賴功能強(qiáng)大的計(jì)算機(jī),在EDA工具軟件平臺(tái)上,對(duì)以硬件描述語(yǔ)言為主要手段完成的設(shè)計(jì)文件,自動(dòng)的完成邏輯編譯、邏輯化簡(jiǎn)、邏輯分割、邏輯綜合、布局布線,以及邏輯優(yōu)化和仿真測(cè)試,直至實(shí)現(xiàn)既定的系統(tǒng)功能。12/13EDA技術(shù)與CAD技術(shù)的區(qū)別兩者不是一回事。CAD是計(jì)算機(jī)輔

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論