第2章ARMTHUMB微處理器結(jié)構(gòu)及指令系統(tǒng)1-課件_第1頁
第2章ARMTHUMB微處理器結(jié)構(gòu)及指令系統(tǒng)1-課件_第2頁
第2章ARMTHUMB微處理器結(jié)構(gòu)及指令系統(tǒng)1-課件_第3頁
第2章ARMTHUMB微處理器結(jié)構(gòu)及指令系統(tǒng)1-課件_第4頁
第2章ARMTHUMB微處理器結(jié)構(gòu)及指令系統(tǒng)1-課件_第5頁
已閱讀5頁,還剩98頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、第2章ARM/THUMB微處理器結(jié)構(gòu)及指令系統(tǒng) 本章主要內(nèi)容:(1) ARM/Thumb及相關(guān)技術(shù)簡介(2) ARM/Thumb微處理器的應(yīng)用領(lǐng)域及特點(3) ARM/Thumb微處理器系列(4) ARM/Thumb微處理器的結(jié)構(gòu)(5) ARM/Thumb指令系統(tǒng) 第二章 目錄1 ARM微處理器概述 1.1 ARM處理器系列 1.2 RISC體系結(jié)構(gòu) 1.3 ARM和Thumb狀態(tài) 1.4 寄存器 1.5 ARM指令集概述 1.6 Thumb指令集概述2 ARM微處理器體系結(jié)構(gòu) 2.1數(shù)據(jù)類型 2.2ARM微處理器的工作狀態(tài) 2.3 ARM體系結(jié)構(gòu)的存儲器格式 2.4處理器模式 2.5寄存器組

2、織 2.6異常3 ARM/Thumb指令系統(tǒng) 3.1處理器尋址方式 3.2指令集介紹 3.3指令集介紹1 ARM微處理器概述 ARM處理器系列 RISC體系結(jié)構(gòu) ARM和Thumb狀態(tài) 寄存器 ARM指令集概述 Thumb指令集概述2 ARM微處理器體系結(jié)構(gòu) 數(shù)據(jù)類型 ARM微處理器的工作狀態(tài) ARM體系結(jié)構(gòu)的存儲器格式 處理器模式 寄存器組織 異常3 ARM/Thumb指令系統(tǒng) 處理器尋址方式 指令集介紹 指令集介紹 第二章 目錄 1 ARM微處理器概述ARM簡介: ARM(Advanced RISC Machines),既可以認為是一個公司的名字,也可以認為是對一類微處理器的通稱,還可以認

3、為是一種技術(shù)的名字。 1991年ARM公司成立于英國劍橋,主要出售芯片設(shè)計技術(shù)的授權(quán)。目前,采用ARM 技術(shù)知識產(chǎn)權(quán)(IP)核的微處理器已遍及工業(yè)控制、消費類電子產(chǎn)品、通信系統(tǒng)、網(wǎng)絡(luò)系統(tǒng)、無線系統(tǒng)等各類產(chǎn)品市場,ARMARM公司簡介將技術(shù)授權(quán)給其它芯片廠商形成各具特色的ARM芯片. . . 第二章 目錄1 ARM微處理器概述 ARM處理器系列 RISC體系結(jié)構(gòu) ARM和Thumb狀態(tài) 寄存器 ARM指令集概述 Thumb指令集概述2 ARM微處理器體系結(jié)構(gòu) 數(shù)據(jù)類型 ARM微處理器的工作狀態(tài) ARM體系結(jié)構(gòu)的存儲器格式 處理器模式 寄存器組織 異常3 ARM/Thumb指令系統(tǒng) 處理器尋址方式

4、 指令集介紹 指令集介紹ARM處理器核簡介 ARM公司開發(fā)了很多系列的ARM處理器核,目前最新的系列已經(jīng)是ARM11了,而ARM6核以及更早的系列已經(jīng)很罕見了。目前應(yīng)用比較廣泛的系列是:ARM7ARM9ARM9EARM10SecurCoreXscale 1.1ARM處理器系列ARM處理器核簡介ARM7 該系列包括ARM7TDMI、ARM7TDMI-S、帶有高速緩存處理器宏單元的ARM720T和擴充了Jazelle的ARM7EJ-S。該系列處理器提供Thumb 16位壓縮指令集和EmbededICE軟件調(diào)試方式,適用于更大規(guī)模的SoC設(shè)計中。Jazelle是ARM體系結(jié)構(gòu)的一種相關(guān)技術(shù),用于在處

5、理器指令層次對JAVA加速 ARM7系列廣泛應(yīng)用于多媒體和嵌入式設(shè)備,包括Internet設(shè)備、網(wǎng)絡(luò)和調(diào)制解調(diào)器設(shè)備,以及移動電話、PDA等無線設(shè)備。 1.1ARM處理器系列ARM處理器核簡介ARM9 該系列包括ARM9TDMI、ARM920T和帶有高速緩存處理器宏單元的ARM940T。除了兼容ARM7系列,而且能夠更加靈活的設(shè)計。 ARM9系列主要應(yīng)用于引擎管理、儀器儀表、安全系統(tǒng)和機頂盒等領(lǐng)域。 1.1ARM處理器系列ARM處理器核簡介ARM10 該系列包括ARM1020E和ARM1022E處理器核,其核心在于使用向量浮點(VFP)單元VFP10提供高性能的浮點解決方案,從而極大提高了處理

6、器的整型和浮點運算性能。 可以用于視頻游戲機和高性能打印機等場合。 1.1ARM處理器系列ARM處理器核簡介SecurCore 該系列涵蓋了SC100、SC110、SC200和SC210處理核。該系列處理器主要針對新興的安全市場,以一種全新的安全處理器設(shè)計為智能卡和其它安全IC開發(fā)提供獨特的32位系統(tǒng)設(shè)計,并具有特定反偽造方法,從而有助于防止對硬件和軟件的盜版。 1.1ARM處理器系列ARM處理器核簡介Xscale Intel Xscale微控制器則提供全性能、高性價比、低功耗的解決方案,支持16位Thumb指令并集成數(shù)字信號處理(DSP)指令。 1.1ARM處理器系列 第二章 目錄1 ARM

7、微處理器概述 ARM處理器系列 RISC體系結(jié)構(gòu) ARM和Thumb狀態(tài) 寄存器 ARM指令集概述 Thumb指令集概述2 ARM微處理器體系結(jié)構(gòu) 數(shù)據(jù)類型 ARM微處理器的工作狀態(tài) ARM體系結(jié)構(gòu)的存儲器格式 處理器模式 寄存器組織 異常3 ARM/Thumb指令系統(tǒng) 處理器尋址方式 指令集介紹 指令集介紹1.2 RISC體系結(jié)構(gòu)RISC特點如下: 精簡指令集計算機RISC結(jié)構(gòu)的產(chǎn)生是相對于傳統(tǒng)的復(fù)雜指令集計算機CISC 結(jié)構(gòu)而言的。1.2 RISC體系結(jié)構(gòu) 指令規(guī)整、對稱、簡單。指令小于100條,基本尋址方 式有23種。 單周期指令。 指令字長度一致,單拍完成,便于流水操作; ARM7 三

8、級流水線:取指、譯碼、執(zhí)行; ARM9 五級流水線; ARMl0 六級流水線。 大量的寄存器。寄存器不少于32個。數(shù)據(jù)處理器的指令只對寄存器的內(nèi)容操作。只有加載存儲指令可以訪問存儲器。RISC特點如下: 第二章 目錄1 ARM微處理器概述 ARM處理器系列 RISC體系結(jié)構(gòu) ARM和Thumb狀態(tài) 寄存器 ARM指令集概述 Thumb指令集概述2 ARM微處理器體系結(jié)構(gòu) 數(shù)據(jù)類型 ARM微處理器的工作狀態(tài) ARM體系結(jié)構(gòu)的存儲器格式 處理器模式 寄存器組織 異常3 ARM/Thumb指令系統(tǒng) 處理器尋址方式 指令集介紹 指令集介紹1.3 ARM和Thumb狀態(tài)Thumb指令集的功能是32位AR

9、M指令集的功能子集。Thumb在性能和代碼大小之間提供了出色的折中。正在執(zhí)行Thumb指令集的處理器是工作在Thumb狀態(tài)下。正在執(zhí)行ARM指令集的處理器是工作在ARM狀態(tài)下。 第二章 目錄1 ARM微處理器概述 ARM處理器系列 RISC體系結(jié)構(gòu) ARM和Thumb狀態(tài) 寄存器 ARM指令集概述 Thumb指令集概述2 ARM微處理器體系結(jié)構(gòu) 數(shù)據(jù)類型 ARM微處理器的工作狀態(tài) ARM體系結(jié)構(gòu)的存儲器格式 處理器模式 寄存器組織 異常3 ARM/Thumb指令系統(tǒng) 處理器尋址方式 指令集介紹 指令集介紹1.4. 寄存器 ARM處理器有37(31+6)個物理寄存器,有18個可編程訪問的寄存器。

10、寄存器被安排成部分重疊的組。每種處理器模式都有不同的寄存器組。分組的寄存器在異常處理和特權(quán)操作時,可得到快速的上下文切換。 第二章 目錄1 ARM微處理器概述 ARM處理器系列 RISC體系結(jié)構(gòu) ARM和Thumb狀態(tài) 寄存器 ARM指令集概述 Thumb指令集概述2 ARM微處理器體系結(jié)構(gòu) 數(shù)據(jù)類型 ARM微處理器的工作狀態(tài) ARM體系結(jié)構(gòu)的存儲器格式 處理器模式 寄存器組織 異常3 ARM/Thumb指令系統(tǒng) 處理器尋址方式 指令集介紹 指令集介紹數(shù)據(jù)處理指令 加載和存儲指令分支指令 協(xié)處理器指令 雜項指令A(yù)RM指令集 1.5 ARM指令集概述ARM指令集可分為5大類指令,所有指令都可以條

11、件執(zhí)行,其中一些指令還可以根據(jù)執(zhí)行結(jié)果更新CPSR寄存器的相關(guān)標志位: 第二章 目錄1 ARM微處理器概述 ARM處理器系列 RISC體系結(jié)構(gòu) ARM和Thumb狀態(tài) 寄存器 ARM指令集概述 Thumb指令集概述2 ARM微處理器體系結(jié)構(gòu) 數(shù)據(jù)類型 ARM微處理器的工作狀態(tài) ARM體系結(jié)構(gòu)的存儲器格式 處理器模式 寄存器組織 異常3 ARM/Thumb指令系統(tǒng) 處理器尋址方式 指令集介紹 指令集介紹 Thumb指令集可分為4大類指令:分支指令;數(shù)據(jù)處理指令;寄存器加載和存儲指令;異常產(chǎn)生指令。Thumb指令集 1.6 Thumb指令集概述 第二章 目錄1 ARM微處理器概述 ARM處理器系列

12、 RISC體系結(jié)構(gòu) ARM和Thumb狀態(tài) 寄存器 ARM指令集概述 Thumb指令集概述2 ARM微處理器體系結(jié)構(gòu) 數(shù)據(jù)類型 ARM微處理器的工作狀態(tài) ARM體系結(jié)構(gòu)的存儲器格式 處理器模式 寄存器組織 異常3 ARM/Thumb指令系統(tǒng) 處理器尋址方式 指令集介紹 指令集介紹上節(jié)內(nèi)容回顧:ARM公司名稱、微處理器名稱和嵌入式技術(shù)名稱;特點高性能、小體積、低功耗、緊代碼密度、多供應(yīng)商、高占有率;系列ARM7、ARM9(E)、ARM10、Xscale、StrongARM和SecurCore等;結(jié)構(gòu)兩種CPU工作狀態(tài)、32位RISC結(jié)構(gòu)、多寄存器、多處理器模式 、兩種指令集;教學(xué)內(nèi)容: ARM處

13、理器體系結(jié)構(gòu)數(shù)據(jù)類型 ARM微處理器的工作狀態(tài) ARM體系結(jié)構(gòu)的存儲器格式處理器模式寄存器組織異常體系結(jié)構(gòu)直接支持的數(shù)據(jù)類型ARM處理器支持下列數(shù)據(jù)類型:字節(jié) 8位半字 16位(必須分配為占用兩個字節(jié))字 32位(必須分配為占用4各字節(jié))1112342 2.1 數(shù)據(jù)類型 第二章 目錄1 ARM微處理器概述 ARM處理器系列 RISC體系結(jié)構(gòu) ARM和Thumb狀態(tài) 寄存器 ARM指令集概述 Thumb指令集概述2 ARM微處理器體系結(jié)構(gòu) 數(shù)據(jù)類型 ARM微處理器的工作狀態(tài) ARM體系結(jié)構(gòu)的存儲器格式 處理器模式 寄存器組織 異常3 ARM/Thumb指令系統(tǒng) 處理器尋址方式 指令集介紹 指令集

14、介紹2.2 ARM微處理器的工作狀態(tài) ARM微處理器的工作狀態(tài)一般有兩種:ARM狀態(tài)處理器執(zhí)行32位的字對齊的ARM指令; Thumb狀態(tài)處理器執(zhí)行16位的、半字對齊的Thumb指令。處理器狀態(tài)切換進入Thumb狀態(tài):當操作數(shù)寄存器的狀態(tài)位(位0)為1時,執(zhí)行BX指令進入Thumb狀態(tài)。如果處理器在Thumb狀態(tài)進入異常,則當異常處理返回時,自動轉(zhuǎn)換到Thumb狀態(tài)。進入ARM狀態(tài)。當操作數(shù)寄存器的狀態(tài)位(位0)為0時執(zhí)行BX指令進入ARM狀態(tài)。當處理器進行異常處理時,進入ARM狀態(tài)從異常向量地址處開始執(zhí)行。處理器狀態(tài)切換 使用BX指令將ARM7TDMI內(nèi)核的操作狀態(tài)在ARM狀態(tài)和Thumb狀

15、態(tài)之間進行切換,程序如下所示。;從Arm狀態(tài)切換到Thumb狀態(tài) LDR R0,=Lable+1 BX R0;從Thumb狀態(tài)切換到ARM狀態(tài) LDR R0,=Lable BX R0地址最低位為1,表示切換到Thumb狀態(tài)地址最低位為0,表示切換到ARM狀態(tài)跳轉(zhuǎn)地址標號2.2 ARM微處理器的工作狀態(tài) 第二章 目錄1 ARM微處理器概述 ARM處理器系列 RISC體系結(jié)構(gòu) ARM和Thumb狀態(tài) 寄存器 ARM指令集概述 Thumb指令集概述2 ARM微處理器體系結(jié)構(gòu) 數(shù)據(jù)類型 ARM微處理器的工作狀態(tài) ARM體系結(jié)構(gòu)的存儲器格式 處理器模式 寄存器組織 異常3 ARM/Thumb指令系統(tǒng) 處

16、理器尋址方式 指令集介紹 指令集介紹2.3 ARM體系結(jié)構(gòu)的存儲器格式 ARM體系結(jié)構(gòu)可以用兩種方法存儲字數(shù)據(jù),稱為大端格式和小端格式。 位小端模式byte3byte2byte1byte0字地址 8 4 02.3 ARM體系結(jié)構(gòu)的存儲器格式 ARM體系結(jié)構(gòu)可以用兩種方法存儲字數(shù)據(jù),稱為大端格式和小端格式。 位大端模式字地址 8 4 0byte0byte1byte2byte3 第二章 目錄1 ARM微處理器概述 ARM處理器系列 RISC體系結(jié)構(gòu) ARM和Thumb狀態(tài) 寄存器 ARM指令集概述 Thumb指令集概述2 ARM微處理器體系結(jié)構(gòu) 數(shù)據(jù)類型 ARM微處理器的工作狀態(tài) ARM體系結(jié)構(gòu)的

17、存儲器格式 處理器模式 寄存器組織 異常3 ARM/Thumb指令系統(tǒng) 處理器尋址方式 指令集介紹 指令集介紹簡介 ARM體系結(jié)構(gòu)支持7種處理器模式,分別為:用戶模式、快中斷模式、中斷模式、管理模式、中止模式、未定義模式和系統(tǒng)模式。這樣的好處是可以更好的支持操作系統(tǒng)并提高工作效率。2.2.4 處理器模式 處理器模式說明備注 用戶 (usr)正常程序工作模式不能直接切換到其它模式 系統(tǒng) (sys)用于支持操作系統(tǒng)的特權(quán)任務(wù)等與用戶模式類似,但具有可以直接切換到其它模式等特權(quán) 快中斷 (fiq)支持高速數(shù)據(jù)傳輸及通道處理FIQ異常響應(yīng)時進入此模式 中斷 (irq)用于通用中斷處理IRQ異常響應(yīng)時進

18、入此模式 管理 (svc)操作系統(tǒng)保護代碼系統(tǒng)復(fù)位和軟件中斷響應(yīng)時進入此模式 中止 (abt)用于支持虛擬內(nèi)存和/或存儲器保護在ARM7TDMI沒有大用處 未定義 (und)支持硬件協(xié)處理器的軟件仿真未定義指令異常響應(yīng)時進入此模式處理器模式2.2.4 處理器模式 特權(quán)模式處理器模式說明備注 用戶 (usr)正常程序工作模式不能直接切換到其它模式 系統(tǒng) (sys)用于支持操作系統(tǒng)的特權(quán)任務(wù)等與用戶模式類似,但具有可以直接切換到其它模式等特權(quán) 快中斷 (fiq)支持高速數(shù)據(jù)傳輸及通道處理FIQ異常響應(yīng)時進入此模式 中斷 (irq)用于通用中斷處理IRQ異常響應(yīng)時進入此模式 管理 (svc)操作系統(tǒng)

19、保護代碼系統(tǒng)復(fù)位和軟件中斷響應(yīng)時進入此模式 中止 (abt)用于支持虛擬內(nèi)存和/或存儲器保護在ARM7TDMI沒有大用處 未定義 (und)支持硬件協(xié)處理器的軟件仿真未定義指令異常響應(yīng)時進入此模式 除用戶模式外,其它模式均為特權(quán)模式。ARM內(nèi)部寄存器和一些片內(nèi)外設(shè)在硬件設(shè)計上只允許(或者可選為只允許)特權(quán)模式下訪問。此外,特權(quán)模式可以自由的切換處理器模式,而用戶模式不能直接切換到別的模式。 未定義 (und) 中止 (abt) 管理 (svc) 中斷 (irq) 快中斷 (fiq) 系統(tǒng) (sys)2.2.4 處理器模式 異常模式處理器模式說明備注 用戶 (usr)正常程序工作模式不能直接切換

20、到其它模式 系統(tǒng) (sys)用于支持操作系統(tǒng)的特權(quán)任務(wù)等與用戶模式類似,但具有可以直接切換到其它模式等特權(quán) 快中斷 (fiq)支持高速數(shù)據(jù)傳輸及通道處理FIQ異常響應(yīng)時進入此模式 中斷 (irq)用于通用中斷處理IRQ異常響應(yīng)時進入此模式 管理 (svc)操作系統(tǒng)保護代碼系統(tǒng)復(fù)位和軟件中斷響應(yīng)時進入此模式 中止 (abt)用于支持虛擬內(nèi)存和/或存儲器保護在ARM7TDMI沒有大用處 未定義 (und)支持硬件協(xié)處理器的軟件仿真未定義指令異常響應(yīng)時進入此模式 未定義 (und) 中止 (abt) 管理 (svc) 中斷 (irq) 快中斷 (fiq) 這五種模式稱為異常模式。它們除了可以通過程序

21、切換進入外,也可以由特定的異常進入。當特定的異常出現(xiàn)時,處理器進入相應(yīng)的模式。每種異常模式都有一些獨立的寄存器,以避免異常退出時用戶模式的狀態(tài)不可靠。2.2.4 處理器模式 用戶和系統(tǒng)模式處理器模式說明備注 用戶 (usr)正常程序工作模式不能直接切換到其它模式 系統(tǒng) (sys)用于支持操作系統(tǒng)的特權(quán)任務(wù)等與用戶模式類似,但具有可以直接切換到其它模式等特權(quán) 快中斷 (fiq)支持高速數(shù)據(jù)傳輸及通道處理FIQ異常響應(yīng)時進入此模式 中斷 (irq)用于通用中斷處理IRQ異常響應(yīng)時進入此模式 管理 (svc)操作系統(tǒng)保護代碼系統(tǒng)復(fù)位和軟件中斷響應(yīng)時進入此模式 中止 (abt)用于支持虛擬內(nèi)存和/或存

22、儲器保護在ARM7TDMI沒有大用處 未定義 (und)支持硬件協(xié)處理器的軟件仿真未定義指令異常響應(yīng)時進入此模式 這兩種模式都不能由異常進入,而且它們使用完全相同的寄存器組。 系統(tǒng)模式是特權(quán)模式,不受用戶模式的限制。操作系統(tǒng)在該模式下訪問用戶模式的寄存器就比較方便,而且操作系統(tǒng)的一些特權(quán)任務(wù)可以使用這個模式訪問一些受控的資源。 系統(tǒng) (sys) 用戶 (usr)2.2.4 處理器模式 處理器啟動時的模式轉(zhuǎn)換圖管理模式SVC(Supervisor)多種特權(quán)模式變化用戶程序的運行模式 復(fù)位后缺省模式主要完成各模式的堆棧設(shè)置,注意不要進入用戶模式一般為用戶模式User 第二章 目錄1 ARM微處理器

23、概述 ARM處理器系列 RISC體系結(jié)構(gòu) ARM和Thumb狀態(tài) 寄存器 ARM指令集概述 Thumb指令集概述2 ARM微處理器體系結(jié)構(gòu) 數(shù)據(jù)類型 ARM微處理器的工作狀態(tài) ARM體系結(jié)構(gòu)的存儲器格式 處理器模式 寄存器組織 異常3 ARM/Thumb指令系統(tǒng) 處理器尋址方式 指令集介紹 指令集介紹簡介2.5 寄存器組織ARM處理器有37(31+6)個物理寄存器,有18個可編程訪問的寄存器。寄存器被安排成部分重疊的組。在不同的工作模式和處理器狀態(tài)下,程序員可以訪問的寄存器也不盡相同。分組的寄存器在處理處理器異常和特權(quán)操作時可得到快速的上下文切換。寄存器類別寄存器在匯編中的名稱各模式下實際訪問

24、的寄存器用戶系統(tǒng)管理中止未定義中斷快中斷通用寄存器和程序計數(shù)器R0(a1)R0R1(a2)R1R2(a3)R2R3(a4)R3R4(v1)R4R5(v2)R5R6(v3)R6R7(v4)R7R8(v5)R8R8_fiqR9(SB,v6)R9R9_fiqR10(SL,v7)R10R10_fiqR11(FP,v8)R11R11_fiqR12(IP)R12R12_fiqR13(SP)R13R13_svcR13_abtR13_undR13_irqR13_fiqR14(LR)R14R14_svcR14_abtR14_undR14_irqR14_fiqR15(PC)R15狀態(tài)寄存器CPSRCPSRSPSR

25、無SPSR_svcSPSR_abtSPSR_undSPSR_irqSPSR_fiqARM狀態(tài)各模式下的寄存器寄存器類別寄存器在匯編中的名稱各模式下實際訪問的寄存器用戶系統(tǒng)管理中止未定義中斷快中斷通用寄存器和程序計數(shù)器R0(a1)R0R1(a2)R1R2(a3)R2R3(a4)R3R4(v1)R4R5(v2)R5R6(v3)R6R7(v4)R7R8(v5)R8R8_fiqR9(SB,v6)R9R9_fiqR10(SL,v7)R10R10_fiqR11(FP,v8)R11R11_fiqR12(IP)R12R12_fiqR13(SP)R13R13_svcR13_abtR13_undR13_irqR1

26、3_fiqR14(LR)R14R14_svcR14_abtR14_undR14_irqR14_fiqR15(PC)R15狀態(tài)寄存器CPSRCPSRSPSR無SPSR_abtSPSR_abtSPSR_undSPSR_irqSPSR_fiqARM狀態(tài)各模式下的寄存器SPSR_fiqSPSR_irqSPSR_undSPSR_abtSPSR_svcCPSRR15R14_fiqR14_irqR14_undR14_abtR14_svcR14R13_fiqR13_irqR13_undR13_abtR13_svcR13R12_fiqR12R11_fiqR11R10_fiqR10R9_fiqR9R8_fiqR8

27、R7R6R5R4R3R2R1R0所有的37個寄存器,分成兩大類:31個通用32位寄存器;6個狀態(tài)寄存器。寄存器類別寄存器在匯編中的名稱各模式下實際訪問的寄存器用戶系統(tǒng)管理中止未定義中斷快中斷通用寄存器和程序計數(shù)器R0(a1)R0R1(a2)R1R2(a3)R2R3(a4)R3R4(v1)R4R5(v2)R5R6(v3)R6R7(v4)R7R8(v5)R8R8_fiqR9(SB,v6)R9R9_fiqR10(SL,v7)R10R10_fiqR11(FP,v8)R11R11_fiqR12(IP)R12R12_fiqR13(SP)R13R13_svcR13_abtR13_undR13_irqR13_

28、fiqR14(LR)R14R14_svcR14_abtR14_undR14_irqR14_fiqR15(PC)R15狀態(tài)寄存器CPSRCPSRSPSR無SPSR_abtSPSR_abtSPSR_undSPSR_irqSPSR_fiq無CPSRR15R14R13R12R11R10R9R8R7R6R5R4R3R2R1R0用戶無CPSRR15R14R13R12R11R10R9R8R7R6R5R4R3R2R1R0系統(tǒng)SPSR_svcCPSRR15R14_svcR13_svcR12R11R10R9R8R7R6R5R4R3R2R1R0管理SPSR_abtCPSRR15R14_abtR13_abtR12R1

29、1R10R9R8R7R6R5R4R3R2R1R0中止SPSR_undCPSRR15R14_undR13_undR12R11R10R9R8R7R6R5R4R3R2R1R0未定義SPSR_irqCPSRR15R14_irqR13_irqR12R11R10R9R8R7R6R5R4R3R2R1R0中斷SPSR_fiqCPSRR15R14_fiqR13_fiqR12_fiqR11_fiqR10_fiqR9_fiqR8_fiqR7R6R5R4R3R2R1R0快中斷ARM狀態(tài)各模式下可以訪問的寄存器寄存器類別寄存器在匯編中的名稱各模式下實際訪問的寄存器用戶系統(tǒng)管理中止未定義中斷快中斷通用寄存器和程序計數(shù)器R

30、0(a1)R0R1(a2)R1R2(a3)R2R3(a4)R3R4(v1)R4R5(v2)R5R6(v3)R6R7(v4)R7R8(v5)R8R8_fiqR9(SB,v6)R9R9_fiqR10(SL,v7)R10R10_fiqR11(FP,v8)R11R11_fiqR12(IP)R12R12_fiqR13(SP)R13R13_svcR13_abtR13_undR13_irqR13_fiqR14(LR)R14R14_svcR14_abtR14_undR14_irqR14_fiqR15(PC)R15狀態(tài)寄存器CPSRCPSRSPSR無SPSR_svcSPSR_abtSPSR_undSPSR_ir

31、qSPSR_fiq一般的通用寄存器R13_fiqR13_irqR13_undR13_abtR13_svcR13R12_fiqR12R11_fiqR11R10_fiqR10R9_fiqR9R8_fiqR8R7R6R5R4R3R2R1R0 在匯編語言中寄存器R0R13為保存數(shù)據(jù)或地址值的通用寄存器。它們是完全通用的寄存器,不會被體系結(jié)構(gòu)作為特殊用途,并且可用于任何使用通用寄存器的指令。寄存器類別寄存器在匯編中的名稱各模式下實際訪問的寄存器用戶系統(tǒng)管理中止未定義中斷快中斷通用寄存器和程序計數(shù)器R0(a1)R0R1(a2)R1R2(a3)R2R3(a4)R3R4(v1)R4R5(v2)R5R6(v3)

32、R6R7(v4)R7R8(v5)R8R8_fiqR9(SB,v6)R9R9_fiqR10(SL,v7)R10R10_fiqR11(FP,v8)R11R11_fiqR12(IP)R12R12_fiqR13(SP)R13R13_svcR13_abtR13_undR13_irqR13_fiqR14(LR)R14R14_svcR14_abtR14_undR14_irqR14_fiqR15(PC)R15狀態(tài)寄存器CPSRCPSRSPSR無SPSR_svcSPSR_abtSPSR_undSPSR_irqSPSR_fiq一般的通用寄存器R13_fiqR13_irqR13_undR13_abtR13_svcR

33、13R12_fiqR12R11_fiqR11R10_fiqR10R9_fiqR9R8_fiqR8R7R6R5R4R3R2R1R0R7R6R5R4R3R2R1R0 其中R0R7為未分組的寄存器,也就是說對于任何處理器模式,這些寄存器都對應(yīng)于相同的32位物理寄存器。寄存器類別寄存器在匯編中的名稱各模式下實際訪問的寄存器用戶系統(tǒng)管理中止未定義中斷快中斷通用寄存器和程序計數(shù)器R0(a1)R0R1(a2)R1R2(a3)R2R3(a4)R3R4(v1)R4R5(v2)R5R6(v3)R6R7(v4)R7R8(v5)R8R8_fiqR9(SB,v6)R9R9_fiqR10(SL,v7)R10R10_fiq

34、R11(FP,v8)R11R11_fiqR12(IP)R12R12_fiqR13(SP)R13R13_svcR13_abtR13_undR13_irqR13_fiqR14(LR)R14R14_svcR14_abtR14_undR14_irqR14_fiqR15(PC)R15狀態(tài)寄存器CPSRCPSRSPSR無SPSR_svcSPSR_abtSPSR_undSPSR_irqSPSR_fiq一般的通用寄存器R14_fiqR14_irqR14_undR14_abtR14_svcR14R13_fiqR13_irqR13_undR13_abtR13_svcR13R12_fiqR12R11_fiqR11R

35、10_fiqR10R9_fiqR9R8_fiqR8 寄存器R8R14為分組寄存器。它們所對應(yīng)的物理寄存器取決于當前的處理器模式,幾乎所有允許使用通用寄存器的指令都允許使用分組寄存器寄存器類別寄存器在匯編中的名稱各模式下實際訪問的寄存器用戶系統(tǒng)管理中止未定義中斷快中斷通用寄存器和程序計數(shù)器R0(a1)R0R1(a2)R1R2(a3)R2R3(a4)R3R4(v1)R4R5(v2)R5R6(v3)R6R7(v4)R7R8(v5)R8R8_fiqR9(SB,v6)R9R9_fiqR10(SL,v7)R10R10_fiqR11(FP,v8)R11R11_fiqR12(IP)R12R12_fiqR13(

36、SP)R13R13_svcR13_abtR13_undR13_irqR13_fiqR14(LR)R14R14_svcR14_abtR14_undR14_irqR14_fiqR15(PC)R15狀態(tài)寄存器CPSRCPSRSPSR無SPSR_svcSPSR_abtSPSR_undSPSR_irqSPSR_fiq一般的通用寄存器R12_fiqR12R11_fiqR11R10_fiqR10R9_fiqR9R8_fiqR8 寄存器R8R12有兩個分組的物理寄存器。一個用于除FIQ模式之外的所有寄存器模式,另一個用于FIQ模式。這樣在發(fā)生FIQ中斷后,可以加速FIQ的處理速度。寄存器類別寄存器在匯編中的名

37、稱各模式下實際訪問的寄存器用戶系統(tǒng)管理中止未定義中斷快中斷通用寄存器和程序計數(shù)器R0(a1)R0R1(a2)R1R2(a3)R2R3(a4)R3R4(v1)R4R5(v2)R5R6(v3)R6R7(v4)R7R8(v5)R8R8_fiqR9(SB,v6)R9R9_fiqR10(SL,v7)R10R10_fiqR11(FP,v8)R11R11_fiqR12(IP)R12R12_fiqR13(SP)R13R13_svcR13_abtR13_undR13_irqR13_fiqR14(LR)R14R14_svcR14_abtR14_undR14_irqR14_fiqR15(PC)R15狀態(tài)寄存器CPS

38、RCPSRSPSR無SPSR_svcSPSR_abtSPSR_undSPSR_irqSPSR_fiq一般的通用寄存器 寄存器R13、R14分別有6個分組的物理寄存器。一個用于用戶和系統(tǒng)模式,其余5個分別用于5種異常模式。R14_fiqR14_irqR14_undR14_abtR14_svcR14R13_fiqR13_irqR13_undR13_abtR13_svcR13寄存器類別寄存器在匯編中的名稱各模式下實際訪問的寄存器用戶系統(tǒng)管理中止未定義中斷快中斷通用寄存器和程序計數(shù)器R0(a1)R0R1(a2)R1R2(a3)R2R3(a4)R3R4(v1)R4R5(v2)R5R6(v3)R6R7(v

39、4)R7R8(v5)R8R8_fiqR9(SB,v6)R9R9_fiqR10(SL,v7)R10R10_fiqR11(FP,v8)R11R11_fiqR12(IP)R12R12_fiqR13(SP)R13R13_svcR13_abtR13_undR13_irqR13_fiqR14(LR)R14R14_svcR14_abtR14_undR14_irqR14_fiqR15(PC)R15狀態(tài)寄存器CPSRCPSRSPSR無SPSR_svcSPSR_abtSPSR_undSPSR_irqSPSR_fiq堆棧指針寄存器R13(SP) 寄存器R13常作為堆棧指針(SP)。在ARM指令集當中,沒有以特殊方式

40、使用R13的指令或其它功能,只是習(xí)慣上都這樣使用。但是在Thumb指令集中存在使用R13的指令。寄存器類別寄存器在匯編中的名稱各模式下實際訪問的寄存器用戶系統(tǒng)管理中止未定義中斷快中斷通用寄存器和程序計數(shù)器R0(a1)R0R1(a2)R1R2(a3)R2R3(a4)R3R4(v1)R4R5(v2)R5R6(v3)R6R7(v4)R7R8(v5)R8R8_fiqR9(SB,v6)R9R9_fiqR10(SL,v7)R10R10_fiqR11(FP,v8)R11R11_fiqR12(IP)R12R12_fiqR13(SP)R13R13_svcR13_abtR13_undR13_irqR13_fiqR

41、14(LR)R14R14_svcR14_abtR14_undR14_irqR14_fiqR15(PC)R15狀態(tài)寄存器CPSRCPSRSPSR無SPSR_svcSPSR_abtSPSR_undSPSR_irqSPSR_fiq鏈接寄存器R14(LR) R14為鏈接寄存器(LR),在結(jié)構(gòu)上有兩個特殊功能:在每種模式下,模式自身的R14版本用于保存子程序返回地址;當發(fā)生異常時,將R14對應(yīng)的異常模式版本設(shè)置為異常返回地址(有些異常有一個小的固定偏移量)。Lable程序A程序BR14R14寄存器與子程序調(diào)用BL Lable地址A?MOV PC,LRR14(地址A)Lable?1.程序A執(zhí)行過程中調(diào)用程

42、序B;操作流程2.程序跳轉(zhuǎn)至標號Lable,執(zhí)行程序B。同時硬件將“BL Lable”指令的下一條指令所在地址存入R14;3.程序B執(zhí)行最后,將R14寄存器的內(nèi)容放入PC,返回程序A;2.5 寄存器組織R14寄存器與異常發(fā)生 異常發(fā)生時,程序要跳轉(zhuǎn)至異常服務(wù)程序,對返回地址的處理與子程序調(diào)用類似,都是由硬件完成的。區(qū)別在于有些異常有一個小常量的偏移。2.5 寄存器組織R14寄存器注意要點 當發(fā)生異常嵌套時,這些異常之間可能會發(fā)生沖突。例如:如果用戶在用戶模式下執(zhí)行程序時發(fā)生了IRQ中斷,用戶模式寄存器不會被破壞。但是如果允許在IRQ模式下的中斷處理程序重新使能IRQ中斷,并且發(fā)生了嵌套的IRQ

43、中斷時,外部中斷處理程序保存在R14_irq中的任何值都將被嵌套中斷的返回地址所覆蓋。2.5 寄存器組織R14寄存器注意要點R14R14_irq用戶模式下的程序IRQ模式下的程序AareturnB.XA地址A地址A1.執(zhí)行用戶模式下的程序;2.發(fā)生IRQ中斷,硬件將某個地址存入IRQ模式下的R14_irq寄存器,用戶模式下的R14沒有被破壞;3. IRQ服務(wù)程序A執(zhí)行完畢,將R14_irq寄存器的內(nèi)容減去某個常量后存入PC,返回之前被中斷的程序;未被破壞R14寄存器注意要點R14R14_irq用戶模式下的程序IRQ模式下的程序AaB.XA地址A地址A1.執(zhí)行用戶模式下的程序;2.發(fā)生IRQ中斷

44、,硬件將某個地址存入IRQ模式下的R14_irq寄存器,用戶模式下的R14沒有被破壞;3. IRQ服務(wù)程序A執(zhí)行完畢,將R14_irq寄存器的內(nèi)容減去某個常量后存入PC,返回之前被中斷的程序;未被破壞IRQ模式下的程序BareturnB.XA地址B地址B4. 如果在IRQ處理程序中打開IRQ中斷,并且再次發(fā)生IRQ中斷,或者調(diào)用子程序;5. 硬件將返回地址保存在R14_irq寄存器中,原來保存的返回地址將被覆蓋,造成錯誤;被破壞6. 在程序B返回到程序A,然后在返回到用戶模式下被中斷的程序時,發(fā)生錯誤,將不能正確返回;returnreturn 解決辦法是確保R14的對應(yīng)版本在發(fā)生中斷嵌套時不再

45、保存任何有意義的值(將R14入棧),或者切換到其它處理器模式下。2.5 寄存器組織寄存器類別寄存器在匯編中的名稱各模式下實際訪問的寄存器用戶系統(tǒng)管理中止未定義中斷快中斷通用寄存器和程序計數(shù)器R0(a1)R0R1(a2)R1R2(a3)R2R3(a4)R3R4(v1)R4R5(v2)R5R6(v3)R6R7(v4)R7R8(v5)R8R8_fiqR9(SB,v6)R9R9_fiqR10(SL,v7)R10R10_fiqR11(FP,v8)R11R11_fiqR12(IP)R12R12_fiqR13(SP)R13R13_svcR13_abtR13_undR13_irqR13_fiqR14(LR)R

46、14R14_svcR14_abtR14_undR14_irqR14_fiqR15(PC)R15狀態(tài)寄存器CPSRCPSRSPSR無SPSR_abtSPSR_abtSPSR_undSPSR_irqSPSR_fiq程序計數(shù)器R15(PC) 寄存器R15為程序計數(shù)器(PC),它指向正在取指的地址??梢哉J為它是一個通用寄存器,但是對于它的使用有許多與指令相關(guān)的限制或特殊情況。如果R15使用的方式超出了這些限制,那么結(jié)果將是不可預(yù)測的。讀R15的限制 正常操作時,從R15讀取的值是處理器正在取指的地址,即當前正在執(zhí)行指令的地址加上8個字節(jié)(兩條ARM指令的長度)。由于ARM指令總是以字為單位,所以R15

47、寄存器的最低兩位總是為0。LDR R0,PC?PCPC-4PC-8正在執(zhí)行正在譯碼正在取指流水線狀態(tài)地址程序代碼2.5 寄存器組織讀R15的限制 當使用STR或STM指令保存R15時,會有一個例外。這些指令可能將當前指令地址加8字節(jié)或加12字節(jié)保存(將來可能還有其它數(shù)字)。偏移量是8還是12取決于具體的ARM芯片,但是對于一個確定的芯片,這個值是一個常量。 所以最好避免使用STR和STM指令來保存R15,如果很難做到,那么應(yīng)當在程序中計算出該芯片的偏移量。2.5 寄存器組織讀R15的限制計算偏移量程序代碼:SUBR1,PC,#4;R1=下面STR指令的地址STRPC,R0;保存STR指令地址+

48、偏移量LDRR0,R0;然后重裝SUBR0,R0,R1;計算偏移量2.5 寄存器組織寫R15的限制 正常操作時,寫入R15 的值被當作一個指令地址,程序從這個地址處繼續(xù)執(zhí)行(相當于執(zhí)行一次無條件跳轉(zhuǎn))。 2.5 寄存器組織寫R15的限制 由于ARM指令以字節(jié)為邊界,因此寫入R15的值最低兩位通常為0b00。具體的規(guī)則取決于內(nèi)核結(jié)構(gòu)的版本:在ARM結(jié)構(gòu)V3版及以下版本中,寫入R15的值的最低兩位被忽略,因此跳轉(zhuǎn)地址由指令的實際目標地址(寫入R15的值)和0 xFFFFFFFC相與得到;在ARM結(jié)構(gòu)V4版及以上版本中,寫入R15的值的最低兩位為0,如果不是,結(jié)果將不可預(yù)測。2.5 寄存器組織寄存器

49、類別寄存器在匯編中的名稱各模式下實際訪問的寄存器用戶系統(tǒng)管理中止未定義中斷快中斷通用寄存器和程序計數(shù)器R0(a1)R0R1(a2)R1R2(a3)R2R3(a4)R3R4(v1)R4R5(v2)R5R6(v3)R6R7(v4)R7R8(v5)R8R8_fiqR9(SB,v6)R9R9_fiqR10(SL,v7)R10R10_fiqR11(FP,v8)R11R11_fiqR12(IP)R12R12_fiqR13(SP)R13R13_svcR13_abtR13_undR13_irqR13_fiqR14(LR)R14R14_svcR14_abtR14_undR14_irqR14_fiqR15(PC)

50、R15狀態(tài)寄存器CPSRCPSRSPSR無SPSR_abtSPSR_abtSPSR_undSPSR_irqSPSR_fiq程序狀態(tài)寄存器CPSR 寄存器CPSR為程序狀態(tài)寄存器,在異常模式中,另外一個寄存器“程序狀態(tài)保存寄存器(SPSR)”可以被訪問。每種異常都有自己的SPSR,在因為異常事件而進入異常時它保存CPSR的當前值,異常退出時可通過它恢復(fù)CPSR。Thumb狀態(tài)寄存器 Thumb狀態(tài)寄存器集是ARM狀態(tài)集的子集,程序員可以直接訪問的寄存器為:8個通用寄存器R0R7;程序計數(shù)器(PC);堆棧指針(SP);鏈接寄存器(LR);有條件訪問程序狀態(tài)寄存器( CPSR)。2.5 寄存器組織T

51、humb狀態(tài)各模式下的寄存器CPSRCPSR狀態(tài)寄存器R15PCR14_fiqR14_irqR14_undR14_abtR14_svcR14LRR13_fiqR13_irqR13_undR13_abtR13_svcR13SPR7R7(v4,wr)R6R6(v3)R5R5(v2)R4R4(v1)R3R3(a4)R2R2(a3)R1R1(a2)R0R0(a1)通用寄存器和程序計數(shù)器快中斷中斷未定義中止管理系統(tǒng)用戶各模式下實際訪問的寄存器寄存器在匯編中的名稱寄存器類別注意:括號內(nèi)為ATPCS中寄存器的命名,可以使用RN匯編偽指令將寄存器定義多個名字。其中ADS1.2的匯編程序直接支持這些名稱,但注意

52、a1a4,v1v4必須用小寫。Thumb狀態(tài)下的通用寄存器CPSRCPSR狀態(tài)寄存器R15PCR14_fiqR14_irqR14_undR14_abtR14_svcR14LRR13_fiqR13_irqR13_undR13_abtR13_svcR13SPR7R7(v4,wr)R6R6(v3)R5R5(v2)R4R4(v1)R3R3(a4)R2R2(a3)R1R1(a2)R0R0(a1)通用寄存器和程序計數(shù)器快中斷中斷未定義中止管理系統(tǒng)用戶各模式下實際訪問的寄存器寄存器在匯編中的名稱寄存器類別R7R6R5R4R3R2R1R0 在匯編語言中寄存器R0R7為保存數(shù)據(jù)或地址值的通用寄存器。對于任何處理

53、器模式,它們中的每一個都對應(yīng)于相同的32為物理寄存器。它們是完全通用的寄存器,不會被體系結(jié)構(gòu)作為特殊的用途,并且可用于任何使用通用寄存器的指令。Thumb狀態(tài)下的堆棧指針寄存器(SP)CPSRCPSR狀態(tài)寄存器R15PCR14_fiqR14_irqR14_undR14_abtR14_svcR14LRR13_fiqR13_irqR13_undR13_abtR13_svcR13SPR7R7(v4,wr)R6R6(v3)R5R5(v2)R4R4(v1)R3R3(a4)R2R2(a3)R1R1(a2)R0R0(a1)通用寄存器和程序計數(shù)器快中斷中斷未定義中止管理系統(tǒng)用戶各模式下實際訪問的寄存器寄存器在

54、匯編中的名稱寄存器類別 堆棧指針SP對應(yīng)ARM狀態(tài)的寄存器R13。每個異常模式都有其自身的SP分組版本,SP通常指向各異常模式所專用的堆棧。 注意:在發(fā)生異常時,處理器自動進入ARM狀態(tài)。R13_fiqR13_irqR13_undR13_abtR13_svcR13Thumb狀態(tài)下的鏈接寄存器R14(LR)CPSRCPSR狀態(tài)寄存器R15PCR14_fiqR14_irqR14_undR14_abtR14_svcR14LRR13_fiqR13_irqR13_undR13_abtR13_svcR13SPR7R7(v4,wr)R6R6(v3)R5R5(v2)R4R4(v1)R3R3(a4)R2R2(a

55、3)R1R1(a2)R0R0(a1)通用寄存器和程序計數(shù)器快中斷中斷未定義中止管理系統(tǒng)用戶各模式下實際訪問的寄存器寄存器在匯編中的名稱寄存器類別 鏈接寄存器LR對應(yīng)ARM狀態(tài)寄存器R14,在結(jié)構(gòu)上有兩個特殊功能,詳見“ARM狀態(tài)下的鏈接寄存器LR”。 注意:在發(fā)生異常時,處理器自動進入ARM狀態(tài)。R14_fiqR14_irqR14_undR14_abtR14_svcR14ARM狀態(tài)和Thumb狀態(tài)之間寄存器的關(guān)系Thumb狀態(tài)R0R7與ARM狀態(tài)R0R7相同;Thumb狀態(tài)CPSR和SPSR與ARM狀態(tài)CPSR和SPSR相同;Thumb狀態(tài)SP映射到ARM狀態(tài)R13;Thumb狀態(tài)LR映射到A

56、RM狀態(tài)R14;Thumb狀態(tài)PC映射到ARM狀態(tài)PC(R15)。2.5 寄存器組織Thumb狀態(tài)寄存器在Arm狀態(tài)寄存器上的映射R1 R2 R3 R4 R5 R6 R7 R8 R9 R10 R11 R12 R0 堆棧指針(R13) 連接寄存器(R14) 程序計數(shù)器(R15) 低寄存器高寄存器在Thumb狀態(tài)中訪問高寄存器 在Thumb狀態(tài)中,高寄存器(R8R15)不是標準寄存器集的一部分。匯編語言程序員對它們的訪問受到限制,但可以將它們用于快速暫存。 可以使用MOV、CMP和ADD指令對高寄存器操作。2.5 寄存器組織程序狀態(tài)寄存器CPSR(1)+SPSR(5)2.5 寄存器組織CPSR反映

57、了當前處理器的狀態(tài):個條件代碼標志;2個中斷控制位; 5個對當前處理器模式進行編碼的位;1個指示當前執(zhí)行指令的工作狀態(tài)位;保留位。SPSR:備份程序狀態(tài)字,保存異常事件發(fā)生之前的CPSR每個異常模式帶有一個備份程序狀態(tài)寄存器,用于保存在異常事件發(fā)生之前的CPSR;CPSR和SPSR通過特殊指令進行訪問。程序狀態(tài)寄存器NZCVIM0M1M2M3M4TF. . .31 30 29 28 27 26 8 7 6 5 4 3 2 1 0條件代碼標志保留控制位溢出標志進位或借位擴展零負或小于IRQ禁止FIQ禁止狀態(tài)位模式位NZCVITFCPSR寄存器的格式大多數(shù)“數(shù)值處理指令”可以選擇是否影響條件代碼標

58、志位(指令帶S后綴);但有些指令執(zhí)行總是影響條件代碼標志。 所有ARM指令都可按條件來執(zhí)行,而Thumb指令中只有分支指令可按條件執(zhí)行。運算結(jié)果的最高位反映在該標志位。對于有符號二進制補碼,結(jié)果為負數(shù)時N=1,結(jié)果為正數(shù)或零時N=0;指令結(jié)果為0時Z=1(表示比較結(jié)果“相等”),否則Z=0;當進行加法運算,并且最高位產(chǎn)生進位時C=1,否則C=0。當進行減法運算,并且最高位產(chǎn)生借位時C=0,否則C=1。對于移位操作指令,C為從最高位最后移出的值,其它指令C通常不變; 當進行加法/減法運算,并且發(fā)生有符號溢出時V=1,否則V=0,其它指令V通常不變。最低8位為控制位,當發(fā)生異常時,這些位被硬件改變

59、。當處理器處于一個特權(quán)模式時,可用軟件操作這些位。保留位被保留將來使用。為了提高程序的可移植性,當改變CPSR標志和控制位時,請不要改變這些保留位。另外,請確保您程序的運行不受保留位的值影響,因為將來的處理器可能會將這些位設(shè)置為1或者0。 CPSR模式位設(shè)置表M4:0模式M4:0模式10000用戶10111中止10001快中斷11011未定義10010中斷11111系統(tǒng)10011管理注意:不是所有模式位的組合都定義了有效的處理器模式,如果使用了錯誤的設(shè)置,將引起一個無法恢復(fù)的錯誤。 第二章 目錄1 ARM微處理器概述 ARM處理器系列 RISC體系結(jié)構(gòu) ARM和Thumb狀態(tài) 寄存器 ARM指

60、令集概述 Thumb指令集概述2 ARM微處理器體系結(jié)構(gòu) 數(shù)據(jù)類型 ARM微處理器的工作狀態(tài) ARM體系結(jié)構(gòu)的存儲器格式 處理器模式 寄存器組織 異常3 ARM/Thumb指令系統(tǒng) 處理器尋址方式 指令集介紹 指令集介紹簡介 只要正常的程序流被暫時中止,處理器就進入異常模式。例如響應(yīng)一個來自外設(shè)的中斷。在處理異常之前,ARM7TDMI內(nèi)核保存當前的處理器狀態(tài),這樣當處理程序結(jié)束時可以恢復(fù)執(zhí)行原來的程序。 如果同時發(fā)生兩個或更多異常,那么將按照固定的順序來處理異常,詳見“異常優(yōu)先級”部分。 2.6 異常異常處理器模式異常類型模式正常地址復(fù)位管理0 x00000000未定義指令未定義0 x0000

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論