數(shù)字邏輯題庫(kù)_第1頁(yè)
數(shù)字邏輯題庫(kù)_第2頁(yè)
數(shù)字邏輯題庫(kù)_第3頁(yè)
數(shù)字邏輯題庫(kù)_第4頁(yè)
數(shù)字邏輯題庫(kù)_第5頁(yè)
已閱讀5頁(yè),還剩28頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、范0010 02A1AB +A 在四變量卡諾圖中有個(gè) 小格是“1”。蝸數(shù)字邏輯試題庫(kù)螞題型說(shuō)明方各章內(nèi)容德符 號(hào)肆名稱蒙分 數(shù)節(jié)答題說(shuō)明蝸章號(hào)薄內(nèi)容膈章號(hào)聿內(nèi)容聿章號(hào)耀內(nèi)容籍A賺填空 題膈2蟒請(qǐng)將其中一個(gè)正確選項(xiàng)寫在答題卡相應(yīng)位置上妨01膂基礎(chǔ)交07肇蔻13量第B荽選擇 題艘2屋請(qǐng)將其中一個(gè)正確答案寫在答題卡相應(yīng)位置上蟆02黑邏輯代數(shù)裊08建膀14蒞蛔C衿化簡(jiǎn) 題羋10嵋請(qǐng)將程序代碼寫在答題卡相應(yīng)位置上膂03羈邏輯電路莆09月叟袂15建蠅D科分析 題螞7衿W 04勘時(shí)序電路第10袁腿16蟋肅E箱設(shè)計(jì) 題芨10瞧裂05徵其它蝕11藻薄17腿蜘肄英袂贛06蜘B 12蝕芳18腿蟻芨0001 01A1

2、十進(jìn)制數(shù)(12.5) d轉(zhuǎn)化為二進(jìn)制數(shù)是 ,對(duì)應(yīng)的十六進(jìn)制數(shù)是 菱00011100. 1 C.1建0002 01A1 十進(jìn)制數(shù)(23.75) d轉(zhuǎn)化為二進(jìn)制數(shù)是 ,對(duì)應(yīng)的十六進(jìn)制數(shù)是 。螃000210111.11 17.Ca0003 01A1(39) 10=() 2 ; (87) 10=() 8421BCD墨0003100111 10000111建0004 01A1十進(jìn)制數(shù)35轉(zhuǎn)換成二進(jìn)制數(shù)是 ;十六進(jìn)制數(shù)是 。薄0004100011 23袈0005 01A1 用8421碼表示的十進(jìn)制數(shù) 65,可以寫成。菜000501100101螂0006 01A1 十進(jìn)制數(shù)(33) d轉(zhuǎn)化為二進(jìn)制數(shù)是 ,對(duì)

3、應(yīng)的十六進(jìn)制數(shù)是 。蟻0006100001 21瞌0007 01A1 (66) 10=()2; (68) 10=()8421BCD襖00071000010 01101000蔽0008 02A1 邏輯代數(shù)中最基本的三種邏輯運(yùn)算是 、和 o蜜0008與、或、非箴0009 04A1含用觸發(fā)器的數(shù)字電路屬于 (組合邏輯電路、時(shí)序邏輯電路)。丸0009時(shí)序邏輯電路蔓0010 8藏0011 03A1|七段碼顯示器有共陰極和共陽(yáng)極兩種接法,若a-g各段輸入0010010時(shí),顯示2的字形,則其采用共 極接法贛0011陽(yáng)肅0012 03A1|一個(gè)16選1數(shù)據(jù)選擇器,應(yīng)具有個(gè)選擇輸入端(地址輸入端) 個(gè)數(shù)據(jù)輸入端

4、。奧00124 16木勺0013 04A1JK觸發(fā)器的特性方程是 o前0013J-Qn+-KQn而0014 02A1 當(dāng)變量ABC分另I為100時(shí),AB+BC= 箴00140S0015 02A1 當(dāng)i刊 時(shí),同一邏輯函數(shù)的兩個(gè)最小項(xiàng)mi - mj= 00150蔻0016 04A1一個(gè)觸發(fā)器有 個(gè)穩(wěn)定狀態(tài),可以表示 位二進(jìn)制信息 蔗00162 1肇0017 04A1JK觸發(fā)器J與K相接作為一個(gè)輸入時(shí)相當(dāng)于 觸發(fā)器 芍0017T先0018 04A1 常用的觸發(fā)方式,一般有電平觸發(fā)和邊沿觸發(fā)。其中, 觸發(fā)可以有效地避免空翻現(xiàn)象。蒂0018邊沿菌0019 03A1 下圖所示電路輸出 F為。箍0019A

5、-B+-AB勞0020 05A1A/D轉(zhuǎn)換是指 薇0020模擬數(shù)字轉(zhuǎn)換肄0021 04A1 |基本RS觸發(fā)器的“0”和“1態(tài)是以 (輸入,輸出)端的狀態(tài)定義的,其邏輯函數(shù)為。娘0021輸出 方0022 04A1 一個(gè)觸發(fā)器可以表示 位二進(jìn)制信息輯00221蟆0023 02A1AB+BC在四變量卡諾圖中有個(gè) 小格是“1”黃00237前0024 02A1 當(dāng)變量ABC分另I為101時(shí),ABC+A= 肇00241芾0025 02A1 當(dāng)i打 時(shí),同一邏輯函數(shù)的兩個(gè)最大項(xiàng)M+M =o輻00251腿、0026 02A1 1邏輯函數(shù)Z= ABC ABC ABC的對(duì)偶式為 反函數(shù)Z =滕0026(A + B

6、 _+ C)(A + B + C)(A + B + C) (A +_ B + C)(A + B + C)(A + B + C) _期、0027 02A1ABC +AD在四變量卡諾圖中有個(gè) 小格是“ 1”。 螞00275勞0028 04A1 下圖所示觸發(fā)器的特征方程為 。SETJ QK CLR QCLRA * CP _覆 肆象0028A Qn節(jié)0029 04A1組成一個(gè)模為10的計(jì)數(shù)器,至少需要 個(gè)觸發(fā)器。 生Jl00294薄0030 02Al|當(dāng)變量 ABC分別為 101 時(shí),ABC ABC =。 膈00301聿0031 02A1 |邏輯變量的異或表達(dá)式為:A B o聿0031 AB AB肄0

7、032 02A1 A 0=。 蠢0032A賺0033 04A1 同步RS觸發(fā)器的特性方程為:Q+1=。膈0033 R SQ n妍0034 02A1N個(gè)邏輯變量構(gòu)成某個(gè)邏輯函數(shù),則其完整的真值表應(yīng)有 種不同的組合 妨0034 2 n膂0035 02A1AB+BC在四變量卡諾圖中有個(gè) 小格是“1”。 黃00357肇0036 02A1 當(dāng)i刊時(shí),同一邏輯函數(shù)的兩個(gè)最大項(xiàng)M|+M=。蔻00361量0037 03A1 下圖所示電路輸出 F為。荽00370月0038 02A1ABC +AD在四變量卡諾圖中有個(gè)小格是“ 1”犀00385蟆0039 04A1 組成一個(gè)模為7的計(jì)數(shù)器,至少需要 個(gè)觸發(fā)器。噩00

8、393裊0040 02A1 |當(dāng)變量 ABC分別為 101 時(shí),ABC ABC +C =。建00401膀0041 02A1 邏輯變量的同或表達(dá)式為:A。B=。蒞 0041 AB AB蛔0042 02A1N個(gè)邏輯變量構(gòu)成某個(gè)邏輯函數(shù),則其完整的真值表應(yīng)有 種不同的組合羋0043 05A1./A轉(zhuǎn)換是指 螟0043數(shù)字模擬轉(zhuǎn)換 膂0044 02A1F (A,B,C) =A在三變量卡諾圖中有 個(gè)小格是“ 1”羈00448莆 0045 02A1 AB AC BC 月10045 AB AC袂0046 02A1 |當(dāng)變量 ABC分別為 100 時(shí),ABC ABC =建00461蠅0047 02A1 邏輯函

9、數(shù)F (A, B,。的兩個(gè)最小項(xiàng) mn ? m.= U 5W00470螞0048 02A1 |邏輯函數(shù)Z= AB AC的對(duì)偶式為 反函數(shù)Z =衿0048(A B)(A C) (A B)(A C)W0049 04A1觸發(fā)器的“ 0”和“ 1態(tài)是以 (輸入,輸出)端的狀態(tài)定義的,若 T觸發(fā)器的輸入端T=1,則輸出次態(tài)Qn+1=。勘0049輸出Q n蒂0050 03A叫-3線優(yōu)先編碼器74LS148的輸入輸出均為低電平有效, ia2aia0=o袁0050 001腿、0051 04A1帔0051邊沿肅0052 02AiqB+BC在3變量卡諾圖中有個(gè) 精00523I。優(yōu)先權(quán)最低,I7優(yōu)先權(quán)最高,現(xiàn)輸入為

10、 10010010 (I7為高位),觸發(fā)器的觸發(fā)方式有電平觸發(fā)和邊沿觸發(fā)兩種,維持阻塞D觸發(fā)器觸發(fā)方式為 觸發(fā)小格是“ I芨0053 03A1下圖所示電路輸出 F為,S 0054 03A1 擇輸入端為時(shí)另0054 2薄 0055 02A1薄00551腿0056 02A1 |邏輯函數(shù)Z= ABC ABC的對(duì)偶式為崛 0056(A + B _+ C)(A + B + C)(A + B +C)(A + B + C)_肄0057 03A28-3線優(yōu)先編碼器74LS148的輸入輸出均為低電平有效, 貝L(輸出 A2A1A0=。童0057010袂0058 01B1 以下四種形式中可能為 8421BCM的是

11、。贛 A. 1001B.1101C.100D.101010卜個(gè)4選1數(shù)據(jù)選擇器,應(yīng)具有 個(gè)詵擇輸入端(地址輸入端)。當(dāng)數(shù)據(jù)輸入端輸入數(shù)據(jù) D2D6=1110時(shí),選 數(shù)據(jù)詵擇器輸出為000當(dāng)變量abc分別為101時(shí),abc+ABC ABC =,反函數(shù)Z=I 0優(yōu)先權(quán)最低,I7優(yōu)先權(quán)最高,現(xiàn)輸入為 11010010 (I 7為高位),崛0058AB0059 01B1 已知A的ASCII碼為(65)D ,若將其最高位設(shè)為奇校驗(yàn)位,則其對(duì)應(yīng)的二進(jìn)制碼為 蝕 A.01000001 B. 11000001 C.11001001 D. 01001001方0059B胭0060 02B1 一個(gè)邏輯電路有兩個(gè)輸入

12、 X、丫和一個(gè)輸出F,只有當(dāng)X=1、Y=0時(shí),F(xiàn)=1,則F=。裊 A. X - Y B. X Y C.X + Y D. X +Y蟻0060 A芨0061 03B1在何種輸入情況下,與非”運(yùn)算的結(jié)果是邏輯0。 0070 01B1用代碼01001001表示十進(jìn)制數(shù)16,則它是()鬟A全部輸入是0 B.任一輸入是0 C.僅一輸入是0 D.全部輸入是10061D螃0062 04B1時(shí)序邏輯電路的一般結(jié)構(gòu)由組合電路與()組成。蜜A.全加器B.存儲(chǔ)電路C.譯碼器D.選擇器薄0062B0063 04B1已知電路如圖所示,設(shè)觸發(fā)器初態(tài)為0,則Q端輸出波形為圖中的(蒂0063c聿0064 05B1莆A. 9芍0

13、064B奠0065 05B1CP輸入至少()位數(shù)字量的B. 10ROM在運(yùn)行時(shí)具有:(詹A、只有讀功能腿0065A芾0066 04B1D/A轉(zhuǎn)換器分辨率可達(dá)千分之一。C. 11D. 12B、只有寫功能C、既有讀功能,又有寫功能D、沒(méi)有讀、寫功能組合邏輯電路的特點(diǎn)是()芽A.含有記憶元件B、輸出、輸入間有反饋通路C、電路輸出與以前狀態(tài)無(wú)關(guān)D、全部由門電路構(gòu)成袈0066 CW 0067 01B1以下代碼中為無(wú)權(quán)碼的為肄 A. 8421BCD 碼B. 2421BCD 碼C.余三碼D.格雷碼建0067D奠0068 01B1蝸A. 45滕0068C蔻0069 02B1用8421碼表示的十進(jìn)制數(shù)B. 10

14、110145,可以寫成BCD C. 01000101BCD D. 101101在下列三個(gè)邏輯函數(shù)表達(dá)式中,是最小項(xiàng)表達(dá)式。羈A. Y(A, B) ABABB.Y(A, B,C) ABC ABC BC芨C. Y(A,B,C,D)ABC ACB ABC AC D. Y(A,B,C) ABC ABC B蠢0069A邕 A.8421BCD碼B.2421BCD 碼C.余3碼D.格雷碼肇0070c肄0071 02B1 | N 個(gè)變量的邏輯函數(shù)應(yīng)該有最小項(xiàng) 蟻 A.2n 個(gè)B.n 2 個(gè) C.2個(gè) D. (2n-1)個(gè)衿0071c袈0072 04B1 要實(shí)現(xiàn)Qn 1Qn,JK觸發(fā)器的J、K取值應(yīng)為 。肆 A

15、. J=0 , K=0 B. J=0, K=1 C. J=1, K=0 D. J=1, K=1肅0072D勞、0073 03B1屬于組合邏輯電路的是 。藻A. 觸發(fā)器 B. 全加器 C.移位寄存器D. 計(jì)數(shù)器裂0073B賺0074 02B1 邏輯函數(shù)F=AB 可8和6=入百AB滿足關(guān)系()崛A. F= GB.F,=G C.F=G 0 D.F= G 1箴0074A襖0075 04B1 JK觸發(fā)器在同步工作時(shí),若現(xiàn)態(tài) Q=0,要求到達(dá)次態(tài) Q+1=1,則應(yīng)使JK=。薄 A 00B 01C 1X D X1劉0075D10076 04B1四個(gè)觸發(fā)器組成的環(huán)行計(jì)數(shù)器最多有 個(gè)有效狀態(tài)。噩 A.4 B.

16、6 C. 8 D. 16螞0076D袁0077 04B1同步時(shí)序電路與異步時(shí)序電路的區(qū)別在于異步時(shí)序電路()受A.沒(méi)有觸發(fā)器B.沒(méi)有統(tǒng)一的時(shí)鐘脈沖控制C.沒(méi)有穩(wěn)定狀態(tài)D.輸出只與內(nèi)部狀態(tài)有關(guān)螃0077B腿0078 04B1 在下列電路中()不是時(shí)序電路勞A.計(jì)數(shù)器 B.觸發(fā)器 C.寄存器 D.編碼器黃0078D裊0079 03B1設(shè)某函數(shù)的表達(dá)式 F=A+B,若用4選1多路選擇器(數(shù)據(jù)選擇器)來(lái)設(shè)計(jì),則數(shù)據(jù)端D3 D2 D1D0的狀態(tài)是()。(設(shè)A為權(quán)值高位)膈 A.0001B.1110C.0101D.1010t 0079B肇0080 04B1()觸發(fā)器可以用來(lái)構(gòu)成移位寄存器。祎A.基本R-S

17、B.同步R-SC.同步DD.同步JK范0080c腿0081 03B1設(shè)兩個(gè)四位二進(jìn)制數(shù)A3A2A1A0和B3B2B1B0,問(wèn)圖示電路完成的功能是()蟆A.兩個(gè)四位二制數(shù)相加B.兩個(gè)四位二制數(shù)相減C.兩個(gè)四位二制數(shù)大小比較D.兩個(gè)四位二制數(shù)相同比較# 0081D薇、0082 01B1已知C的ASCII碼為(67)D,若將其最高位設(shè)為奇校驗(yàn)位,則其對(duì)應(yīng)的二進(jìn)制碼為 嵋 01000011 B.11000011 C.11000001 D.01000001螂0082A TOC o 1-5 h z 節(jié)0083 04B1使用同步預(yù)置的模10集成計(jì)數(shù)器74LS192實(shí)現(xiàn)模6加法計(jì)數(shù),預(yù)置值應(yīng)設(shè)為()羋 A、6

18、B、5 O 4 D、3帔0083c未勺0084 01B1以下代碼中為有權(quán)碼的為()。蟻A.余3碼B. CRC碼C.奇偶較驗(yàn)碼D.格雷碼肇0084A蒲0085 02B1在何種輸入情況下,或非”運(yùn)算的結(jié)果不是邏輯0。用A.全部輸入是0B.任一輸入是0C.僅一輸入是0D.全部輸入是1康0085D蠅0086 02B1邏輯函數(shù)F(A,B,C尸AB+BC+AC 的最小項(xiàng)標(biāo)準(zhǔn)式為()蛔 F(A,B,C)=匯m(0,2,4)B. F(A,B,C)=匯m(0,2,3,4)筮 C.F(A,B,C)= Em( 3,5,6,7) D. F(A,B,C)=萬(wàn)m(2,4,6,7)薄0086C覆0087 02B1曬輯函數(shù)F

19、=AB+CD的真值表中,F(xiàn)=1的個(gè)數(shù)有()個(gè)期 A. 2B.4C.16D.7蛔0087 D量0088 02B1 |已知邏輯函數(shù) F ABC CD ,下列情況中,肯定使 F=0的是(芳 A. A=0 BC=1B.B=1 C=1C.C=1 D=0D.BC=1 D=1募0088 Dnmnn、用公式法化簡(jiǎn)放 y=abc+A+ B + C+DY=ABC+AB+ABC帔2、用卡諾圖化簡(jiǎn)薄 F=E m (2,3,6,7,8,10,12,14)Y=AB(C+C)+AB=B(A+A)=B輯 0089Y=BC+A+B+C+D=A+B+C+C+D=1崛 F=AC+AD荽0090 02C1 1、用公式法化簡(jiǎn)期 Y1A

20、BD ABCD ACDE A第2、用卡諾圖化簡(jiǎn)蓬 F(A,B,C,D)= Nm (0, 2, 4, 5 , 8, 12)反0090Y=A(1+戶AY=C+A+AB=C+A+B蔻0091 02C11、用公式法化簡(jiǎn)蓬丫 AB ACD BCD羈2、用卡諾圖化簡(jiǎn)贛 Y(A,B,C,D)= AC AC bC Bc菜 0091Y=A+B+D(AC+1)+BC=A+B+C+D裂 Y=AB+BC+A讀 AB+AC+BCY=C D+A B D+A B CY AC C ABY AC ABC AC D CDY=A(B+C)+C(A+D)=A+AB+CD=A+CD蔗、0092 02C11、用公式法化簡(jiǎn) F=(A+B)

21、C+AC+AB+ABC+BCY AC ABC AC D CD蝸 2、用卡諾圖化簡(jiǎn)F(A,B,C,D)=2m (0, 1, 2, 3, 4, 5, 8, 10, 11 , 12)菱0092F= AC+BC+AB Y=A(B+C)+C(A+D)=A+AB+CD=A+CDF=B_C+A_C+C_D _輻0093 02C11、用公式法化簡(jiǎn) F=(A+B)C+AC+AB+ABC+BCY AC ABC AC D CD蜜 2、用卡諾圖化簡(jiǎn) F(A,B,C,D)=2m(0,1,5,7,8,9,11,14)曹 0093F= AC+BC+AB Y=A(B+C)+C(A+D)=A+AB+CD=A+CD童 F=B C

22、+ABD+ABD+ABCD知0094 02C1 1、用公式法化簡(jiǎn)Y=(A+B)(A B ) Y=ABC+AC D +aC +CD腿 2、用卡諾圖化簡(jiǎn)F= Em (0,1,2,5,8,9,10)膈0094Y=AB Y=A(B+C)+C(A+D)=A+AB+CD=A+CD F=ACD+BCD+ABC _CD蒞0095 02C1 1、用公式法化簡(jiǎn)Y1ABD ABCD ACDE A Y AC ABC ACD第2、用卡諾圖化簡(jiǎn)F(A,B,C,D)=2m (0, 2, 4, 5 , 8, 12, 13)F=C D+BC+A B D妍 0095Y=A Y=A(B+C)+C(A+D)=A+AB+CD=A+CD

23、0096 03D1 寫出圖示電路的最簡(jiǎn)與或表達(dá)式,列出真值表,并分析電路的邏輯功能。奠Sii0096F=AB+A B第A充B襲F腿0菌0芍1u0膀1裊0勘1英0薄0蝸1艘1帝1聿同或邏輯莆0097 04D1 時(shí)序電路分析:芍要求:1、該電路是同步時(shí)序電路還是異步時(shí)序電路?寫出驅(qū)動(dòng)方程。寫出狀態(tài)方程。CP0,(3)Qn1 2Q;1蠢0097異步時(shí)序電路袈D。D1Q1nQ1n 1Q; cp1= Qn肄0098 03D1 寫出圖示電路的邏輯表達(dá)式,列出真值表,并分析電路的邏輯功能薇0 000 01度0098F A (BC B C)蝸A滕B蔻C羈F芨0蠢0蔽0慕0肇0肄0蟻1衿1袈0肆1肅0芳1覆0褻

24、1賺1蜘0菽1襖0薄0前1祎1噩0螞1袁0菱1螃1腿0方0黃1裊1膈1蝕1肇奇數(shù)個(gè)1時(shí)輸出為1,否則為0祎0099 04D1上式寫出圖示電路的激勵(lì)方程,狀態(tài)表。(設(shè)Q3Q2Qi=000)Q3Q1Q2CP范激勵(lì)方程2=蟆狀態(tài)表qQ 2nQ3n+1 Q 2n+1Q 1n+1jK0099D1=QD2=QD3=Q2n(Q3n+Qn)Q 2nQ 13n+1 Qn+12Q 1n+1 TOC o 1-5 h z 嵋 001011螂010001節(jié) 011111羋 100000帔 101010神 110100蟻 111110肇0100 03D1 寫出圖示電路的最簡(jiǎn)與或表達(dá)式,列出真值表。0100 F BC A

25、B C犀A蠅B蛔C筮F螞0蟻0袈0裊1犀0筮0蛔1肄0慕0W 1蝸0建0W0妍1蜘1蔻1童1芨0藻0著0建1肇0蝸1箍0帝1衿1妍0肅0袁1薄1藻1要1蔗、0101 03D1寫出圖示電路的最簡(jiǎn)與或表達(dá)式,列出真值表,并分析電路的邏輯功能薄蜜0101聿 F AB AB神0莆0B 1褻0莫1藏0膈1前0肇0曹1菱1腿1蟆同或邏輯黃0102 04D1|時(shí)序電路分析:要求:1、該電路是同步時(shí)序電路還是異步時(shí)序電路?(1)CP妨3、寫出狀態(tài)方程。4、列出狀態(tài)轉(zhuǎn)換表,分析電路功能。寫出驅(qū)動(dòng)方程。Q2(2) J1=K1 =J2=K2=cp2=Q2n1Q:1薄0102異步時(shí)序電路羋 J1=1K1=1 J2=Q

26、 1nK2=1 CP2= Q瞧Q1nQ2n cp1Q1n+11-01-01-01-0螃4進(jìn)制計(jì)數(shù)器Q2n+1 cp20-11-00-11-0蠅0103 04D1 |卜式寫出圖示電路的激勵(lì)方程,狀態(tài)表。(設(shè)Q3Q2Q1=000)芾CP菱激勵(lì)方程膂Di=狀態(tài)表Q2=103Q00001111Q00110011D1Q0101 01 01n11 01 00 00 0Q 2n 0 0 Q!Q 0 0 1 1 0 I 0 I 1 I 1 IQ 1n0D2n+13Qnn+123n+1 QD3Q 1n+12n+1Q 1n+1QnQ1n1 11 1 0 0 0 0J3=激勵(lì)方程J1 =K1 =狀態(tài)轉(zhuǎn)換表QJ2 =

27、K2=K3=n+1n+1n+11104 J1Q;Q1nJ3 Qnk1Q3nk20105 03E1用4輸入與非門和ABCF0000Qin138譯碼器實(shí)現(xiàn)下表所示的邏輯函數(shù)。列出邏輯函數(shù)表達(dá)式,畫邏輯電路圖。(7 分)。0000010001101001101111011111A0Y03A1丫1-Y2A2丫2丫3:k丫43G1丫53G2A丫6-:-G2B丫730105F=m4+m5+m6+m7A0=C A1=B A2=A138譯碼器最高4個(gè)輸出端分別接4輸入與非門的輸入端,F(xiàn)為輸出端CA0丫0BA1丫1AA2丫2丫3丫4G1丫5G2A丫6G2B丫 70106 03E1選擇適當(dāng)邏輯器件,設(shè)計(jì) 3人表決

28、判決電路,判決規(guī)則為少數(shù)服從多數(shù),既2人以上同意才為同意要求:列真值表,寫出邏輯表達(dá)式,畫邏輯電路圖。 (8分)0106ABCF00000010010001111000101111011111F=m3+m5+m6+m7A0丫0A1丫1A2丫2丫3Y4-Gi丫5口 G2A丫6G2B丫7 ,J-二_ _否則輸出為0。(7分)0107 03E1和與非門設(shè)計(jì)三變量的多數(shù)表決電路。當(dāng)輸入變量A、B、C有2個(gè)或2個(gè)以上為1時(shí)輸出F為1,0107ABCF00000010010001111000Fm3m5m6m7ABC ABC ABC ABC0108 03E1分別用3-8譯碼器74LS138和數(shù)據(jù)選擇器A0Y

29、0A1Y1:A2Y2Y3Y4G1Y51.:G2AY6G2BY7010874LS151 實(shí)現(xiàn) Y(A, B,C)AC AB AB(8分)D0A0D1A1D2A2D3SD4D5D6YD7Y-101111011111Y(A,B,C) AC AB ABABCABC ABC ABC ABC ABCABC ABC ABC ABC ABCm6 m4 msm3 m20109 03E11試用138譯碼器實(shí)現(xiàn)一位全加器。被加數(shù)為A,加數(shù)為Bi,低位來(lái)的進(jìn)位為C-1,和數(shù)為S,本位對(duì)高位的進(jìn)位為C。求(1)列出真值表(2)寫出S、C的表達(dá)式(3)正確畫出邏輯圖(7分)。0109AiBiCi-1SiCi0000000

30、110010100110110010101011100111111Si=m1+m2+m4+m7Ci=m3+m5+m6+m70110 03E1選擇適當(dāng)邏輯器件,設(shè)計(jì)一個(gè)檢測(cè)電路,當(dāng)輸入的 8421BCM (RBBBc)數(shù)值為2, 3, 6時(shí),輸出為1,否則輸出為0,輸 入只有原變量,(要有設(shè)計(jì)和化簡(jiǎn)過(guò)程,畫出邏輯圖)。(8分)0110B3B2B1B0D00000000100010100111010000101001101011101000010010F=m2+m3+m6+d10+d11+d12+d13+d14+d15BC CD0111 03E1用與非門設(shè)計(jì)一個(gè)組合電路,用來(lái)檢測(cè)并行輸入的四位二進(jìn)

31、制數(shù)B4B3B2B當(dāng)其值大于或等于 5時(shí),輸出F=1,反之F=0O輸入端只有原變量可用。畫出邏輯圖。(7分)。0111B3B2B1B0D00000000100010000110010000101101101011111000110011F=m5+m6+m7+m8+m9+d10+d11+d12+d13+d14+d15=A+BD+BC0112 03E1分別用3-8譯碼器74LS138和數(shù)據(jù)選擇器74LS151實(shí)現(xiàn)邏輯函數(shù)表達(dá)式 F(A,B,C)=AB+BC+AC (8分)A0Y0A1Y1A2Y2Y3Y4G1Y5G2AY6G2BY7、 mk, D0A0D1A1D2A2D3SD4D5D6YD7Y1L一

32、0112F=ABC+ABC+ABC+ABC=m7+m6+m3+m5利用138癢南器實(shí)頊時(shí)A0=C A1=B A2=A Y7,Y6,Y5,Y3接四輸入與非門輸入端利用151實(shí)現(xiàn)A0=C A1=B A2=A D0,D1,D2,D4 接0,其余接1, Y作為輸出端。0113 03E1選擇適當(dāng)邏輯器件,實(shí)現(xiàn)函數(shù)F (A,B,C) =Nm(0,1,4,7) (8分)0113利用151實(shí)現(xiàn)A0=C A1=B A2=A D0,D1,D4,D7 接1,其余接0, Y作為輸出端?;蚶?38譯碼器實(shí)現(xiàn)。0114 03E1 選擇適當(dāng)邏輯器件,設(shè)計(jì) 3人表決判決電路,判決規(guī)則為少數(shù)服從多數(shù),既 2人以上同意才為同意

33、。要求:列真值表,寫出邏輯表達(dá)式,畫邏輯電路圖。(8分)0114ABCF00000010010001111000101111011111F=m3+m5+m6+m7利用151實(shí)現(xiàn)A0=C A1=B A2=A D0,D1,D2,D4 接0,其余接1, Y作為輸出端。0115 03E1 用與非門設(shè)計(jì)三變量的多數(shù)表決電路。當(dāng)輸入變量A、B C有2個(gè)或2個(gè)以上為1時(shí)輸出F為1,否則輸出為0。(7分)0115ABCF00000010010001111000101111011111F=m3+m5+m6+m7=AB+BC+AC利用三個(gè)二輸入與非門,一個(gè)三輸入與非門實(shí)現(xiàn)F AB BC AC0116 03E1 分

34、別用3-8譯碼器74LS138和數(shù)據(jù)選擇器74LS151實(shí)現(xiàn)Y(A, B,C) AC AB AB (8分)A0Y0D0A0A1Y1 D1A1A2Y2D2A2Y3 D3SY4D4G1Y5% D5G2AY6D6YG2BY7D7Y0116F ABC ABC ABC ABC ABCm6 m4 m5 m3 m2利用138譯碼器實(shí)現(xiàn)時(shí) A0=C A1=B A2=A Y4,Y6,Y5,Y3, Y2接五輸入與非門輸入端利用151實(shí)現(xiàn)A0=C A1=B A2=A D2,D3,D4,D5 , D6接1,其余接0, Y作為輸出端。0117 03E1試用3/8譯碼器和盡可能少的門電路實(shí)現(xiàn)一位全加器。被加數(shù)為A,加數(shù)為

35、B,低位來(lái)的進(jìn)位為 C-1 ,和數(shù)為S,本位對(duì)高Co求(1)列出真值表(2)寫出S、C的表達(dá)式(3)正確畫出邏輯圖(7分)。0117AiBiCi-1SiCi0000000110010100110110010101011100111111Si=m1+m2+m4+m7Ci=m3+m5+m6+m70118 03E1選擇適當(dāng)邏輯器件,設(shè)計(jì)一個(gè)檢測(cè)電路,當(dāng)輸入的8421BCM ( B3BBBJ數(shù)值為2, 3, 6時(shí),輸出為1,否則輸出為0,輸入只有原變量,(要有設(shè)計(jì)和化簡(jiǎn)過(guò)程,畫出邏輯圖)。(8分)0118B3B2B1B0D0000000010001010011101000010100110101110

36、1000010010F=m2+m3+m6+d10+d11+d12+d13+d14+d15=ABC BCD0119 03E1用與非門設(shè)計(jì)一個(gè)組合電路,用來(lái)檢測(cè)并行輸入的四位二進(jìn)制數(shù)B4B3B2B1當(dāng)其值大于或等于 5時(shí),輸出F=1,反之F=0。輸入端只有原變量可用。畫出邏輯圖。(7分)。0119B3B2B1B0D00000000100010000110010000101101101011111000110011F=m5+m6+m7+m8+m9+d10+d11+d12+d13+d14+d15=A+BD+BC0120 03E1除別用3-8譯碼器74LS138和數(shù)據(jù)選擇器74LS151實(shí)現(xiàn)邏輯函數(shù)表達(dá)

37、式 F(A,B,C)=AB+BC (8分)A0Y0D0A0A1Y1 D1A1A2Y2D2A2Y3j D3SY4D4G1Y5% D5G2AY6D6YG2BY7AD7Y0120Y ABC ABC ABCm7 m6 m3利用138譯碼器實(shí)現(xiàn)時(shí)A0=C A1=B A2=A Y7,Y6, Y3接三輸入與非門輸入端利用151實(shí)現(xiàn)A0=C A1=B A2=A D3,D6 , D7接1,其余接0, Y作為輸出端。0121 03E1試用集成譯碼器設(shè)計(jì)一個(gè)邏輯判斷電路,其輸入變量為 A、B、C,輸出為Y。若A B、C相等時(shí)Y=1,否則為0(7分)0121Y ABC ABC利用138譯碼器實(shí)現(xiàn)時(shí)A0=C A1=B

38、A2=A Y7 , Y0接2輸入與非門輸入端0122 03E1 |用 3-8 譯碼器 74LS138 實(shí)現(xiàn) Y( A, B,C ) A BC (8 分)0122Y ABC ABC ABC ABC ABCm7 m5 m6 m4 m3利用138譯碼器實(shí)現(xiàn)時(shí) A0=C A1=B A2=A Y7 , Y6, Y5,Y4,Y3接5輸入與非門輸入端0123 03E1 |用與非門和138譯碼器實(shí)現(xiàn)下表所示的邏輯函數(shù) F (A,B,C)。列出邏輯函數(shù)表達(dá)式,畫邏輯電路圖。(7分)ABCFABCF00001001001010100101110101101110A0Y03A1丫1A2Y2A丫3, 丫4JG1Y5Q

39、iG2A丫6G2BY70123F=m2+m4+m6利用138譯碼器實(shí)現(xiàn)時(shí) A0=C A1=B A2=A Y6,Y4,Y2接三輸入與非門輸入端0124 03E1試用138譯碼器設(shè)計(jì)一個(gè)組合電路,判斷一個(gè)3位二進(jìn)制數(shù)是否有奇數(shù)個(gè)1 。要求:列真值表,寫出邏輯表達(dá)式,畫邏輯電路圖。(8分)0124ABCF00000011010101101001101011001111Fm1m2m4m7ABC ABC ABC ABC利用138譯碼器實(shí)現(xiàn)時(shí)A0=C A1=B A2=A Y7,Y4,Y2,Y1接四輸入與非門輸入端0125 03E1分別用3-8譯碼器74LS138和數(shù)據(jù)選擇器74LS151實(shí)現(xiàn)Y(A, B,

40、C) AC AB ABC (8分)0125Y ABC ABC ABC ABC =m5+m4+m6+m3利用138譯碼器實(shí)現(xiàn)時(shí)A0=C A1=B A2=A Y4,Y6,Y5,Y3接四輸入與非門輸入端利用 151 實(shí)現(xiàn) A0=C A1=B A2=A D0,D1,D2,D7 接 0, 0126 04E2用正邊沿D觸發(fā)器設(shè)計(jì)一可控同步計(jì)數(shù)器,控制信號(hào) 要求:畫出狀態(tài)圖、次態(tài)卡諾圖,寫出激勵(lì)函數(shù),畫出電路圖。 0126其余接1, Y作為輸出端。X= 1時(shí)實(shí)現(xiàn)4進(jìn)制加法計(jì)數(shù),(15 分)X= 0時(shí)實(shí)現(xiàn)4進(jìn)制減法計(jì)數(shù)。X-Q1Q0000111100101010101Q1n+1X-Q1Q0000111100100111001Qon+1Q1n1 Q1nQoX Q1nQn X Q:Q;X Q/Q*Q; 1 Q;D1 Q;QnX Q

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論