zedboard上的點燈簽名實驗2創(chuàng)建自定義_第1頁
全文預覽已結束

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

1、如果想使用 Xilinx 組件從頭開始創(chuàng)如果想使用 Xilinx 組件從頭開始創(chuàng) HYPERLINK http:/w/ ZedBoard_Linux_Design.zip, 命令 /hw/xps_proj/system.xmp ,XPS, system.xmp. 這時看到的系統(tǒng)就是 ZedBoardGPIO 8Zynq選項卡上的I/O Peripherals,GPIO+ EMIO60改為 528 個LED GPIO 上剝離。IPHardware-CreateandImport, nexterface, , Verilog.inVeriloginsteadofVHDL. -next, Finis

2、h。IP創(chuàng)建完成后會在左側的IPCatalog-ProjectlocalPCoreIPMYLED myled_0, 點右鍵-BrowseHDL的myled.vhd, (LED : out std_logic_vector(7 downto 0), 然后把寄存器 slv_reg0 接到這個Port上( LED ViewMPD, , myled_0, 單擊右鍵-ViewMPD, 70 , 保存。然后-project-RescanUseritories,在選項卡Ports -myled_0-LED, LED到ExternalPorts myled_0_LED_pin, GraphicalDesignView 中找到 到On-board UCF和 GPIOmyled_0_LED_pin7, GPIOGPIO-是不存在的。修改完成,保存后先點擊一下Run DRCs, 檢查一下有沒有錯誤,確認無誤 個小時,需要耐心等待。完成后,點擊ExportDe

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論