《可編程邏輯系統(tǒng)設(shè)計(jì)》試卷 2011-2012期末考試卷_第1頁(yè)
《可編程邏輯系統(tǒng)設(shè)計(jì)》試卷 2011-2012期末考試卷_第2頁(yè)
《可編程邏輯系統(tǒng)設(shè)計(jì)》試卷 2011-2012期末考試卷_第3頁(yè)
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、因?yàn)樵嚲韼Р怀鰜?lái),所以就抄了一些比較重要的可能會(huì)錯(cuò)的題目,師弟師妹們可以用來(lái)參考。物理與電信工程學(xué)院2011 /2012學(xué)年(2)學(xué)期期末考試試卷可編程邏輯系統(tǒng)設(shè)計(jì)試卷(A 卷)一|名詞解析(別幼稚地去背什么是ASIC、FPGA了。TAT。本題10分吶)1、自上而下的設(shè)計(jì)方法2、時(shí)序邏輯電路二、填空題1、VHDL設(shè)計(jì)實(shí)體的基本結(jié)構(gòu)由庫(kù)、程序包、實(shí)體、結(jié)構(gòu)體和配置組成。2、在VHDL中,為目標(biāo)變量賦值的符號(hào)是 := ,程序中為信號(hào)賦值的符號(hào)是 = 3、VH DL的三種描述方式是 、 、 。4、VHDL中有四種數(shù)據(jù)對(duì)象,分別為 常數(shù) 、 變量 、 信號(hào) 和文件三、選擇題(一共10題,20分)1、在

2、VHDL中idata是一個(gè)信號(hào),數(shù)據(jù)類型為std_logic_vector,指出下面錯(cuò)誤的是(D)A、idata=”00001111”B、idata=b”00001111”C、idata=x”AB”D、idata=B”21”2、在下列標(biāo)識(shí)符中,(A)是VHDL錯(cuò)誤的標(biāo)識(shí)符A. 4h_add B. h_adde4 C. h_adder_4 D._h_adde3、在VHDL的端口聲明語(yǔ)句中,用(A )聲明端口為輸入方向。 A、IN; B、OUT; C、INOUT; D、BUFFER4、下列表達(dá)式錯(cuò)誤的是(A)A、CONSTANT Vcc:REAL:=”0101”;B、CONSTANT DELY:T

3、IME:=100ns;C、CONSTANT FBUS:BIT_VECTOR:=”0101”;D、CONSTANT CNT:INTEGER:=9;5、下列語(yǔ)句中,屬于順序語(yǔ)句的是()A、進(jìn)程語(yǔ)句 B、IF語(yǔ)句 C、元件例語(yǔ)句 D、條件賦值語(yǔ)句6、以下哪個(gè)語(yǔ)句是錯(cuò)誤的(D)A、a=b AND c AND d AND eB、a=b OR c OR d OR eC、a=(b NAND c) NAND d) AND eD、a=b AND c OR d AND e四、改錯(cuò)題(2題)1、A的數(shù)據(jù)類型為INTEGER,B的數(shù)據(jù)類型為STD_LOGIC。判斷以下程序是否正確,如果錯(cuò)誤請(qǐng)說(shuō)明原因并改錯(cuò)。ARCHI

4、TECTURE test OF test ISBEGINB=A;END test;答:數(shù)據(jù)類型不用,要轉(zhuǎn)化,自己看書(shū)怎么轉(zhuǎn)化吧2、題目太長(zhǎng)了沒(méi)抄下來(lái),考點(diǎn)是CASE語(yǔ)句中必須包含所有的可能性。題中是“00”“01”“10”,少了“11”。五、判斷程序?qū)嶒?yàn)什么功能1、注意是同步還是異步復(fù)位跟置位。2、忘記了。= =。是個(gè)四位的帶進(jìn)位輸入輸出的加法器。七、使用IF語(yǔ)句設(shè)計(jì)一個(gè)帶有同步復(fù)位功能的8位二進(jìn)制加法計(jì)數(shù)器八、根據(jù)給出的真值表用VHDL語(yǔ)言描寫具有使能端的3-8譯碼器3-8譯碼器的真值表ena2a1ay100000000001100100000010101000000100101100001

5、0001100000100001101001000001110010000001111100000000 xxx00000000library IEEE;use IEEE.std_logic_1164.all;use IEEE.std_logic_arith.all;use IEEE.std_logic_unsigned.all;entity tri_eight is port(a:in std_logic_vector (2 downto 0);en:in std_logic;y:outstd_logic_vector (7 downto 0);end tri_eight;(2)architecture a of tri_eight is signal sel:std_logic_vector (3 downto 0);(4)beginsel(0) = a(0);sel(1) = a(1);sel(2) = a(2);sel(3) = en;(5)with sel selecty = 00000001 when 1000,00000010 when 1001,00000100 when1010,00001000 when1011,00010000 when1

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論