項目7-數(shù)字信號與邏輯電路的認(rèn)識課件_第1頁
項目7-數(shù)字信號與邏輯電路的認(rèn)識課件_第2頁
項目7-數(shù)字信號與邏輯電路的認(rèn)識課件_第3頁
項目7-數(shù)字信號與邏輯電路的認(rèn)識課件_第4頁
項目7-數(shù)字信號與邏輯電路的認(rèn)識課件_第5頁
已閱讀5頁,還剩22頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、 電子技術(shù)基礎(chǔ)與技能(陳振源主編) 電子演示文稿 電子技術(shù)基礎(chǔ)與在電子技術(shù)中,被傳遞和處理的信號可分為模擬信號和數(shù)字信號兩大類。本章之前所學(xué)的電路處理的是時間上和數(shù)值上均是連續(xù)變化的模擬信號,屬于模擬電路的范疇。從第7章開始,所介紹的電路處理的是時間上和數(shù)值上均是離散的、不連續(xù)變化的脈沖數(shù)字信號,屬于數(shù)字電路的范疇。本章主要介紹數(shù)字電路的基礎(chǔ)知識。 7.1 脈沖與數(shù)字信號 7.2 數(shù)制與碼制 7.3 邏輯門電路 7.4 邏輯代數(shù) 項目小結(jié) 7.1 脈沖與數(shù)字信號 7.2 數(shù)制與碼制 7.3 7.1.1 脈沖的基本概念 脈沖信號是指持續(xù)時間極短的電壓或電流信號,常見的脈沖波形有:矩形波、鋸齒波、

2、尖脈沖、階梯波等。 (a)矩形波 (b)鋸齒波 (c)尖脈沖 (d)階梯波 7.1 脈沖與數(shù)字信號 7.1.1 脈沖的基本概念 7.1 脈沖與數(shù)字信號 脈沖幅值Vm 表示脈沖電壓的最大值,其值等于脈沖底部至脈沖頂部之間的電位差)。 脈沖上升時間tr 表示脈沖前沿從0.1Vm上升到0.9Vm所需的時間。脈沖下降時間tf 表示脈沖后沿從0.9Vm下降到0.1Vm所需的時間。脈沖寬度tw 由脈沖前沿0.5Vm到脈沖后沿0.5Vm之間的時間。脈沖周期T 對于周期性脈沖,脈沖周期指相鄰兩脈沖波對應(yīng)點(diǎn)之間的間隔時間,其倒數(shù)為脈沖的頻率f ,即占空比D 脈沖寬度tw與脈沖周期T之比,成為占空比,即 矩形脈沖

3、主要參數(shù) 脈沖幅值Vm 表示脈沖電壓的最大值,其值等于脈沖底部至脈7.1.2 數(shù)字信號 通常把脈沖的出現(xiàn)或消失用 1和 0來表示,這樣一串脈沖就變成由一串1和0組成的代碼,這種信號稱為數(shù)字信號。 數(shù)字信號需注意的是數(shù)字信號的0和1并不表示數(shù)量的大小,而是代表電路的工作狀態(tài),如開關(guān)、二極管、三極管導(dǎo)通用1狀態(tài)表示;反之,器件截止時就用0狀態(tài)表示。若規(guī)定高電平(35V)為邏輯1,低電平(00.4V)為邏輯0,稱為正邏輯;反之,若規(guī)定高電平為邏輯0,低電平為邏輯1,則稱為負(fù)邏輯。 7.1.2 數(shù)字信號 7.2.1 數(shù)制 選取一定的進(jìn)位規(guī)則,用多位數(shù)碼來表示某個數(shù)的值,這就是所謂的數(shù)制。1十進(jìn)制數(shù) 十

4、進(jìn)制數(shù)有0,1,2,3,4,5,6,7,8,9共十個符號,我們稱這些符號為數(shù)碼。十進(jìn)制數(shù)運(yùn)算加法時遵循“逢十進(jìn)一”,減法時遵循“借一當(dāng)十”。 十進(jìn)制數(shù)中,數(shù)碼的位置不同,所表示的值就不相同,分個位、十位、百位,如: (198.56)10=1102+9101+8100+510-1+610-2 十進(jìn)制數(shù)用數(shù)學(xué)式表示的通式為: 7.2 數(shù)制與碼制(N)10=kn-110n-1kn-210n-2k1101k0100k-110-1k-210-2 7.2.1 數(shù)制 7.2 數(shù)制與碼制(N)10=2 . 二進(jìn)制數(shù)二進(jìn)制數(shù)僅有0和1兩個不同的數(shù)碼。進(jìn)位規(guī)則為“逢二進(jìn)一”;借位規(guī)則為“借一當(dāng)二”。對于任意一個二

5、進(jìn)制數(shù)可表示為: 例如,二進(jìn)制數(shù)(10110.1)2=124+023+122+121+020+12-13十六進(jìn)制十六進(jìn)制是“逢十六進(jìn)一”,十六進(jìn)制有0、1、2、3、4、5、6、7、8、9、A、B、C、D、E、F共16個不同的數(shù)碼。例如,十六進(jìn)制數(shù)(3AE)16 =3162+A161+E160 =3162+10161+14160與十進(jìn)制對應(yīng)的二進(jìn)制、十六進(jìn)制(N)2=kn-12n-1kn-22n-2k121k020k-12-1k-22-2 十進(jìn)制數(shù)0123456789101112131415二進(jìn)制數(shù)0000000100100011010001010110011110001001101010111

6、100110111101111十六進(jìn)制數(shù)0123456789ABCDEF2 . 二進(jìn)制數(shù)(N)2=kn-12n-1kn-22n4二十進(jìn)制的轉(zhuǎn)換(1)二進(jìn)制數(shù)轉(zhuǎn)換為十進(jìn)制數(shù) 轉(zhuǎn)換方法是:把二進(jìn)制數(shù)按權(quán)展開,再把每一位的位值相加,即可得到相應(yīng)的十進(jìn)制數(shù)。 例題 將二進(jìn)制(101)2轉(zhuǎn)化為十進(jìn)制數(shù)。 解:(101)2=122+021+120=(5)10(2)十進(jìn)制整數(shù)轉(zhuǎn)換為二進(jìn)制數(shù) 轉(zhuǎn)換方法是:把十進(jìn)制數(shù)逐次地用2除取余數(shù),一直除到商數(shù)為零。然后將先取出的余數(shù)作為二進(jìn)數(shù)的最低位數(shù)碼。 例題 將十進(jìn)制數(shù)19轉(zhuǎn)化為二進(jìn)制數(shù) 解:所以(19)10=(k4k3k2k1 k0)2=(10011)24二十進(jìn)制的

7、轉(zhuǎn)換7.2.2 碼制用于表示十進(jìn)制數(shù)的二進(jìn)制代碼稱為二一十進(jìn)制代碼(Binary Coded Decimal) 簡稱為BCD碼。常用的BCD碼有:8421碼、5421碼、余3碼等。7.2.2 碼制 能實(shí)現(xiàn)一定邏輯功能的電路稱為邏輯門電路。 7.3.1 基本邏輯門 1與邏輯門 (1)與邏輯關(guān)系 Y=AB 與邏輯實(shí)例(2)二極管與門電路 “全1出1,有0出0” 與門電路 與門圖形符號 7.3 邏輯門電路基礎(chǔ) 能實(shí)現(xiàn)一定邏輯功能的電路稱為邏輯門電路。 7.3 邏輯門 2或邏輯門 (1)或邏輯關(guān)系 Y=A+B 或邏輯實(shí)例 (2)二極管或門電路 “有1出l,全0出0” 或門電路 或門圖形符號 2或邏輯門

8、 3非邏輯門(1)非邏輯關(guān)系 非邏輯實(shí)例 (2)三極管非門電路 “入0出1,入l出0” 非門原理電路 非門圖形符號 3非邏輯門7.3.2 復(fù)合邏輯門1與非門 與非門電路 與非門邏輯結(jié)構(gòu)與電路符號 與非門的邏輯函數(shù)式為 ,其邏輯功能可歸納為“有0出1,全1出0” 。7.3.2 復(fù)合邏輯門 2或非門在或門后串聯(lián)非門就構(gòu)成或非門,如圖所示。 或非門邏輯結(jié)構(gòu)及電路符號或非門的邏輯函數(shù)式為 ,其邏輯功能可歸納為“有1出0,全0出1”。3與或非門與或非的邏輯結(jié)構(gòu)圖及電路符號如下圖所示。 與或非門邏輯結(jié)構(gòu)及電路符號與或非門的邏輯函數(shù)式為 ,其邏輯功能為:當(dāng)輸入端的任何一組全l時,輸出為0;任何一組輸入都至少

9、有一個為0時,輸出端才能為l。2或非門 *4異或門異或門的邏輯結(jié)構(gòu)與電路符號如下圖所示。異或門邏輯結(jié)構(gòu)及電路符號 其邏輯函數(shù)表達(dá)式為 ,其邏輯功能為:當(dāng)兩個輸入端的一端為0,另一個為1時,輸出為1;而兩個輸入端均為0或均為1時,輸出為0。 *4異或門 7.3.3 集成邏輯門電路 集成邏輯門電路是將邏輯電路的元件和連線都制作在一塊半導(dǎo)體基片上。 1TTL門電路 集成門電路若是由三極管為主要元件,輸入端和輸出端都是三極管結(jié)構(gòu),這種電路稱為三極管三極管邏輯電路,簡稱TTL電路。 (1)型號的規(guī)定 按現(xiàn)行國家標(biāo)準(zhǔn)規(guī)定,TTL集成電路的型號由五部分構(gòu)成,現(xiàn)以CT74LS04CP為例說明型號意義。 C T

10、 74LS04 C P 第五部分用字母表示器件封裝 第四部分用字母表示器件工作溫度 第三部分是器件系列和品種代號 第二部分表示器件的類型,T代表TTL電路 第一部分是字母C,表示符合中國國家標(biāo)準(zhǔn) 7.3.3 集成邏輯門電路(2)引腳讀識 TTL集成電路通常是雙列直插式外形。根據(jù)功能不同,有824個引腳,引腳編號判讀方法是把凹槽標(biāo)志置于左方,引腳向下,逆時針自下而上順序排列。 TTL引腳編號排列74LS00為2輸入四與非門,其引腳排列見圖(a);74LS86為2輸入四異或門集成電路,其引腳排列見圖(b)。 圖(a)74LS00引腳排列圖 圖(b)74LS86引腳排列圖 (2)引腳讀識 TTL集成

11、電路通常是雙列直插式外形。根據(jù)TTL集成電路的功耗較大,且電源電壓必須保證在4.755.25V的范圍內(nèi)才能正常工作,為避免電池電壓下降影響電路正常工作,建議使用穩(wěn)壓電源供電。TTL電路的電源的正負(fù)極性不允許接錯,否則可能造成器件的損壞。為防止干擾,增加工作的穩(wěn)定性,TTL電路若有不使用的多余輸入端一般不能懸空。與非門多余端應(yīng)將其接至固定的高電平,或門和或非門多余端應(yīng)將其接地,在電源接通的情況下,不可插拔集成電路,以避免電流沖擊造成永久損壞。TTL電路的輸入端不能直接與高于+5.5V或低于-0.5V的低內(nèi)阻電源連接,否則可能會損壞器件。TTL電路的輸出端不允許與正電源或地端短路,必須通過電阻與正

12、電源或地端連接。項目7-數(shù)字信號與邏輯電路的認(rèn)識課件 2CMOS門電路(1)種類 CMOS電路主要有以下三個子系列的產(chǎn)品: 4000系列 40H系列 74HC系列 (2)型號的規(guī)定 CMOS集成電路的型號由五部分構(gòu)成, C C 4066 E J 第五部分用字母表示器件封裝 第四部分用字母表示器件工作溫度 第三部分是器件系列和品種代號 第二部分表示器件的類型,C代表CMOS電路 第一部分是字母C,表示符合中國國家標(biāo)準(zhǔn) (3)引腳讀識 CMOS集成電路通常是雙列直插式外形,引腳編號判讀方法與TTL電路相同。 2CMOS門電路 以電池為供電電源的數(shù)字電路,建議選用CMOS集成電路較為合適。CMOS集

13、成電路的電源電壓一般為10V,電源電壓的極性不能接錯。平時要用防靜電材料存放CMOS集成電路,切不可放在易產(chǎn)生靜電的泡沫塑料、塑料袋中。組裝及調(diào)試時應(yīng)注意電烙鐵、儀表、工作臺等良好接地,操作人員的服裝和手套應(yīng)選用防靜電的材料制成。CMOS集成電路不使用的多余輸入端不能懸空。CMOS集成電路的與門和與非門多余端應(yīng)接至固定的高電平,或門和或非門多余端應(yīng)接地。在電源接通的情況下,不可插拔集成電路,以避免造成器件的永久損壞。CMOS集成電路的輸出端不允許與正電源或地端短路,必須通過電阻與正電源或地端連接。當(dāng)電路的工作頻率較低時,可選用COMS集成電路;當(dāng)電路的工作頻率較高時(例如1MHz以上),建議選

14、用TTL電路。 1TTL與非門功能的簡單測試方法,用萬用表直流電壓擋測出相應(yīng)的輸出邏輯電平,并將結(jié)果記錄于表中。 (1)74LS00接通+5V電源(14腳接電源正極,7腳接電源負(fù)極)。 (2)用萬用表直流電壓擋測與非門輸出端電壓(3、6、8、11腳對地的電壓)。輸出低電平為0狀態(tài),輸出高電平為1狀態(tài)。 (3)按表7-12要求輸入信號,并將結(jié)果記錄在下表中。 表7-12 74LS00與非門邏輯功能測試G1門G2門G3門G4門A1B1Y1A2B2Y2A3B3Y3A4B4Y401010101101010101111111100000000 1TTL與非門功能的簡單測試方法G1門G2門G3門G4 2C

15、MOS或非門功能測試(1)CC4001接通+10V電源(14腳接電源正極,7腳接電源負(fù)極)。(2)用萬用表直流電壓擋測或非門輸出端電壓(3、4、10、11腳對地電壓)。(3)輸入端通過1k電阻接正電源+VDD為l狀態(tài),輸入端接地為0狀態(tài)。按表7-13輸入信號,測出相應(yīng)的輸出邏輯電平,并將結(jié)果記錄于表7-13中。 表7-13 CC4001或非門邏輯功能測試G1門G2門G3門G4門A1B1Y1A2B2Y2A3B3Y3A4B4Y401010101101010101111111100000000 2CMOS或非門功能測試G1門G2門G3門G4門A1B1在數(shù)字電路中,是由邏輯門電路來實(shí)現(xiàn)一定的邏輯功能,

16、邏輯函數(shù)的簡化就意味著實(shí)現(xiàn)該功能的電路簡化,能用比較少的門電路實(shí)現(xiàn)相同的邏輯功能,不僅有利于節(jié)省器件,而且還可提高工作的可靠性。7.4.1 邏輯代數(shù)運(yùn)算法則1邏輯代數(shù)的基本公式 7.4 邏輯代數(shù)運(yùn)算法則及邏輯函數(shù)化簡 在數(shù)字電路中,是由邏輯門電路來實(shí)現(xiàn)一定的邏輯功能,邏輯函數(shù)的7.4.2 邏輯函數(shù)的公式化簡法 1并項法 利用公式 ,把兩項合并為一項,并消去一個變量。 例題 化簡函數(shù) 解: 2吸收法 利用公式A+AB=A,吸收掉AB項。 例題 化簡函數(shù) 解:7.4.2 邏輯函數(shù)的公式化簡法 3消去法利用公式 ,消去 項中的多余因子 。 例題 化簡函數(shù) 解: 4配項法利用公式 ,給某個與項配項,試探進(jìn)一步化簡函數(shù)。 例題 化簡函數(shù) 解: 3消去法項 目 小 結(jié) 1數(shù)字電子技術(shù)是有關(guān)數(shù)字信號的產(chǎn)生、整形、編碼、存儲、計數(shù)和傳輸?shù)目茖W(xué)技術(shù)。由脈沖組成的數(shù)碼稱為數(shù)字信號。脈沖的主要參數(shù)有幅度、上升時間、下降時間、脈沖寬度、脈沖周期等。 2RC電路可以對矩形脈沖進(jìn)行變形,RC微分電路的構(gòu)成條件為tw,在R兩端輸出正、負(fù)尖脈沖;RC積分電路的構(gòu)成條件為 tw,在C兩端輸出為鋸齒波。 3數(shù)的進(jìn)制有十進(jìn)制、二進(jìn)制和十六進(jìn)制等,在數(shù)字電路中

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論