《SoC設(shè)計(jì)基礎(chǔ)》課程教學(xué)大綱(模板)_第1頁(yè)
《SoC設(shè)計(jì)基礎(chǔ)》課程教學(xué)大綱(模板)_第2頁(yè)
《SoC設(shè)計(jì)基礎(chǔ)》課程教學(xué)大綱(模板)_第3頁(yè)
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

《SoC設(shè)計(jì)基礎(chǔ)》課程教學(xué)大綱一、課程基本情況課程編號(hào):083S39A學(xué)分:3周學(xué)時(shí):3總學(xué)時(shí):51開課學(xué)期:3.2開課學(xué)院:理學(xué)院英文名稱:SoCdesign適用專業(yè):微電子科學(xué)與工程課程類別:專業(yè)方向模塊課課程修讀條件:《模擬電路》、《數(shù)字電路》、《模擬CMOS集成電路設(shè)計(jì)》、《CMOS數(shù)字集成電路》。網(wǎng)絡(luò)課程地址:課程負(fù)責(zé)人:所屬基層學(xué)術(shù)組織:微電子科學(xué)與工程系二、課程簡(jiǎn)介本課程是超大規(guī)模集成電路設(shè)計(jì)方向模塊的專業(yè)必修課程。課程教學(xué)以理論講授為主,要求學(xué)生理解與掌握SoC軟硬件協(xié)同的設(shè)計(jì)規(guī)則,以及基于基本單元的SoC芯片設(shè)計(jì)流程,熟悉SoC的架構(gòu)設(shè)計(jì),IP核的設(shè)計(jì)與選擇、系統(tǒng)驗(yàn)證方法、低功耗設(shè)計(jì)技術(shù)、可測(cè)性設(shè)計(jì)技術(shù)及后端設(shè)計(jì)。主要內(nèi)容包括MOS數(shù)字電路,基本數(shù)字邏輯單元設(shè)計(jì)、SoC的層次結(jié)構(gòu)設(shè)計(jì)、可編程邏輯器件、專用集成電路設(shè)計(jì)和可測(cè)試結(jié)構(gòu)設(shè)計(jì)。三、教學(xué)目標(biāo)本課程在《模擬CMOS集成電路設(shè)計(jì)》、《CMOS數(shù)字集成電路》等課程的基礎(chǔ)上,學(xué)習(xí)片上集成系統(tǒng)(SoC)的設(shè)計(jì)方法,結(jié)合SoC設(shè)計(jì)的整體流程,對(duì)SoC設(shè)計(jì)方法學(xué)及如何實(shí)現(xiàn)進(jìn)行全面介紹。同時(shí)結(jié)合來自于工業(yè)界的設(shè)計(jì)實(shí)例,介紹SoC設(shè)計(jì)領(lǐng)域的最新成果,幫助學(xué)生掌握工業(yè)化的解決方案,使學(xué)生能夠及時(shí)了解SoC設(shè)計(jì)方法的最新進(jìn)展。通過本課程的學(xué)習(xí),學(xué)生應(yīng)掌握以下知識(shí):SoC的設(shè)計(jì)流程、SoC的架構(gòu)設(shè)計(jì)、電子級(jí)系統(tǒng)設(shè)計(jì)、IP核的設(shè)計(jì)與選擇、低功耗設(shè)計(jì)技術(shù)等。四、教學(xué)內(nèi)容及學(xué)時(shí)分配

章節(jié)主要內(nèi)容課時(shí)數(shù)第1章SoC設(shè)計(jì)緒論SoC設(shè)計(jì)技術(shù)、方法的歷史、發(fā)展與挑戰(zhàn)2第2章SoC設(shè)計(jì)流程軟硬件協(xié)同設(shè)計(jì)方法,基于標(biāo)準(zhǔn)單元的SoC芯片設(shè)計(jì)流程4第4章SoC系統(tǒng)結(jié)構(gòu)設(shè)計(jì)SoC系統(tǒng)結(jié)構(gòu)設(shè)計(jì)的總體目標(biāo)與階段;SoC中的常用處理器、總線、存儲(chǔ)器、系統(tǒng)結(jié)構(gòu)設(shè)計(jì)、軟件結(jié)構(gòu)等10第5章IP復(fù)用的設(shè)計(jì)方法IP的概念與分類、IP設(shè)計(jì)目標(biāo)、設(shè)計(jì)流程和驗(yàn)證、IP核的選擇以及基于平臺(tái)的SoC設(shè)計(jì)方法7第6章RTL代碼編寫指南總線設(shè)計(jì)的考慮、模塊的劃分、時(shí)鐘的處理、IP的選擇及設(shè)計(jì)復(fù)用、可測(cè)性、芯片速度、布線的考慮7第7章同步電路設(shè)計(jì)及其與異步信號(hào)交互的問題同步電路的時(shí)序收斂問題、異步電路設(shè)計(jì)的基本原理、異步信號(hào)與同步電路交互的問題及其解決方法、異步時(shí)鐘域的數(shù)據(jù)同步及其RTL實(shí)現(xiàn)、SoC設(shè)計(jì)中的時(shí)鐘規(guī)劃策略11第9張SoC功能驗(yàn)證系統(tǒng)級(jí)的功能驗(yàn)證、軟硬件協(xié)同驗(yàn)證、相等性檢查在SoC中的應(yīng)用、半形式驗(yàn)證在SoC中的應(yīng)用10合計(jì)51五、考核及成績(jī)?cè)u(píng)定方式(請(qǐng)明確說明教學(xué)過程考核方式和期末考核方式,各項(xiàng)考核成績(jī)占課程總成績(jī)的比例,原則上平時(shí)成績(jī)比重不低于50%o)序號(hào)考核方式成績(jī)比重(%)1期末考試502平時(shí)作業(yè)303課堂表現(xiàn)20合計(jì)六、教材及參考書目:類別教材名稱編者出版社出版時(shí)間教材SoC設(shè)計(jì)方法與實(shí)現(xiàn)郭煒電子工業(yè)出版社2011

參考書系統(tǒng)芯

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論