數(shù)電試卷和答案 2_第1頁
數(shù)電試卷和答案 2_第2頁
數(shù)電試卷和答案 2_第3頁
數(shù)電試卷和答案 2_第4頁
數(shù)電試卷和答案 2_第5頁
已閱讀5頁,還剩3頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

電子線路分析與實踐2期末復習輔導2010年10月

練習題一、填空題TOC\o"1-5"\h\z1.(11011)2=( )102。8421BCD碼的1000相當于十進制的數(shù)值 ..格雷碼特點是任意兩個相鄰的代碼中有 位二進制數(shù)位不同。.邏輯函數(shù)的反演規(guī)則指出,對于任意一個函數(shù) 凡如果將式中所有的 互 換, 互換, 互換,就得到F的反函數(shù)F..二極管的單向導電性是外加正向電壓時 ,外加反向電壓時。.晶體三極管作開關應用時一般工作在輸出特性曲線的 區(qū)和 區(qū)。.TTL三態(tài)門的輸出有三種狀態(tài):高電平、低電平和狀態(tài)..集電極開路門的英文縮寫為門,工作時必須外加和..一個2線一4線譯碼器,其輸入端的數(shù)目與輸出端數(shù)目相比較,后者較 。.輸出n位代碼的二進制編碼器,一般有個輸入信號端。.全加器是指能實現(xiàn)兩個加數(shù)和 三數(shù)相加的算術運算邏輯電路。.時序邏輯電路的輸出不僅與有關,而且與有關。.與非門構成的基本RS鎖存器的特征方程是 ,約束條件是 。.時序邏輯電路中,按照觸發(fā)器的狀態(tài)是否同時發(fā)生變化可分為—和。.JK觸發(fā)器當J=K=時,觸發(fā)器Qn+1=Qn..用555定時器構成的多諧振蕩器,若充放電回路中有電阻、電容,則該多諧振蕩器形成的脈沖周期T?。.A/D轉換需要經(jīng)過 、、和四個步驟..根據(jù)D/A轉換器分辨率計算方法,4位D/A轉換器的分辨率為.TOC\o"1-5"\h\z.DAC的轉換精度包括 和。.為使采樣輸出信號不失真地代表輸入模擬信號,采樣頻率f和輸入模擬信號的最高頻率fmax的關系是 ..在A/D轉換時,將一個時間上連續(xù)變化的模擬量轉換為時間上離散的模擬量的過程稱一.在A/D轉換中,用二進制碼表示指定離散電平的過程稱為 ..CPLD的含義是。.MAX+PLUSII中用于仿真文件的編輯器是。.MAX+PLUSII中采用圖形編輯器設計時的后綴名為。.在MAX+PLUSII集成環(huán)境下,為圖形文件產(chǎn)生一個元件符號的主要用途是—..VHDL語言中,定義設計的輸入輸出端口..是VHDL語言的標準庫,包含了VHDL語言中的標準包集合。.VHDL語言程序中,關鍵字實體的英文是。.VHDL語言程序中,關鍵字結構體的英文是..VHDL語言程序保存時的文件名必須與相同..F〈二(AANDB)OR(NOTAANDNOTB)運算的結果是。.VHDL語言中,邏輯操作符“NXOR”的功能是。二、選擇題十進制數(shù)85轉換為二進制數(shù)為()A.1001011 B.1010011 C.1100101 D.1010101二進制數(shù)11011轉換為十進制數(shù)為()TOC\o"1-5"\h\zA.32 B.27 C.64 D.1288421BCD碼110011.001表示十進制為()A.33。2 B.51。0125C.63.2 D.51。2在下列一組數(shù)中,與相等的數(shù)是()A. B.(65)8 C.下列數(shù)碼均代表十進制數(shù)6,其中按余3碼編碼的是( )A.0110; B.1100; C.1001“異或”邏輯與以下哪種邏輯是非的關系( )A.“與”邏輯B."或〃邏輯 C.“同或”邏輯與兩函數(shù)的關系為( )A.相同B.對偶C.反函數(shù)n個變量,有多少個最小項( )A.2n B.2n C.n10。利用三極管的截止狀態(tài)和什么狀態(tài)實現(xiàn)開關電路的斷開和接通()A.放大狀態(tài) B.擊穿狀態(tài)C.飽和狀態(tài) D.導通狀態(tài)11。TTL門電路是采用以下什么設計的門電路()A.雙極型三極管 B.單極型乂05管C.二極管 D.三態(tài)門.邏輯電路的分析任務是()A.給定功能,通過一定的步驟設計出電路B.研究電路的可靠性C.研究電路如何提高速度 D.給定電路,通過一定的步驟說明電路的功能.組合邏輯電路不含有()A.記憶能力的器件 B.門電路和觸發(fā)器C.門電路D.運算器.常用的一種3—8線譯碼器是()A.74148 B.74138 C.7448 D.7415117。74138是( )A.時序邏輯器件 B.組合邏輯器件 C.定時器件 D.整形器件18。共陽型七段數(shù)碼管各段點亮需要()A.高電平B.接電源 C.低電平 D.接公共端由門電路組成的全加器是( )A.時序邏輯器件 B.組合邏輯器件 C.脈沖邏輯器件D.以上答案都不正確TTL門電路的工作電源一般是()A.25v B.+5V C.3V—18V22。輸入100Hz脈沖信號,要獲得10Hz的輸出脈沖信號需要用多少進制計數(shù)器實現(xiàn)()A.100進制B.10進制 C.50進制 D.5進制23。時序邏輯電路設計的任務是()A.給定功能,通過一定的步驟設計出時序電路 B.研究電路的可靠性C.研究電路如何提高速度 D.給定電路,通過一定的步驟說明電路的功能24。計數(shù)器是()A.時序邏輯器件 B.組合邏輯器件 C.定時器件 D.整形器件25.以下何種電路具有記憶能力()A.門電路B.組合邏輯電路 C.時序邏輯電路D.多諧振蕩電路26。時序邏輯電路一般可以分兩類,即()A.組合邏輯電路和時序邏輯電路 B.門電路和觸發(fā)器C.同步型和異步型 D.模擬電路和數(shù)字電路28.時序邏輯電路通常由門電路和()組成。A. 存儲電路B.寄存器C.譯碼器29.利用定時器555可以設計實現(xiàn)()D.譯碼器A.全加器B.多諧振蕩器C.D.譯碼器三、判斷題TOC\o"1-5"\h\z1.8421BCD碼是二——十進制碼.( ).與邏輯是至少一個條件具備事件就發(fā)生的邏輯。().L等于A和B的異或,其表達式是L=A+B。()4?!巴颉边壿嫻δ苁莾蓚€輸入變量A、B相同時,輸出為1;A、B不同時,輸出為0。( )6.三態(tài)與非門的三個輸出狀態(tài)分別是高電平、低電平和接地狀態(tài)。()7。OC門實現(xiàn)“線與”時必須要加上拉電阻.( )8.74LS是TTL低功耗肖特基系列產(chǎn)品。( )9。實現(xiàn)兩個一位二進制相加產(chǎn)生和數(shù)及進位數(shù)的電路稱為全加器。().實現(xiàn)兩個一位二進制數(shù)和低位進位數(shù)相加產(chǎn)生和數(shù)及進位數(shù)的電路稱為半加器。().譯碼器的輸入端是特定的輸入信號,輸出端是二進制代碼。()13?;綬S觸發(fā)器具有“不定”問題。()14。JK觸發(fā)器有保持功能,但無翻轉功能.( )15。邏輯器件74161是集成寄存器。()16.計數(shù)器不能作為分頻器。()17。對于TTL門電路來說,如果輸入端懸空即代表輸入低電平.()18.ADC是將數(shù)字信號轉換成模擬信號的轉換電路.()19。集成D/A轉換器中,集成度是描述其性能參數(shù)的重要指標之一。()20。D/A轉換器的位數(shù)越多,轉換精度越高。()21。雙積分型A/D轉換器的轉換精度高、抗干擾能力強,因此常用于數(shù)字式儀表中.()22.某CD音樂的頻率范圍是0。02~20.0KHz,A/D轉換進行采樣時,則采樣頻率可選擇50.7KHz。()23.建立圖形編輯文件時,保存的路徑可以包含中文名。( )24。相比FPGA,CPLD的單元數(shù)目多.( )25.相比FPGA,CPLD的單元功能強.()四、分析、設計、化簡題(一)將下列邏輯函數(shù)化簡成最簡與或表達式.(二)SSI邏輯電路的分析1.分析組合邏輯電路圖,寫出F的邏輯函數(shù)表達式。2.分析下圖,試寫HAF的表達式,并說明邏輯電路的功能2.分析下圖,試寫HAF的表達式,并說明邏輯電路的功能B(三)譯碼器的應用1.試用74LS138和門電路實現(xiàn)邏譯碼器的示意圖和功能表達式如下2.下圖為3線一8線譯碼器7I&輯函數(shù)AB&VEN+AC+BCF1F:選通時,*川同?耳卜0;;輸出低電平有效.S138的方框圖。74LS138■-1F3uuuuA2A1A074LS138A2AA圖中三個允許端S1=1、==0時,譯碼器才能正常譯碼;輸入端的輸入代碼順序為A2A1a0;輸出端?輸出低電平有效。試用此二進制譯碼器和與非門實現(xiàn)函數(shù),要求畫出連線圖。(四)觸發(fā)器的應用1.觸發(fā)器電路如下圖所示,試根據(jù)圖中CP、a的波形,對應畫出輸出端Q的波形,并寫出Q的狀態(tài)方程。設觸發(fā)器的初始狀態(tài)均為0。2.觸發(fā)器電路:如下圖所示,試根據(jù)圖中CP、高波工就應畫壺出端Q的波形,并寫出汽的狀他程.設觸發(fā)器的初始狀態(tài)均為0。__n—二(五)計數(shù)器的應用1.已知74lS源是同步四位一二進制加法計數(shù)器,計數(shù)器功能見下表|試用置數(shù)法構成七進制加法計數(shù)器,要求寫出的表達式;畫出連線圖。74LS161的功能表1I I ICPCTtCTp工作狀態(tài)II1 1_X0XXX清零2.已知7415161是同步四位二進制)加法計數(shù)器,f10XX預置數(shù)其功能表如表所示?試分析圖電路為光進制計保持(包括數(shù)器,要求(1)寫出的表達式!6(2)指出進制數(shù);X1101C狀態(tài))(3)畫出狀態(tài)轉換圖TTCtPD0D1「2D3X74LS161的功能表X0保持(「一0)&□_CfP11CTtCTp工作數(shù)態(tài)(六)da轉換器的應用? ? I一一rXf0XXX清零十位的D//1電路如下1圖%示,q|Rf=二10XX預置數(shù)保持(包括2R,VrEF=5Vcr若電路的輸入數(shù)字量。9D8X1101CP74LS161 OC—C狀態(tài))D7D6D5D4D3D2DA時=國00地0明位試求:輸出X11X0保持(C=0)?一? 11Illif1111計數(shù)電壓為多少? 1J1 1111111練習題參考答案一、填空題1.27 2.8 3.循環(huán)一4.與或運算0、1原變量、反變量;5.導通截止;6.飽和 截止; 7.高阻 8.OC上拉電阻電源9.多10.2n; 11.(低位)進位信號; 12。當前輸入狀態(tài)輸出的原始狀態(tài)13.S+RS=014.同步時序電路異步時序電路 15.1;16.0.7(R1+2R2)C17.采樣保持量化編碼18.6。7% 19.分辨率、轉換誤差 20.嚀2fimax21.采樣 22.量化 23.復雜可編程邏輯器件 24.波形編輯器 25:。gdf26.被高層次電路設計調用 27.實體28.STD庫 29.entity30.Architecture31.實體名32.(同或)33.同或二、選擇題1.D;2.B;4.A;5.C;6.C;7.C; 8.C; 9.A;10.C;11.A;12.B;13.B;14.D;15.A;16.B;17.B;18.C;19.B;20.B;21.B;22.B;23.A;24.A;25.C;26。C;27.C;28。A;29。B;

三、判斷題1。V2OX3.X4oV5.V6。X70J8.J9。X10.X11OX12OX13。1。V14.X15.X16.X17oX18.X19.X20.X21oV22.V23.X24oX25oV四、分析、設計、化簡題(一)將下列邏輯函數(shù)化簡成最簡與或表達式。(1),(2),SSI邏輯電路的分析F二高阻狀態(tài)F2=F二高阻狀態(tài)F2= F3=.F1=真值表輸入輸出ABF1F300001011001001011001此電路為一位數(shù)值比較器。MSI組合邏輯電路的應用1.F=AB+AC+BC=

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論