




版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
第七講靜態(tài)時序邏輯電路天津大學(xué)電信學(xué)院電子科學(xué)與技術(shù)系史再峰TJU.ASICCenter---ArnoldShi時序邏輯電路兩種存儲機理:
?正反饋?基于電荷組合邏輯寄存器輸出下一狀態(tài)CLKQD當前狀態(tài)輸入TJU.ASICCenter---ArnoldShi存儲機理靜態(tài)時序邏輯動態(tài)時序邏輯TJU.ASICCenter---ArnoldShi正反饋:雙穩(wěn)態(tài)電路Vo1Vi25Vo1Vi25Vo1Vi1ACBVo2Vi1=Vo2Vo1Vi2Vi2=Vo1TJU.ASICCenter---ArnoldShi亞穩(wěn)態(tài)(Meta-Stability)過渡區(qū)的增益應(yīng)當大于1,AB為穩(wěn)態(tài)工作點,C為亞穩(wěn)態(tài)點觸發(fā)翻轉(zhuǎn)(寫入數(shù)據(jù))的方法:(1)切斷反饋環(huán)(采用Mux)(2)強制驅(qū)動(正確設(shè)計尺寸)AVi1=Vo2Vi2=Vo1BCTJU.ASICCenter---ArnoldShi存儲單元的實現(xiàn)方法與比較利用正反饋(再生):靜態(tài)(雙穩(wěn)態(tài))靜態(tài):信號可以“無限”保持魯棒性好:對擾動不敏感對觸發(fā)脈沖寬度的要求:觸發(fā)脈沖的寬度須稍大于沿環(huán)路總的傳播時間,即兩個反相器平均延時的兩倍尺寸大,限制了在計算結(jié)構(gòu)如流水線式數(shù)據(jù)通路中的應(yīng)用利用電荷存儲,動態(tài)(要求定期刷新,要求從存儲電容中讀出信號時不會干擾所存儲的電荷,因此要求具有高輸入阻抗的器件)TJU.ASICCenter---ArnoldShiLatch與RegisterLatch(以正電平敏感為例)當時鐘是低電平時存儲(鎖存)數(shù)據(jù)DClkQDClkQRegister以上升沿觸發(fā)為例),當時鐘上升時存儲(存入)數(shù)據(jù).ClkClkDDQQTJU.ASICCenter---ArnoldShiLatch(鎖存器)電平靈敏(LevelSensitive),不是邊沿觸發(fā)可以是正電平靈敏或負電平靈敏,當時鐘為高電平(或低電平)時,輸入的任何變化經(jīng)過一段延遲就會反映在輸出端上有可能發(fā)生競爭(Race)現(xiàn)象,只能通過使時鐘脈沖的寬度小于(包括反相器在內(nèi)的)環(huán)路的傳播時間來避免。TJU.ASICCenter---ArnoldShi正電平鎖存器與負電平鎖存器正電平鎖存器負電平鎖存器TJU.ASICCenter---ArnoldShi基于Latch的設(shè)計舉例負(Negative)latch在φ=0時是透明的正(Positive)latch在φ=1時是透明的負Latch邏輯邏輯正LatchfTJU.ASICCenter---ArnoldShi時序電路的時間參數(shù)tCLKtDtQDATASTABLEDATASTABLERegisterCLKDQ(1)建立(set-up)時間:tsu(2)維持(hold)時間:thold(3)時鐘至輸出(clk-q)時間(max):tclk-q(4)時鐘周期:T(5)數(shù)據(jù)至輸出(d-q)時間(max):td-qtsutholdTclk-qTJU.ASICCenter---ArnoldShiRegister時序參數(shù)注意當數(shù)據(jù)的上升和下降時間不同的時候,延時將不同。TJU.ASICCenter---ArnoldShiRegister與latch的時序RegisterLatchClkDQtc2qClkDQtc2qtd2qTJU.ASICCenter---ArnoldShiLatch時序參數(shù)ClkDQ正電平Latch注意當數(shù)據(jù)的上升和下降時間不同的時候,延時將不同。TJU.ASICCenter---ArnoldShi最高時鐘頻率但同時需要滿足:tcdreg+tcdlogic>tholdtcd:污染延時(contaminationdelay)=最小延時tclk-Q+tp,comb
+tsetup
≤TLOGICFF最高時鐘頻率需要滿足TJU.ASICCenter---ArnoldShi研究不同時刻(t1,t2)LOGICFFFFDQDQtclk-Q+tp,comb
+tsetup
≤TTJU.ASICCenter---ArnoldShi在同一時刻(t1)考慮holdtcdreg+tcdlogic>tholdTJU.ASICCenter---ArnoldShi寫入(觸發(fā))靜態(tài)Latch的方法:DCLKCLKDMUX實現(xiàn)弱反相器實現(xiàn)(強制寫入)(控制門可僅用NMOS實現(xiàn))以時鐘作為隔離信號,它區(qū)分了“透明”(transparent)和“不透明”(opaque)狀態(tài)TJU.ASICCenter---ArnoldShi基于Mux的Latch負(電平)latch(CLK=0時透明)CLK10DQ正(電平)latch(CLK=1時透明)0CLK1DQTJU.ASICCenter---ArnoldShi基于(傳輸門實現(xiàn)的)Mux的LatchCLKCLKCLKDQ(1)尺寸設(shè)計容易(2)晶體管數(shù)目多(時鐘負載因而功耗大)TJU.ASICCenter---ArnoldShi基于(傳輸管實現(xiàn))Mux的LatchNMOSonlyNon-overlappingclocks不重疊時鐘(1)僅NMOS實現(xiàn),電路簡單,減少了時鐘負載(2)有電壓閾值損失(影響噪聲容限和性能,可能引起靜態(tài)功耗)CLKCLKCLKCLKQMQMTJU.ASICCenter---ArnoldShi主從(Master-Slave)邊沿觸發(fā)寄存器時鐘為高電平時,主Latch維持,QM值保持不變,輸出值Q等于時鐘上升沿前的輸入D的值,效果等同于“正沿觸發(fā)”效果等同于“負沿觸發(fā)”的主從寄存器只需互換正Latch和負Latch的位置TJU.ASICCenter---ArnoldShi傳輸門實現(xiàn)的正負latch實現(xiàn)MS寄存器基于傳輸門多路開關(guān)的latch對負Latch正LatchTJU.ASICCenter---ArnoldShi建立時間、延遲時間和維持時間建立時間:I1+T1+I3+I2延遲時間:T3+I6維持時間:約為0TJU.ASICCenter---ArnoldShiClk-Q的延時TJU.ASICCenter---ArnoldShiSet-upTime的仿真過程VoltsTime(ns)DclkQQMI2outtsetup=0.21ns正常工作TJU.ASICCenter---ArnoldShiSet-upTime的仿真VoltsTime(ns)DclkQQMI2outtsetup=0.20ns沒有正確觸發(fā)TJU.ASICCenter---ArnoldShi減少時鐘負載的主從寄存器采用弱反相器可減少一個時鐘控制的傳輸門設(shè)計復(fù)雜性增加:尺寸設(shè)計要保證能強制寫入反相導(dǎo)通:當T2導(dǎo)通時,第二個觸發(fā)器有可能通過傳輸門T2的耦合而影響第一個觸發(fā)器存儲的數(shù)據(jù)。TJU.ASICCenter---ArnoldShi偽靜態(tài)鎖存器Clk為低時,為雙穩(wěn)態(tài)(靜態(tài))Clk為高時,輸入值寫入并存放在內(nèi)部電容上(動態(tài))TJU.ASICCenter---ArnoldShi非理想時鐘!clkclk理想時鐘!clkclk非理想時鐘clockskew1-1overlap0-0overlapTJU.ASICCenter---ArnoldShi時鐘重疊問題CLKCLKAB(a)電路圖(b)重疊的一對時鐘XDQCLKCLKCLKCLK用偽靜態(tài)鎖存器構(gòu)成的主從觸發(fā)器當Clk和反Clk發(fā)生重迭時,可能引起失效:當Clk和反Clk同時為高時,A點同時為In和B點驅(qū)動,造成不定狀態(tài)當Clk和反Clk同時為高一段較長時間時,In可以直接穿通經(jīng)過主從觸發(fā)器采用兩相位不重迭時鐘可以解決此問題,但時鐘不重迭部分不能太長以免漏電時間過長引起出錯TJU.ASICCenter---ArnoldShi產(chǎn)生兩相不重疊時鐘的電路clkclk1clk2AclkABBclk1clk2TJU.ASICCenter---ArnoldShiPowerPC的觸發(fā)器DQclk!clk!clkclk01101!clkclk主transparent從hold主hold從transparent0101TJU.ASICCenter---ArnoldShi低電壓靜態(tài)LatchTJU.ASICCenter---ArnoldShiRS-觸發(fā)器(flip-flop)由交叉的NOR(或NAND)門構(gòu)成SQRQTJU.ASICCenter---ArnoldShi
CMOS鐘控SR鎖存器110
0onoffoff->onoff->on
01onoffoffon
on
on
off
offM1SRclkclk!QQM2M3M4M5M6M7M80101TJU.ASICCenter---ArnoldShi瞬態(tài)響應(yīng)Q&!Q(Volts)SET!QQTime(ns)tc-!Qtc-QTJU.ASICCenter---ArnoldShi輸出電壓與尺寸的關(guān)系W/L5and6!Q(Volts)W/L2and4=1.
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 互聯(lián)網(wǎng)建設(shè)合同范本
- 分期合同范本模板
- 廠子務(wù)工合同范例
- 吊車協(xié)議合同范本
- 廈門合同范例范例
- 制造加工企業(yè)勞動合同范例
- 保供煤合同范例
- 出售商用烤箱合同范例
- 沙子承包的合同范本
- 同意賣公司股合同范例
- 醫(yī)療廢物管理組織機構(gòu)架構(gòu)圖
- cjj/t135-2009《透水水泥混凝土路面技術(shù)規(guī)程》
- 短時耐受電流
- 社保人事專員績效考核表
- 河北省自然科學(xué)基金資助項目申請書模板
- 上海世博會對上海城市競爭力影響的評估模型
- 常用標準波導(dǎo)和法蘭尺寸
- 河南書法家協(xié)會入會申請表
- 鄉(xiāng)村獸醫(yī)登記申請表(共1頁)
- 旋挖樁主要施工方法及技術(shù)措施(全護筒)
- GB∕T 12810-2021 實驗室玻璃儀器 玻璃量器的容量校準和使用方法
評論
0/150
提交評論