2023年專升本數(shù)字電路與邏輯設計考試答案_第1頁
2023年專升本數(shù)字電路與邏輯設計考試答案_第2頁
2023年專升本數(shù)字電路與邏輯設計考試答案_第3頁
2023年專升本數(shù)字電路與邏輯設計考試答案_第4頁
2023年專升本數(shù)字電路與邏輯設計考試答案_第5頁
已閱讀5頁,還剩19頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

[試題分類]:專升本《數(shù)字電路與邏輯設計》_08007750[題型]:單選[分數(shù)]:21.二進制數(shù)-0110的反碼是(最高位是符號位)()A.11010B.00110C.11001D.10110答案:C2.假如狀態(tài)A與B,C與D分別構成等效對,那么能構成狀態(tài)等效類的是()A.ABCB.BCDC.ABD.ABCD答案:C3.移位寄存器74194工作在左移串行輸入方式時,S1S0的取值為()A.00B.11C.01D.10答案:D4.三變量構成的邏輯函數(shù)的最小項m1和最小項m7一定滿足()A.B.C.D.答案:C5.十進制數(shù)12.75用二進制表達應為:()A.1100.01B.1100.11C.1010.10D.1010.011答案:B6.8421BCD碼01010001.0101相應的二進制數(shù)為()A.100100.01B.101110.01C.110011.10D.110110.10答案:C7.下圖為OC門組成的線與電路其輸出F為()A.B.0C.1D.答案:C8.規(guī)定RS觸發(fā)器(R、S均為高電平有效)狀態(tài)由0→1,其輸入信號為()。A.RS=01B.RS=10C.RS=d1D.RS=d0答案:A9.邏輯函數(shù)等于()A.1B.BC.0D.答案:B10.函數(shù),則其反函數(shù)()A.B.C.D.答案:D11.JK觸發(fā)器的J=K=1,當觸發(fā)信號到來時,輸出次態(tài)Qn+1為:()A.與現(xiàn)態(tài)相反B.0C.1D.不變答案:A12.邏輯函數(shù)F(A,B,C)=AB+BC+AC的標準表達式是()A.∑m(0,1,2,4)B.∏m(1,3,5,7)C.∑M(0,2,4,6)D.∑m(3,5,6,7)答案:D13.四個變量可以構成多少個最小項?()A.15個B.16個C.8個D.4個答案:B14.電源電壓為+12V的555集成定期器中放電三極管工作在截止狀態(tài),輸出端OUT為1時,其TH和TR的輸入電壓值分別為()A.TH和TR均小于B.TH和TR均大于C.,D.,答案:C15.設計—個1位十進制計數(shù)器至少需要多少個觸發(fā)器?()A.6個B.3個C.10個D.4個答案:D16.T型觸發(fā)器當時鐘脈沖輸入時,其輸出狀態(tài)()A.保持不變B.在T=1時會發(fā)生改變C.隨時間改變D.等于輸入端T的值答案:B17.無符號位的十六進制數(shù)減法(A9)l6-(8A)16=()A.(19)16B.(1F)l6C.(29)16D.(25)16答案:B18.十進制數(shù)15用2421BCD碼可以表達為()。A.00011011B.01001000C.00001111D.00010101答案:A19.邏輯函數(shù)Y=可化簡為:()A.B+ACB.C.D.C+AB答案:A20.LED共陰極七段顯示器可由下列哪一個IC來推動七字節(jié)較適宜?()A.74160B.74148C.7448D.7447答案:C[試題分類]:專升本《數(shù)字電路與邏輯設計》_08007750[題型]:單選[分數(shù)]:21.與非門基本RS觸發(fā)器的約束方程是()A.B.R+S=1C.D.答案:B2.74153有兩個4路數(shù)據(jù)選擇器,每個選擇器有多少個輸出端?()A.4個B.2個C.8個D.1個答案:D3.實現(xiàn)同—功能的Mealy型同步時序電路比Moore型同步時序電路()A.狀態(tài)數(shù)目更多B.觸發(fā)器更多C.觸發(fā)器—定更少D.狀態(tài)數(shù)目更少答案:D4.CMOS集成電路比TTL集成電路應用得更廣泛的重要因素是()A.輸出電流大、帶負載能力強B.功耗小、集成度高C.價格便宜D.開關速度快答案:A5.TTL集成電路74LS138是3/8線譯碼器,譯碼器為輸出低電平有效。若地址端輸入為A2A1A0=100時,則低電平輸出端為()A.Y6B.Y2C.Y4D.Y1答案:C6.假如全加器的加數(shù)A=1,被加數(shù)B=1,低位的進位CI=0,則全加器的輸出和數(shù)S及高位的進位CO分別為?()A.S=0,C0=0B.S=0,CO=1C.S=1,CO=1D.S=1,CO=0答案:B7.假如要設計一個奇偶校驗產生器,則使用下列哪種集成電路最簡樸?()A.74LS86異或門B.74LS138譯碼器C.74LS32或門D.74LS00與非門答案:A8.一般各種PLD組件的輸出部分為:()A.非門陣列B.或門陣列C.與門陣列D.與非門陣列答案:B9.555集成定期器電路大體由五部份組成,即電阻分壓器、電壓比較器、基本R-S觸發(fā)器、輸出驅動器及下列哪一部份?()A.逆向二極管B.充電二極管C.放電三極管D.觸發(fā)電容答案:C10.組合邏輯電路中的險象是由什么因素引起的?()A.電路中存在時延B.電路未采用最簡設計C.電路的輸出端過多D.邏輯門類型不同答案:A11.下列幾種TTL電路中,輸出端可實現(xiàn)線與功能的電路是()A.與非門B.OC門C.或非門D.異或門答案:B12.邏輯函數(shù)Y=的最簡與—或表達式為()A.B.C.D.答案:C13.完全擬定原始狀態(tài)表中有六個狀態(tài)A、B、C、D、E、F。等效對為:A和B,B和D,E和F。則該時序電路的最簡狀態(tài)表中共有多少個狀態(tài)?()A.2B.3C.6D.4答案:B14.二進制數(shù)11101.0100等于十六進制數(shù)()A.35.2B.29.3C.23.2D.1D.4答案:D15.余3碼01000101.1001相應的十進制數(shù)是()A.45.9B.69.56C.45.3D.12.6答案:D16.在下列三個邏輯函數(shù)表達式中,下列哪一項是最小項表達式()A.B.C.D.答案:B17.根據(jù)反演規(guī)則,F(xiàn)=的反函數(shù)為()A.B.C.D.答案:B18.假如JK觸發(fā)器的J=1,K=0,則當計時鐘脈沖波出現(xiàn)時,Qn+1為()A.QB.0C.D.1答案:D19.同步時序電路設計中,狀態(tài)編碼采用相鄰編碼法的目的是()A.提高電路可靠性B.提高電路速度C.減少電路中的觸發(fā)器D.減少電路中的邏輯門答案:D20.邏輯函數(shù)中任意兩個不同的最小項與之積()為()A.0B.無法擬定C.D.1答案:A21.將8421碼(01000101.1001)轉換成十進制數(shù)()A.45.3B.12.6C.69.6D.45.9答案:D22.屬于組合邏輯電路的部件是()A.觸發(fā)器B.計數(shù)器C.寄存器D.編碼器答案:D23.下列邏輯門中哪一種門的輸出在任何條件下都可以并聯(lián)使用?()A.普通CMOS與非門B.TTL集電級開路門(OC門)C.具有推拉式輸出的TTL與非門D.CMOS三態(tài)輸出門答案:B24.主從型JK觸發(fā)器的特性方程()A.B.C.D.答案:C25.由或非門構成的基本RS觸發(fā)器的約束方程是()A.B.C.D.R+S=1答案:B26.將邏輯函數(shù)Y=化簡為最簡與—或表達式()A.B.B+ACC.D.A+BC答案:B27.邏輯函數(shù)的最小項m0和m5之間的關系是()A.B.C.D.答案:C28.假如要設計一個六進制計數(shù)器,最少需要多少個觸發(fā)器?()A.4B.3C.2D.1答案:B29.十進制數(shù)23.25用二進制數(shù)表達應為()A.(17.4)2B.(27.2)2C.(100011.00100101)2D.(10111.01)2答案:D30.同步時序電路設計中,狀態(tài)化簡的重要目的是()A.提高電路速度B.減少電路中的邏輯門C.減少電路中的觸發(fā)器D.減少電路中的連線答案:C31.電平異步時序邏輯電路不允許兩個或兩個以上輸入信號()A.同時改變B.同時為1C.同時為0D.同時出現(xiàn)答案:A32.設計一個12進制計數(shù)器需要用多少個觸發(fā)器()A.4個B.2個C.3個D.6個答案:A33.某觸發(fā)器的特性表如下(A、B為輸入),則觸發(fā)器的次態(tài)為()A.Qn+1=AB.C.D.答案:C34.假如全加器的加數(shù)A=1,被加數(shù)B=1,低位的進位CI=1,則全加器的輸出和數(shù)S及高位的進位CO分別為?()A.S=1,CO=0B.S=0,CO=1C.S=1,CO=1D.S=0,C0=0答案:C35.共陰極的七段數(shù)碼顯示譯碼器,若要顯示數(shù)字“5”,則七段中哪些段應當為“1”?()A.a、c、d、f、gB.b、c、e、f、gC.a、dD.b、e答案:A36.邏輯函數(shù)的最簡與-或表達式是()A.B.C.D.答案:D37.邏輯函數(shù)的對偶式為()A.B.C.D.答案:A38.將十進制數(shù)(6.625)轉換成二進制數(shù)表達,其值為()A.(10.110)2B.(10.101)2C.(110.110)2D.(110.101)2答案:D39.二進制數(shù)?0.1010的補碼是()A.1.1010B.1.0110C.1.0101D.1.1011答案:B40.當兩輸入“或非”門的輸出z=1時,輸入x和y的取值必須()A.同時為1B.同時為0C.至少有一個為1D.至少有一個為0答案:B[試題分類]:專升本《數(shù)字電路與邏輯設計》_08007750[題型]:多選[分數(shù)]:21.下列邏輯表達式中對的的有()。A.B.C.D.答案:A,B,D2.邏輯函數(shù),是F的對偶函數(shù),則()。A.B.C.D.答案:B,C,D3.譯碼器74138的使能端、、取什么值時輸出無效(全為1)?()A.010B.101C.011D.100答案:A,B,C4.若和分別表達n個變量的第i個最小項和最大項,則()。A.B.C.mi=MiD.mi·Mi=1答案:A,B5.設兩輸入或非門的輸入為x和y,輸出為z,當z為低電平時,有()。A.x和y同為低電平.B.x和y同為高電平;C.x為低電平,y為高電平;D.x為高電平,y為低電平;答案:B,C,D[試題分類]:專升本《數(shù)字電路與邏輯設計》_08007750[題型]:多選[分數(shù)]:21.鐘控JK觸發(fā)器的初始狀態(tài)為1,要使JK觸發(fā)器在時鐘脈沖作用后另一方面態(tài)變?yōu)?,則觸發(fā)器的JK端的取值應為()A.JK=01B.JK=10C.JK=11D.JK=00答案:A,C2.邏輯函數(shù)F=A⊕B和G=A⊙B滿足關系()。A.B.C.D.答案:A,B,C3.假如或非門的輸出為1,則其兩個輸入端的取值不也許是()A.0,1B.0,0C.1,1D.1,0答案:A,C,D4.PROM、GAL、PLA和FPGA幾種可編程器件中,可編程的是()A.FPGA陣列B.PLA與門陣列C.GAL與門陣列D.PROM與門陣列答案:A,B,C5.邏輯函數(shù)F=AB可以表達為()A.B.C.D.答案:A,D6.用A、B代表輸入,用S代表加法運算的和,C代表進位,下列有關半加器的敘述哪些是對的的?()A.當兩個輸入均為1時,S=1B.C=ABC.S=D.S=AB答案:B,C,D7.在下列邏輯函數(shù)表達式中,屬于標準與-或表達式(最小項表達式)的

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論