電路設(shè)計(jì)專用PPT_第1頁(yè)
電路設(shè)計(jì)專用PPT_第2頁(yè)
電路設(shè)計(jì)專用PPT_第3頁(yè)
電路設(shè)計(jì)專用PPT_第4頁(yè)
電路設(shè)計(jì)專用PPT_第5頁(yè)
已閱讀5頁(yè),還剩46頁(yè)未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

全掃描設(shè)計(jì)

和測(cè)試舉例---

王子悅CDSDSDIR1BQQNEclkFSDSDIQSDSDSDISDIQy2teteteteR3R2測(cè)試電路Au1u2u3u4u5u6R4Y9掃描輸出clksel1sel1B電路U1Asel2sel2K1U2U3U4U500A=1,

B=1,

A+B=100110001101測(cè)試向量AB=(1,1)實(shí)現(xiàn)“與”的運(yùn)算。電路設(shè)計(jì)1-1sel1sel2電路U1sel1K2U2U301A=1,

B=1,

A+B=100101選擇端輸出sel1,sel2=(0,0)sel2固定輸出“1”0電路設(shè)計(jì)1-2K1K2電路U1K3U202A=1,

B=1,

A+B=11“1“01必須與K1的值保持一致,此時(shí)需確保輸出一個(gè)真“1“。確保選擇端輸出能作用于測(cè)試向量輸入。K1,K2=(1,“1”)保證向量輸出的假“1”電路設(shè)計(jì)1-31sel1sel1電路U1AU203A=1,

B=1,

A~B=10011測(cè)試向量AB=(1,1)實(shí)現(xiàn)“或”的運(yùn)算。sel2sel1sel1Bsel2K4U3U4U5U6U7電路設(shè)計(jì)2-100110101110sel1sel1電路U1K3U204A=1,

B=1,

A~B=1001確保選擇端輸出能作用于測(cè)試向量輸入。K3,K3’=(1,“1”)sel2sel2U3U4電路設(shè)計(jì)3-1100K3’保證向量輸出的假“1”K5sel1sel1電路U1K4U205A=1,

B=1,

A~B=1001確保選擇端輸出能作用于測(cè)試向量輸入。K4,K4’=(1,“1”)U3電路設(shè)計(jì)3-21K4’保證向量輸出的假“1”K7sel2K5K7電路U1U206A=1,

B=1,

A~B=11“1”確保選擇端輸出能作用于測(cè)試向量輸入。K5,K7=(1,“1”)電路設(shè)計(jì)3-4保證向量輸出的假“1”sel1sel100101K10選擇端向量sel=0,包括sel1,sel2=(0,1)

sel1,sel2=(0,0)U3AA電路U1U407A=0,

B=0,

A@+B=000電路設(shè)計(jì)4-1AA001B111BAsel1U2U3U5U6U7U80100001110Y11測(cè)試向量AB=(0,0)實(shí)現(xiàn)“異或”的運(yùn)算。AA電路U108A=0,

B=0,

A@+B=011電路設(shè)計(jì)4-2110BU2U51100測(cè)試向量AB=(1,1)實(shí)現(xiàn)“異或”的運(yùn)算。B11U4U3Y2電路09A=0,

B=0,

A@+B=0Y1電路設(shè)計(jì)4-3sel1U2U1確保選擇端輸出能作用于測(cè)試向量輸入。Y1,Y2=(1,“1”)Y2保證向量輸出的假“1”1“1”10Y31Y2也有可能是真“1”電路10A=0,

B=0,

A@+B=0Y1電路設(shè)計(jì)4-4U1確保選擇端輸出能作用于測(cè)試向量輸入。Y1,Y2=(1,“1”)Y2保證向量輸出的假“1”1“1”Y40測(cè)試向量AB=(1,1)實(shí)現(xiàn)“同或”的運(yùn)算。sel2sel2電路U1U607A=0,

B=0,

A@+B=000電路設(shè)計(jì)5-1sel1sel1110B10Y3sel2U2U5U4U7U1010000011U3Y6Y5Y4U8U9Y7Y8Y9Y10110110“1”sel2sel2電路U1U611A=0,

B=0,

A@+B=000電路設(shè)計(jì)5-1sel1sel111010Y3sel2U2U5U4U7U1010000011U3Y6Y5Y4U8U9Y7Y8Y9Y1011110“1”sel20100U11U12sel1sel1電路U1sel1sel1Y12U2U3U412A=1,

B=1,

A+B=111011101Y10電路設(shè)計(jì)5-2sel1sel1電路U1YU2U313A=1,

B=1,

A+B=10010Y12電路設(shè)計(jì)5-3K101假“1”真“1”1.描述電路所涉及的門(mén)和觸發(fā)器2.例化,實(shí)現(xiàn)該電路的所有功能3.使用RTL級(jí)代碼實(shí)現(xiàn)電路功能邏輯綜合1.RTL的結(jié)構(gòu)描述轉(zhuǎn)化為電路的結(jié)構(gòu)描述2.將設(shè)計(jì)的HDL描述轉(zhuǎn)化為門(mén)級(jí)網(wǎng)表DFT設(shè)計(jì)1.Synopsys公司的Design

Compiler(DC)工具2.設(shè)計(jì)綜合為帶有掃描鏈的門(mén)級(jí)網(wǎng)表,輸出測(cè)試協(xié)議文件。啟動(dòng)dcdc_shell-tlinksourceread.scr---讀入RTL代碼

sourcedc.scr---加載dc.scrset_wire_load_modelcreat_clockSet_input_delayset_scan_stylecompile-scanInsert_dftwriteATPG使用的Synopsys公司TetraMAXTetraMAX可以在最短的時(shí)間內(nèi),生成具有最高故障覆蓋率的最小的測(cè)試向量集。TetraMAX支持全掃描設(shè)計(jì)。啟動(dòng)tmaxread_netlist../output/scanned.vread_netlist-libraryrun_build_modelrundrcAddfaultWritepatternsTEST>runatpg生成的報(bào)告:

生成測(cè)試向量1.write_patterns../pattern.stil-replace-formatstil2.write_patterns../pattern.wgl-formatWGL-serial-replace測(cè)試向量.pattern.wgl格式用工具轉(zhuǎn)化為.patternVCS運(yùn)行vcs.scr啟動(dòng)VCSVCS替換標(biāo)準(zhǔn)單元插入掃描鏈之后生成的網(wǎng)表文件scanned_v1.v。網(wǎng)表文件調(diào)用標(biāo)準(zhǔn)單元不能被FPGA識(shí)別將標(biāo)準(zhǔn)單元替換替換標(biāo)準(zhǔn)單元例化,實(shí)現(xiàn)該電路的所有功能檢查電路結(jié)構(gòu)仿真用Modelsim進(jìn)行后仿真FPGA驗(yàn)證用AS模式將程

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論