第4章組合邏輯電路2_第1頁
第4章組合邏輯電路2_第2頁
第4章組合邏輯電路2_第3頁
第4章組合邏輯電路2_第4頁
第4章組合邏輯電路2_第5頁
已閱讀5頁,還剩9頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

本章介紹組合邏輯電路的特點、分析方法、設計方法、穩(wěn)態(tài)波形和電路的競爭冒險。圖4.1.1二進制碼轉換為循環(huán)碼=1=1Y3A3A2Y2A1Y14.1組合邏輯電路的結構和特點組合邏輯電路:任一時刻的輸出狀態(tài)僅決定于該時刻各輸入狀態(tài)組合的數(shù)字電路。(輸出僅與輸入有關)由電路得:A3A2A1Y3Y2Y1000000001001010011011010100110101111110101111100表4.1.1圖4.1.1電路的真值表

由真值表知,電路在任何時刻,輸入一組二進制碼,輸出便是該組碼對應的循環(huán)碼,而與時間變量無關。②組合電路任一時刻的輸出狀態(tài)僅取決于該時刻各輸入的狀態(tài)組合,而與時間變量無關。組合電路的結構和特點

①組合電路是由邏輯門(數(shù)字器件)和電子元件組成的電路,電路中沒有反饋,沒有記憶元件;第4章組合邏輯電路數(shù)字電路分組合電路和時序電路兩大類。多輸入多輸出組合邏輯電路方框圖組合邏輯電路圖4.1.2組合邏輯電路的方框圖A1A2AnY1Y2Ym…………輸入變量輸出變量同一功能實現(xiàn)電路多種:圖4.1.3與或組合邏輯電路Y

1

1

&

&≥1AB&&

&

&YB圖4.1.4與非與非組合邏輯電路A4.2組合邏輯電路的分析方法分析思路:(1)由圖寫式;(2)化簡或變換;(3)列真值表;(4)說明電路的功能。給定邏輯圖寫輸出表達式化簡列真值表圖4.2.1組合邏輯電路分析過程電路功能例4.1試分析圖4.2.2組合電路的邏輯功能。圖4.2.2例4.1的電路A&&&&Z1BCZ2Z3Y解:1)由電路逐級寫出表達式:2)化簡或變換P7

由真值表可知,

當輸入變量A、B、C中多數(shù)為1時,輸出為1;否則,輸出為0。3)列出真值表利用最簡表達式計算輸出Y,得到真值表表4.2.1。ABCY000000100100011010011011110111114)說明電路的功能即電路為多數(shù)判決電路。表4.2.1例4.2.1電路的真值表10多級時,等效變換后再寫表達式BAY=AB&BAY=A+B&BA≥1BA&BA≥1互為等效等效變換簡記法:與變或,或變與;有圈去圈,無圈加圈。BA≥1小圓圈表示“反”

圖(a)圖(a)BA≥1BA&圖(c)圖(d)例4.2寫出圖4.1.3(a)三級與非門組成的邏輯電路的表達式圖4.2.4例4.2電路解:對圖(a)門1、門3進行等效代換得圖(b)。(a)CA&&&BY123&(b)CA&BY123&≥1≥14.3組合邏輯電路的穩(wěn)態(tài)波形圖2.按時間順序,將每一個取值組合代入表達式計算,畫出輸出變量的波形圖波形圖繪制步驟:1.根據(jù)輸入信號確定每個輸入取值組合的時間區(qū)域;例4.2圖4.2.2電路的輸入信號A、B、C的波形如圖4.3.1,試畫出輸出信號Y的波形。圖4.3.1圖4.2.2電路的輸入波形CBAYP30t0t1t2t3t4t5t6t7t8000100110解:

由圖看出,電路任一時刻的輸出狀態(tài)僅決定于該時刻各輸入狀態(tài)的組合,而與時間順序無關。通常,在波形圖中不畫出時間軸。4.4組合邏輯電路的設計方法

設計的基本任務就是求出滿足功能要求的最佳邏輯電路。設計過程:實際邏輯問題

列真值表化簡轉換

畫邏輯圖電路驗證5)電路驗證。(理論設計過程中,將省略電路驗證)

4)畫出邏輯圖;

3)變換表達式;2)化簡;1)分析設計要求,建立真值表;(關鍵確定輸入、輸出量)解:1)列真值表ABCDY000000100010200100300110401000501010601100701110810000910010非十進制數(shù)碼101011011111001110111110111111例4.4.1

試用與非門設計一個8421BCD碼檢測電路。功能:當電路的輸入不是8421BCD碼時,輸出為1;否則,輸出為0。8421BCD碼是十進制數(shù)碼0,1,…,9的4位二進制代碼,其每一位僅能取值0或1,與邏輯值0或1對應。因此,輸入8421BCD碼的每一位可用1個邏輯變量表示,分別為A、B、C、D。輸出用變量Y表示。表4.4.1例4.4.1真值表2)化簡邏輯函數(shù)0001111000011111111011CDAB3)變換表達式;按題意采用與非門,邏輯函數(shù)應變換為與非與非式:

4)畫出邏輯圖;

圖4.4.3

8421BCD碼檢測電路&&&BYCA

由于二進制數(shù)或二進制代碼的每一位僅能取值0或1,與邏輯值0或1對應,說明二進制數(shù)或二進制代碼的每一位均可表示為邏輯變量。

又因為二進制算術運算或二進制代碼的處理結果仍為二進制數(shù)或二進制代碼。

所以,二進制信息的各種處理均可表達為邏輯函數(shù),從而可用數(shù)字電路實現(xiàn)。4.5組合邏輯電路的競爭冒險4.5.1競爭冒險圖4.5.1組合邏輯電路的競爭冒險VIHminVIHminY(b)A__同一信號經(jīng)過不同路徑傳輸?shù)介T電路的不同輸入端而使門的輸出產(chǎn)生偏離穩(wěn)態(tài)值的現(xiàn)象稱為競爭冒險。例:(1)不考慮門電路傳輸時間時(2)考慮G1門傳輸時間tpt時1&YA(a)AG1G2

當A從邏輯0跳變至邏輯1,在非門的傳輸延遲時間tPd內(nèi)出現(xiàn)=1,使輸出Y=A

=1·1=1,偏離穩(wěn)態(tài)值0。AA

當工作頻率低(低小于1兆赫)時,由于競爭冒險脈沖的時間很短(納秒級)

,它基本不影響電路的功能。但工作頻率高(大于10兆赫)時,必須考慮考慮競爭冒險對電路的影響。4.5.2競爭冒險的判斷

例4.5.1設電路的輸出邏輯函數(shù)為,該電路是否產(chǎn)生競爭冒險。

在函數(shù)式中若某個因子以原變量和反變量出現(xiàn),消去其他因子后,僅留下該因子,即出現(xiàn):(1)代數(shù)法電路將產(chǎn)生競爭冒險。解:當B=0,C=0時,,電路產(chǎn)生競爭冒險。當A=0,B=0時,,電路也產(chǎn)生競爭冒險。

例4.5.2設電路的輸出邏輯函數(shù)為,試判斷該電路是否產(chǎn)生競爭冒險。解:當A=C=1時,,電路產(chǎn)生競爭冒險。(2)圖形法存在兩個卡諾圈相切,電路必然存在冒險。0001111010

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論