版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
笫…」…JL匹…—夠.力一叫JL檢…測―題………(_#..…100—金,…1.20…分_鐘)…一、填空題:(每空0.5分,共20分)1、由二值變量所構成的因果關系稱為 邏輯關系。能夠反映和處理邏輯關系的數學工具稱為邏輯代數。2、在正邏輯的約定下,“1”表示正電平,“0”表示二電平。3、數字電路中,輸入信號和輸出信號之間的關系是 邏輯關系,所以數字電路也稱為邏輯電路。在邏輯關系中,最基本的關系是與邏輯、或邏輯和非邏輯。4、用來表示各種計數制數碼個數的數稱為 基數,同一數碼在不同數位所代表的權不同。十進制計數各位的 基數是10,位權是10的哥。5、8421BCD碼和2421碼是有權碼; 余3碼和格雷碼是無權碼。6、進位計數制是表示數值大小的各種方法的統(tǒng)稱。一般都是按照進位方式來實現計數的,簡稱為數制。任意進制數轉換為十進制數時,均采用 按位權展開求和的方法。7、十進制整數轉換成二進制時采用 除2取余法;十進制小數轉換成二進制時采用乘2取整法。8、十進制數轉換為八進制和十六進制時,應先轉換成 二進制,然后再根據轉換的二進數,按照三個數碼一組轉換成八進制;按 四個數碼一組轉換成十六進制。9、邏輯代數的基本定律有 交換律、結合律、分配律、反演律和非非律。10、最簡與或表達式是指在表達式中 與項中的變量最少,且或項也最少。13、卡諾圖是將代表最小項的小方格按相鄰原則排列而構成的方塊圖??ㄖZ圖的畫圖規(guī)則:任意兩個幾何位置相鄰的最小項之間,只允許一位變量的取值不同。TOC\o"1-5"\h\z14、在化簡的過程中,約束項可以根據需要看作 1或0。二、判斷正誤題(每小題1分,共10分)1、奇偶校驗碼是最基本的檢錯碼,用來使用 PCM方法傳送訊號時避免出錯。(對)2、異或函數與同或函數在邏輯上互為反函數。 (對)3、8421BCD碼、2421BCD碼和余3碼都屬于有權碼。 (錯)4、二進制計數中各位的基是2,不同數位的權是2的哥。 (對)3、每個最小項都是各變量相“與”構成的,即n個變量的最小項含有n個因子。(對)4、因為邏輯表達式A+B+AB=A+B成立,所以AB=0成立。 (錯)5、邏輯函數F=AB+AB+BC+BC已是最簡與或表達式。 (錯)6、利用約束項化簡時,將全部約束項都畫入卡諾圖,可得到函數的最簡形式。(錯)7、卡諾圖中為1的方格均表示邏輯函數的一個最小項。 (對)8、在邏輯運算中,“與”邏輯的符號級別最高。 (對)
9、標準與或式和最簡與或式的概念相同。10、二極管和三極管在數字電路中可工作在截止區(qū)、飽和區(qū)和放大區(qū)。三、選擇題(每小題2分,共20分)B)。1B)。A、邏輯加BA、邏輯加B、邏輯乘C、邏輯非2.、十進制數100對應的二進制數為(C2.、十進制數100對應的二進制數為(C)。A、1011110 B、1100010C、1100100D、110001003、和邏輯式AB表示不同邏輯關系的邏輯式是(A、ABB、A?BC、A?BD、ABA4A、ABB、A?BC、A?BD、ABA4、數字電路中機器識別和常用的數制是(A)。A、二進制B、八進制C、十進制D、十六進制5、以下表達式中符合邏輯運算法則的是(A、C-C=C2B、A、C-C=C2B、1+1=10C、0<1D、A+1=16、A+BC=(C)。A、A+BB、A+CC、(A+B)(A+C)D、B+C7、在(D)輸入情況下,“與非”運算的結果是邏輯0。A、全部輸入是0B、任一輸入是0 C、僅一輸入是0D、全部輸入是A、A+BB、A+CC、(A+B)(A+C)D、B+C7、在(D)輸入情況下,“與非”運算的結果是邏輯0。A、全部輸入是0B、任一輸入是0 C、僅一輸入是0D、全部輸入是18、邏輯變量的取值1和。可以表示(ABCD)。A、開關的閉合、斷開B、電位的高、彳氐C、真與假D、電流的有、無9、求一個邏輯函數F的對偶式,可將“換成“+”,“+”換成F中的(ABD)。B、原變量換成反變量,反變量換成原變量C、變量不變D、常數中“0”換成“1”,“1”換成“0”10、在A、(BCD)輸入情況下,“或非”全部輸入是0運算的結果是邏輯B、全部輸入是1C、任一輸入為0,其他車^入為1D、任一輸入為10。四、簡述題(每小題4分,共16分)1、邏輯代數與普通代數有何異同?答:邏輯代數中僅含有0和1兩個數碼,普通代數含有的數碼是 0?9個,邏輯代數是邏輯運算,普通代數是加、減、乘、除運算。2、什么是最小項?最小項具有什么性質?答:一個具有n個邏輯變量的與或表達式中,若每個變量以原變量或反變量形式僅出現一次,就可組成2n個“與”項,我們把這些“與”項稱為 n個變量的最小項,分別記為mno最小項具備下列性質:①對于任意一個最小項,只有一組變量取值使它的值為 1,而變量取其余各組值時,該最小項均為0。②任意兩個不同的最小項之積恒為0。③變量全部最小項這和恒等于1。3、在我們所介紹代碼范圍內,哪些屬于有權碼?哪些屬于無權碼?答:8421BCD碼和2421BCD碼屬于有權碼,余3碼和格雷碼屬于無權碼。4、試述卡諾圖化簡邏輯函數的原則和步驟。答:利用卡諾圖化簡邏輯函數式的步驟:①根據變量的數目,畫出相應方格數的卡諾圖;②根據邏輯函數式,把所有為“ 1”的項畫入卡諾圖中;③用卡諾圈把相鄰最小項進行合并,合并時就遵照卡諾圈最大化原則;④根據所圈的卡諾圈,消除圈內全部互非的變量,每一個圈作為一個“與”項,將各“與”項相或,即為化簡后的最簡與或表達式。五、計算題(共34分)1、用代數法化簡下列邏輯函數(12分)F(AB)CABF(AB)CABACBCAB解:CABABCABFACAbBCFACABBC解:ACBCAACBFABCABCABCABCABC左FABCABCABCABCABCABABACFABBCDCDABCACDFABBCDCDABCACD左ABACCDBC解:ABABCABCCDBCABCDBC2、用卡諾圖化簡下列邏輯函數(8分)①Fm(3,4,5,10,11,12) d(1,2,13)卡諾圖略|fm(3,4,5,10,11,12) d(1,2,13)BCBCACD②F(ABCD) m(1,2,3,5,6,7,8,9,12,13)F(ABCD) m(1,2,3,5,6,7,8,9,12,13)ACCDAC③F(A、B、C、D)m(0,1,6,7,8,12,14,15)F(A、B、C、D) m(0,1,6,7,8,12,14,155)ABCaCdBC④F(A、B、C、D) m(0,1,5,7,8,14,15) d(3,9,12)F(A、B、C、D) m(0,1,5,7,8,14,15) d(3,9,12) BCADABC3、完成下列數制之間的轉換(8分)①(365)10=(101101101)2=(555)8=(16D)16②(11101.1)2=(29.5)10=(35.4)8=(1D.8)16③(57.625)10=((111001.101)=71.5)8=(39.A)164、完成下列數制與碼制之間的轉換(6分)①(47)10=(01111010)余3碼=(01000111)8421碼②(3D)16=(0010101。格雷碼③(25.25)10=(00100101.00120101 )8421BCD=(00101011.00101011)2421BCD=(31.2)8第2單元能力訓練檢測題 (共100分,120分鐘)一、填空題:(每空0.5分,共23分)1、基本邏輯關系的電路稱為邏輯門,其中最基本的有與門、或門和非門。常用的復合邏輯門有 與非門、或非門、與或非門、異或門和同或門。2、TTL集成電路的子系列中,74砧示肖特基 系歹U,74L表示低功耗系列、74LS表示低功耗肖特基系列。3、CMOS集成電路是由增強型PMOS管和增強型NMOS管組成的互補對稱MOS門電路,其中CC4000系列和高速系列是它的主要子系列。4、功能為“有0出1、全1出0”的門電路是與非門;具有“ 有1出1,全0出0”功能的門電路是或門;實際中集成 與非門應用的最為普遍。5、普通的TTL與非門具有圖騰結構,輸出只有高電平“1”和低電平“0”兩種狀態(tài);TTL三態(tài)與非門除了具有工態(tài)和旦態(tài),還有第三種狀態(tài)高阻態(tài),三態(tài)門可以實現總線結構。6、集成電極開路的TTL與非門又稱為 OC門,其輸出可以“線與。7、TTL集成電路和CMOS集成電路相比較,TTL集成門的帶負載能力較強, CMOS集成門的抗干擾能力較強。8、兩個參數對稱一致的一個NMOS管和一個 PMOS管,并聯可構成一個CMOS傳輸門。兩管源極相連構成傳輸門的 (輸入端)或輸出端,兩管漏極相連構成傳輸門的(輸出端)或輸入端,兩管的柵極分別與兩個互非的 控制端相連。9、具有圖騰結構的TTL集成電路,同一芯片上的輸出端,不允許并聯使用;同一芯片上的CMOS集成電路,輸出端可以并聯使用,但不同芯片上的CMOS集成電路上的輸出端是不允許并聯使用的。10、當外界干擾較小時,TTL與非門閑置的輸入端可以 懸空處理;TTL或L門不使用的閑置輸入端應與 地相接;CMOS門輸入端口為“與”邏輯關系時,閑置的輸入端應接正電平,具有“或”邏輯端口的CMOS門多余的輸入端應接 低電平;即CMOS門的閑置輸入端不允許 懸空。二、判斷正誤題(每小題1分,共1陰)TOC\o"1-5"\h\z1、所有的集成邏輯門,其輸入端子均為兩個或兩個以上。 (錯)2、根據邏輯功能可知,異或門的反是同或門。 (對)3、具有圖騰結構的TTL與非門可以實現“線與”邏輯功能。 (錯)4、邏輯門電路是數字邏輯電路中的最基本單元。 (對)5、TTL和CMOS兩種集成電路與非門,其閑置輸入端都可以懸空處理。 (錯)6、74LS系列產品是TTL集成電路的主流,應用最為廣泛。 (對)7、74LS系列集成芯片屬于TTL型,CC4000系列集成芯片屬于CMOS型。(對)8、三態(tài)門采用了圖騰輸出結構,不僅負載能力強,且速度快。 (錯)9、OC門可以不僅能夠實現“總線”結構,還可構成與或非邏輯。 (對)10、CMOS電路的帶負載能力和抗干擾能力均比 TTL電路強。 (錯)三、選擇題(每小題2分,共16分)1、具有“有1出0、全。出1”功能的邏輯門是(B)。A、與非門 B、或非門 C、異或門 D、同或門2、兩個類型的集成邏輯門相比較,其中(B)型的抗干擾能力更強。A、TTL集成邏輯門 B、CMOS集成邏輯門3、CMOS電路的電源電壓范圍較大,約在(B)。A、—5V~+5VB、378V C、575V D、+5V4、若將一個TTL異或門當做反相器使用,則異或門的 A和B輸入端應:(A)。A、B輸入端接高電平,A輸入端做為反相器輸入端B、B輸入端接低電平,A輸入端做為反相器輸入端C、A、B兩個輸入端并聯,做為反相器的輸入端D、不能實現5、(C)的輸出端可以直接并接在一起,實現“線與”邏輯功能。A、TTL與非門 B、三態(tài)門 C、OC門6、(A)在計算機系統(tǒng)中得到了廣泛的應用,其中一個重要用途是構成數據總線。TOC\o"1-5"\h\zA、三態(tài)門 B、TTL與非門 C、OC門7、一個兩輸入端的門電路,當輸入為 10時,輸出不是 1的門電路為(C)。A、與非門B、或門 C、或非門D、異或門8、一個四輸入的與非門,使其輸出為 0的輸入變量取值組合有( B)。A、15種 B、1種C、3種 D、7種四、簡述題(每小題4分,共 24分)1、數字電路中,正邏輯和負邏輯是如何規(guī)定的?答:數字電路中只有高、低電平兩種取值。用邏輯“1”表示高電平,用邏輯“0”表示低電平的方法稱為正邏輯;如果用用邏輯“ 0”表示高電平,用邏輯“ 1”表示低電平,則稱為負邏輯。2、你能說出常用復合門電路的種類嗎?它們的功能如何?答:常用的復合門有與非門、或非門、與或非門、異或門和同或門。其中與非門的功能是“有 0出1,全 1出0”;或非門的功能是“有 1出0,全 0出1”;與或非門的功能是“只要1個與門輸出為 1,輸出為 0,兩個與門全部輸出為 0時,輸出為 1”;異或門的功能是“相異出1,相同出0”;同或門的功能是“相同出1,相異出 0”。、TTL與非門閑置的輸入端能否懸空處理?CMOS與非門呢?答:TTL與非門閑置的輸入端一般也不要懸空處理,但當外界干擾較小時,就可以把閑置的輸入端懸空處理;而 CMOS與非門閑置的輸入端是不允許懸空處理的。、試述圖騰結構的 TTL與非門和 OC門、三態(tài)門的主要區(qū)別是什么?答:圖騰結構的TTL與非門采用的推挽輸出,通常不允許將幾個同類門的輸出端并聯起來使用,正常情況下,圖騰結構 TTL與非門輸出對輸入可實現與非邏輯;集電極開路的TTL與非門又稱為OC門,多個OC門的輸出端可以并聯起來使用,實現“線與”邏輯功能,還可用作與或非邏輯運算等;三態(tài)門和圖騰結構的TTL與非門相比,結構上多出了一個使能端,讓使能端處有效狀態(tài)時,三態(tài)門與圖騰結構 TTL與非門功能相同,若使能端處無效態(tài),則三態(tài)門輸出呈高阻態(tài),這時無論輸入如何,輸出均為高阻態(tài)?;谌龖B(tài)門的特點,廣泛應用于計算機的總線結構。5、如果把與非門、或非門、異或門當做非門使用時,它們的輸入端應如何連接?答:如果把與非門做非門使用,只需將與非門的輸入端并聯起來即可;如果把或非門當做非門使用,只需把其它輸入端子接地,讓剩余的一個輸入端作為非門輸入即可;如果把異或門當做非門使用,只需把其它輸入端子接高電平,讓剩余的一個輸入端作為非門輸入即可。、提高CMOS門電路的電源電壓可提高電路的抗干擾能力,TTL門電路能否這樣做?為什么?
答:TTL門電路是不能采取提高電源電壓的方式來提高電路抗干擾能力的。因為,TTL集成電路的電源電壓是特定的,其變化范圍很窄,通常在 4.5?5.5V。五、分析題(共27分)圖2.462.5.1檢測題波形圖1、已知輸入信號A、B的波形和輸出丫1、丫2、丫3、丫4的波形,試判斷各為哪種邏輯門,并畫出相應邏輯門圖符號,寫出相應邏輯表達式。(12分)圖2.462.5.1檢測題波形圖川—&川—&03—8―C—&03-D—(時電路圖解:由電路圖可得,當L Lto/i h ii 以 乳(b酸形圖圖2.47檢測題2.5.2電路與波形圖L為低電平時,發(fā)光二極管會亮,圖中2、電路如圖2.47(a)所示,其輸入變量的波形如圖(b)所示。試判斷圖中發(fā)光二極管在哪些時段會亮。 (7分)十5V
o??????!/aj―~―ri—:LAB?CDABCD列真值表分析:ABCDABCDL0000001000100100100010011010010000101010010110001011000110000011001001101000110110011100100110110011101001111110發(fā)光管在tl?t2期間、t5?t6期間會亮。3、試寫出圖2.48所示數字電路的邏輯函數表達式,并判斷其功能。 (8分):^2.48解:電路的邏輯函數表達式為:FAB?AC?BCABACBC列真值表:ABCF00000010010001111000101111011111輸入變量中有兩個或兩個以上為1時,輸出才為1,因此電路功能為多數表決器電路。第3單元能力訓練檢測題 (共100分,120分鐘)■?, 1—"—■ ,"—— ———一L ~———— ————— -1 - -- —————~————■ "- ——4—11 ———"———— ■————11 ,— --——■一、填空題:(每空0.5分,共10分)1、能將某種特定信息轉換成機器識別的 二進制數碼的組合邏輯電路,稱之為編碼器;能將機器識別的 二進制數碼轉換成人們熟悉的 十進制或某種特定信息的組合邏輯電路,稱為譯碼器;74LS8呢常用的組合邏輯電路譯碼器。2、在多數數據選送過程中,能夠根據需要將其中任意一路挑選出來的電路,稱之為數據選擇器,也叫做多路開關。3、74LS14混J0線一4線的集成優(yōu)先編碼器; 74LS14犯片是8線一/線的集成優(yōu)先編碼器。4、74LS143勺使能端S為低電平時允許編碼;當S,時各輸出端及OE、GS均封鎖,編碼被禁止。5、兩片集成譯碼器74LS13兆片級聯可構成一個 4線一16線譯碼器。6、LED是指半導體數碼管顯示器件。、判斷正誤題(每小題1分,共8分)TOC\o"1-5"\h\z1、組合邏輯電路的輸出只取決于輸入信號的現態(tài)。 (對)2、3線一8電譯碼器電路是三一八進制譯碼器。 (錯)3、已知邏輯功能,求解邏輯表達式的過程稱為邏輯電路的設計。 (對)4、編碼電路的輸入量一定是人們熟悉的十進制數。 (錯)5、74LS138集成芯片可以實現任意變量的邏輯函數。 (錯)6、組合邏輯電路中的每一個門實際上都是一個存儲單元。 (錯)7、共陰極結構的顯示器需要低電平驅動才能顯示。 (錯)8、只有最簡的輸入、輸出關系,才能獲得結構最簡的邏輯電路。 (對)三、選擇題(每小題2分,共14分)1、下列各型號中屬于優(yōu)先編譯碼器是(C)。A、74LS85 B、74LS138 C、74LS148D、74LS482、七段數碼顯示管TS547是(B)。A、共陽極LED管 B、共陰極LED管 C、共陽極LCD管D、共陰極LCD管TOC\o"1-5"\h\z3、八輸入端的編碼器按二進制數編碼時,輸出端的個數是( B)。A、2個 B、3個 C、4個 D、8個4、四輸入的譯碼器,其車^出端最多為(D)。A、4個 B、8個 C、1g D、16個5、當74LS148勺輸入端I7?T按順序輸入11011101時,^^出Y2?Y0為(C)。A、101 B、010 C、001 D、1106、譯碼器的輸入量是( A)。A、二進制 B、八進制 C、十進制 D、十六進制7、編碼器的輸出量是( A)。A、二進制 B、八進制 C、十進制 D、十六進制四、簡述題(每小題3分,共12分)1、試述組合邏輯電路的特點?答:組合邏輯電路的特點是:任意時刻,電路輸出狀態(tài)僅取決于該時刻的輸入狀態(tài)。2、分析組合邏輯電路的目的是什么?簡述分析步驟。答:分析組合邏輯電路,目的就是清楚該電路的功能。 分析步驟一般有以下幾個步驟:①根據已知邏輯電路圖寫出相應邏輯函數式;②對寫出的邏輯函數式進行化簡。如果從最簡式中可直接看出電路功能,則以下步驟可省略;③根據最簡邏輯式寫出相應電路真值表,由真值表輸出、輸入關系找出電路的功能;④指出電路功能。3、何謂編碼?二進制編碼和二一十進制編碼有何不同?答:編碼就是將人們熟悉的十進制數或某個特定信息用相應的高、 低電平輸入,使輸出轉換成機器識別的十進制代碼的過程。 二進制編碼就是以自然二進制碼進行代碼編制,而二-十進制編碼則是用多位二進制數碼表示 1位十進制數碼的代碼編制。4、何謂譯碼?譯碼器的輸入量和輸出量在進制上有何不同?答:譯碼就是把機器識別的二進制碼譯為人們熟悉的十進制碼或特定信息的過程。 以二-十進制譯碼為例,譯碼器的輸入量是十進制代碼,輸出量是人們熟悉的十進制。五、分析題(共16分)1、根據表3-15所示內容,分析其功能,并畫出其最簡邏輯電路圖。 (6分)表3-15 組合邏輯電路真值表輸入輸出ABCF
00010010010001101000101011001111分析:從真值表輸入、輸出關系可寫出相應邏輯函數式為:FABCABC顯然,電路輸入相同時,輸出才為1,否則為0。因此該電路是一個三變量一致電路。2、寫出圖3.45所示邏輯電路的最簡邏輯函數表達式。 (10分)圖3.45檢測3.5.2邏輯電路分析:(a)圖的邏輯函數式為:FAB(CD)ABCD(AB)(CD)ABCDACBCADBDABCD(b)圖的邏輯函數式為:F(AB)?(BC)ABACBBCACB六、設計題(共36分)1、畫出實現邏輯函數FABABCAC的邏輯電路。(8分)設計:對邏輯函數式進行化簡:
FABABCACABACACABC根據上述最簡式可畫出邏輯電路為:ABFCABFCABCFABCF000100100100011110001011110111102、設計一個三變量的判偶邏輯電路,其中地視為偶數。(1陰)設計:根據題目要求寫出邏輯功能真值表如下根據真值表寫出邏輯函數式并化簡為最簡與或式如下:FACBACBABCABCFACBACBABCABCABCABCF000000103、用與非門設計一個三變量的多數表決器邏輯電路。 (10分)設計:根據題目要求寫出邏輯功能真值表如下:010001111000101111011111根據真值表寫出邏輯函數式并化簡為最簡與或式如下:FABCABCABCABCABACBCAB?BC?AC根據上述最簡式畫出相應邏輯電路圖如下:BFCABFCA4、用與非門設計一個組合邏輯電路, 完成如下功能:只有當三個裁判(包括裁判長)或裁判長和一個裁判認為杠鈴已舉起并符合標準時,按下按鍵,使燈亮(或鈴響)此次舉重成功,否則,表示舉重失敗。 (12此次舉重成功,否則,表示舉重失敗。 (12分)(a)設計:根據題意取三個裁判分別為輸入變量 A、B、C,A為裁判長,設按下按鍵輸入為1,否則為0,舉重成功為1,舉重失敗為0,據題意列出相應真值表如下:ABCF00000010010001101000101111011111根據真值表寫出邏輯函數式并化簡為最簡與或式如下:FABCABCABCABACAB?AC根據上述最簡式畫出相應邏輯電路圖如下:
第4單元…能力訓練檢測題……(共100分,120分鐘)一、填空題:(每空0.5分,共20分)1、兩個與非門構成的基本RS觸發(fā)器的功能有置0、置1和保持。電路中不允許兩個輸入端同時為 低電平,否則將出現邏輯混亂。2、通常把一個CP脈沖引起觸發(fā)器多次翻轉的現象稱為 空翻,有這種現象的觸發(fā)器是鐘控的RS觸發(fā)器,此類觸發(fā)器的工作屬于 電平觸發(fā)方式。3、為有效地抑制“空翻”,人們研制出了邊沿觸發(fā)方式的主從型JK觸發(fā)器和維持阻塞型D觸發(fā)器。4、JK觸發(fā)器具有置0、置1、保持和翻轉四種功能。欲使JK觸發(fā)器實現Qn1Qn的功能,則輸入端J應接高電平1,K應接高電平1。5、D觸發(fā)器的輸入端子有 1個,具有置0和置1的功能。6、觸發(fā)器的邏輯功能通??捎?特征議程、狀態(tài)轉換圖、功能真值表和時序波形圖等多種方法進行描述。7、組合邏輯電路的基本單元是 門電路,時序邏輯電路的基本單元是 觸發(fā)器。8、JK觸發(fā)器的次態(tài)方程為 Qn+1=jQn'+K'Qn;D觸發(fā)器的次態(tài)方程為 Qn+1=9、觸發(fā)器有兩個互非的輸出端 Q和Q,通常規(guī)定Q=1,Q=0時為觸發(fā)器的 1狀態(tài);Q=0,Q=1時為觸發(fā)器的 0狀態(tài)。10、兩個與非門理的基本RS觸發(fā)器,正常工作時,不允許RS0,其特征方程為_Qn1SRQn 約束條件為RS1。11、鐘控的RS觸發(fā)器,在正常工作時,不允許輸入端 R=S=—其特征方程為Qn1SRQn(CP1),約束條件為 SR=0。12、把JK觸發(fā)器兩個輸入端子連在一起作為一個輸入 就構成了T觸發(fā)器,T觸發(fā)器具有的邏輯功能是 保持和翻轉。13、讓T觸發(fā)器恒輸入“1”就構成了T'觸發(fā)器,這種觸發(fā)器僅具有 翻轉功二、正誤識別題(每小題1分,共10分)1、僅具有保持和翻轉功能的觸發(fā)器是 RS觸發(fā)器。 (錯)2、基本的2、基本的RS觸發(fā)器具有“空翻”現象。TOC\o"1-5"\h\z3、鐘控的RS觸發(fā)器的約束條件是: R+S=0o (錯)n4、JK觸發(fā)器的特征方程是: Qn1JQ KQn。 (錯)5、D觸發(fā)器的輸出總是跟隨其輸入的變化而變化。 (對)6、CP=0時,由于JK觸發(fā)器的導引門被封鎖而觸發(fā)器狀態(tài)不變。 (對)7、主從型JK觸發(fā)器的從觸發(fā)器開啟時刻在 CP下降沿到來時。 (對)8、觸發(fā)器和邏輯門一樣,輸出取決于輸入現態(tài)。 (錯)9、維持阻塞D觸發(fā)器狀態(tài)變化在CP下降沿到來時。 (錯)10、凡采用電位觸發(fā)方式的觸發(fā)器,都存在“空翻”現象。 (錯)三、選擇題(每小題2分,共20分)1、僅具有置“0”和置“1”功能的觸發(fā)器是(C)。A、基本RS觸發(fā)器 B、鐘控RS觸發(fā)器C、D觸發(fā)器 D、JK觸發(fā)器2、由與非門組成的基本RS觸發(fā)器不允許輸入的變量組合 SR為(A)。A、00 B、01 C、10 D、113、鐘控RS觸發(fā)器的特征方程是(D)。A、Qn1 R Qn B、Qn1 SQnC、Qn1 R SQn D、Qn1SRQn4、僅具有保持和翻轉功能的觸發(fā)器是(B)。A、JK觸發(fā)器B、T觸發(fā)器 C、D觸發(fā)器D、T,觸發(fā)器5、觸發(fā)器由門電路構成,但它不同門電路功能,主要特點是具有( C)A、翻轉功能 B、保持功能 C、記憶功能D、置0置1功能6、TTL集成觸發(fā)器直接置0端Rd和直接置1端Sd在觸發(fā)器正常工作時應(C)A、Rd=1,Sd=0 B、Rd=0,Sd=1C、保持高電平“1” D、保持低電平“0”7、按觸發(fā)器觸發(fā)方式的不同,雙穩(wěn)態(tài)觸發(fā)器可分為(C)A、高電平觸發(fā)和低電平觸發(fā) B、上升沿觸發(fā)和下降沿觸發(fā)C、電平觸發(fā)或邊沿觸發(fā) D、輸入觸發(fā)或時鐘觸發(fā)8、按邏輯功能的不同,雙穩(wěn)態(tài)觸發(fā)器可分為(D)。A、RSJK、D、T等 B、主從型和維持阻塞型C、TTL型和MOS型 D、上述均包括9、為避免“空翻”現象,應采用(B)方式的觸發(fā)器。A、主從觸發(fā) B、邊沿觸發(fā) C、電平觸發(fā)10、為防止“空翻”,應采用(C)結構的觸發(fā)器。A、TTL B、MOS C、主從或維持阻塞
四、簡述題(每小題3分,共15分)1、時序邏輯電路的基本單元是什么?組合邏輯電路的基本單元又是什么?答:時序邏輯電路的基本單元是觸發(fā)器,組合邏輯電路的基本單元是門電路。2、何謂“空翻”現象?抑制“空翻”可采取什么措施?答:在時鐘脈沖CP=1期間,觸發(fā)器的輸出隨輸入發(fā)生多次翻轉的現象稱為空翻。抑制空翻的最好措施就是讓觸發(fā)器采取邊沿觸發(fā)方式。3、觸發(fā)器有哪幾種常見的電路結構形式?它們各有什么樣的動作特點?答:觸發(fā)器常見的結構形式有①與非門構成的基本 RS觸發(fā)器,其動作特點是:輸入信號在電平觸發(fā)的全部作用時間里,都能直接改變輸出端 Q的狀態(tài);②鐘控的RS觸發(fā)器,其動作特點:當CP=0時,無論兩個輸入端R和S如何,觸發(fā)器的狀態(tài)不能發(fā)生改變;只有當作為同步信號的時鐘脈沖到達時,觸發(fā)器才能按輸入信號改變狀態(tài);③主從型JK觸發(fā)器,其動作特點:主從型 JK觸發(fā)器的狀態(tài)變化分兩步動作。第1步是在CP為“1”期間主觸發(fā)器接收輸入信號且被記憶下來,而從觸發(fā)器被封鎖不能動作;第 2步是當CP下降沿到來時,從觸發(fā)器被解除封鎖,接收主觸發(fā)器在 CP為1期間記憶下來的狀態(tài)作為控制信號,使從觸發(fā)器的輸出狀態(tài)按照主觸發(fā)器的狀態(tài)發(fā)生變化;之后,由于主觸發(fā)器在CP=0期間被封鎖狀態(tài)不再發(fā)生變化,因此,
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 2024年蘇州土木工程協(xié)議樣本一
- 2024年項目合伙經營合同版B版
- 2024年股權轉讓及增資協(xié)議版
- 2024年籃球場土地平整施工合同
- 2024年苗木種植地租賃合同
- 2024年度通信設備采購與銷售協(xié)議2篇
- 2024年膩子分包工程進度計劃合同
- 2024年茶葉店加盟經營合同2篇
- 2024年車庫租賃合同范例
- 2024標準離婚合同范本:夫妻共同財產分割版B版
- 小學單位換算-體積
- 叉車自行檢查記錄表
- 2024新安全生產法知識考試題庫及答案大全
- 專題5 書面表達-2023-2024學年譯林版五年級上冊英語期末專題復習
- 2024年中國科學技術大學創(chuàng)新班物理試題答案詳解
- 《調水工程設計導則SL-T430-20XX-條文說明》
- 第二單元自測卷(試題)2023-2024學年統(tǒng)編版語文四年級下冊
- 土方開挖過程中的文物保存方案
- 臨時安全用電要求安全培訓
- 水稻田稻鴨共棲技術要點
- 肺功能科室工作報告
評論
0/150
提交評論