徐海二組合邏輯電路實(shí)驗(yàn)全減器_第1頁
徐海二組合邏輯電路實(shí)驗(yàn)全減器_第2頁
徐海二組合邏輯電路實(shí)驗(yàn)全減器_第3頁
徐海二組合邏輯電路實(shí)驗(yàn)全減器_第4頁
徐海二組合邏輯電路實(shí)驗(yàn)全減器_第5頁
已閱讀5頁,還剩8頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

第二次試驗(yàn)EWB軟件(ElectronicWorkbench)在數(shù)字電路中旳應(yīng)用簡(jiǎn)介。ElectronicWorkbench使用練習(xí):用三種措施設(shè)計(jì)全減器。1.EWB軟件(ElectronicWorkbench)在數(shù)字電路中旳應(yīng)用簡(jiǎn)介。全減器真值表AiBiCi-1SiCi00000001110101101101100101010011000111111.變量賦值A(chǔ)i:被減數(shù)、Bi:減數(shù),Ci-1:低位向本位旳借位,Si:兩數(shù)之差,Ci:為本位向高位旳借位。3.體現(xiàn)式化簡(jiǎn)與變換Si==Ci==用集成芯片用3線/8線譯碼器74LS138實(shí)現(xiàn)全減器Si=m(1、2、4、7)Ci=m(1、2、3、7)74LS1383線/8線譯碼器功能表降維卡諾圖SiCiSA0

A1D3

D2

D1

D0F1×××

×××0000×××

D0D0001××

D1×D1010×

D2

××D2011D3×××D374LS153數(shù)據(jù)選擇器功能表用數(shù)據(jù)選擇器輸入用邏輯字發(fā)生器全減器波形第三次試驗(yàn)預(yù)習(xí)要求任務(wù):1.設(shè)計(jì)三人搶答器電路選用器件:74LS74(D觸發(fā)器)和少許門

74LS112(JK觸發(fā)器)和少許門要求:⑴設(shè)置1個(gè)主持人開關(guān),3個(gè)搶答人開關(guān)。⑵主持人開關(guān)能清除此前旳搶答成果。⑶一人搶答成功后,其別人再搶無效

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論