PMOS在開關電路中的應用設計與分析_第1頁
PMOS在開關電路中的應用設計與分析_第2頁
PMOS在開關電路中的應用設計與分析_第3頁
全文預覽已結束

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

第第頁PMOS在開關電路中的應用設計與分析背景:在進行(電路設計)時,經常需要控制(電源)或者其它(信號)的通斷,除了(機械)開關外,運用的較多的就是(電子)開關了。有些BUCK(降壓)或者(LDO)(低壓差線性穩(wěn)壓)電源IC自帶EN就簡單多,可以信號腳接上去或者分壓電阻進行控制;而對于一些BOOST(升壓)或者無EN腳的就得另尋它法了,活人不能讓尿憋死不是。于是乎,你以前聽說或者沒聽說的三極管+mos的(開關電路),希望在看過下面的內容后能留下一丟丟印象。

01NPN+PMOS型高端開關

電路關閉狀態(tài):(MCU)-PWR輸入低電平,VCC-NB電壓:0V

(電路分析):當R3左端輸入低電平,Q2關閉,C極電平與Q1的G極電位相等;此時3V電源輸入經E1電解(電容濾波)后經電阻R2將PMOS的G級1號腳拉高到3V,Vgs電壓0v小于1.3v(即2腳S電壓至少高于1腳g電壓1.3V)的開啟閾值,所以Q1關閉VCC-NB端無電壓輸出。

電路開啟狀態(tài):MCU-PWR輸入高電平,VCC-NB電壓:約等于3V

電路分析:當R3左端輸入高電平,Q2導通,C極電平與Q1的G極電位相等下拉到GND;,Vgs電壓約等于3v大于1.3v(即2腳S電壓至少高于1腳g電壓1.3V)的開啟閾值,所以Q1導通VCC-NB端電壓輸出約等于3V。

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論