電子技術(shù)及其應(yīng)用基礎(chǔ)數(shù)字部分_第1頁
電子技術(shù)及其應(yīng)用基礎(chǔ)數(shù)字部分_第2頁
電子技術(shù)及其應(yīng)用基礎(chǔ)數(shù)字部分_第3頁
電子技術(shù)及其應(yīng)用基礎(chǔ)數(shù)字部分_第4頁
電子技術(shù)及其應(yīng)用基礎(chǔ)數(shù)字部分_第5頁
已閱讀5頁,還剩87頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

電子技術(shù)及其應(yīng)用基礎(chǔ)數(shù)字部分1第一頁,共九十二頁,編輯于2023年,星期一44-1、概述4-1-1、分類4-1-2、性能特性和參數(shù)4-1-3、使用數(shù)字IC的注意事項(xiàng)2第二頁,共九十二頁,編輯于2023年,星期一按規(guī)模SSI——<100gatesMSI——<103gatesLSI——<104gatesVLSI——<105gatesULSI——>105gates4-1雙極型:TTL、ECL、I2L、HTLMOS:PMOS、NMOS、CMOS、HCMOS按工藝4-1-1、分類按編程能力半定制全定制3第三頁,共九十二頁,編輯于2023年,星期一按結(jié)構(gòu)一般輸出集電極或漏極開路輸出三態(tài)輸出4基本門電路觸發(fā)器組合電路模塊時(shí)序電路模塊存儲(chǔ)器按功能4-1-1、分類4第四頁,共九十二頁,編輯于2023年,星期一1、輸入/輸出邏輯電平

VIH:邏輯門的高電平輸入門限

VIL:邏輯門的低電平輸入門限VOH:邏輯門的高電平輸出門限

VOL:邏輯門的低電平輸出門限4-14-1-2、性能特性和參數(shù)類型VOH/VOLVIH/VIL電源頻率集成度功耗TTL2.4/0.42.0/0.854M<MHLVTTL2.4/0.42.0/0.83.38M<MHCMOS4.4/0.53.6/1.552M<LLHCMOS4.4/0.53.6/1.5510M<HLHCMOS2.4/0.42.0/0.83.316M<HL高電平低電平1VOH/VOLVIH/VIL5第五頁,共九十二頁,編輯于2023年,星期一2、輸入/輸出電流

IOH:輸出端為高電平時(shí),流出輸出端的電流

IOL:輸出端為高電平時(shí),流入輸出端的電流

IIH:輸入端為高電平時(shí),流入輸出端的電流IIL:輸入端為低電平時(shí),流出輸出端的電流4-14-1-2、性能特性和參數(shù)1AY111Y2IOHIIHIIH1AY111Y2IOLIILIIL6第六頁,共九十二頁,編輯于2023年,星期一3、扇出系數(shù)—連接到某個(gè)邏輯門的同類門的最大輸入端數(shù),以保證輸出電壓載規(guī)定范圍內(nèi)—對TTL電路而言,是一個(gè)重要的參數(shù)—由單位負(fù)載決定—邏輯門的單位負(fù)載等于同類電路的一個(gè)輸入4-14-1-2、性能特性和參數(shù)111驅(qū)動(dòng)門負(fù)載門7第七頁,共九十二頁,編輯于2023年,星期一4、電壓傳輸特性反映輸入電壓和輸出電壓之間的關(guān)系4-14-1-2、性能特性和參數(shù)ViVOABCDE3.0V2.0V1.0V0.5V1.0V1.5VVTHTTL反相器8第八頁,共九十二頁,編輯于2023年,星期一5、傳輸延遲時(shí)間施加輸入脈沖到產(chǎn)生輸出脈沖之間的時(shí)間間隔。4-14-1-2、性能特性和參數(shù)ViVOtttfVIM0.5VIMVOM0.5VOMtrtpHLtpLHtPHLtPLHtPD平均傳輸延遲19第九頁,共九十二頁,編輯于2023年,星期一1、器件所允許使用的最高工作頻率2、器件的功率損耗3、器件邏輯電平及器件之間的電平匹配4、器件的延遲特性5、器件對電路噪聲的敏感性(抗干擾能力)5VTTLTTLCMOS信號傳輸方向地2.4V3.6V4.4V2.0VOC門4-14-1-3、使用數(shù)字IC的注意事項(xiàng)10第十頁,共九十二頁,編輯于2023年,星期一44-2、基本邏輯門電路4-2-1、二極管邏輯門電路4-2-2、三極管邏輯門電路4-2-3、CMOS門電路11第十一頁,共九十二頁,編輯于2023年,星期一4-24-2-1、二極管門電路AD1RD2BYVCC&ABYAD1RD2BY1ABY12第十二頁,共九十二頁,編輯于2023年,星期一4-24-2-2、三極管門電路1、電路結(jié)構(gòu)A+5VBR3R2R1R4YDT1T2T3T4輸入反相驅(qū)動(dòng)1.00.33.65.03.6&ABY13第十三頁,共九十二頁,編輯于2023年,星期一4-24-2-2、三極管門電路1、電路結(jié)構(gòu)A+5VBR3R2R1R4YDT1T2T3T4輸入反相驅(qū)動(dòng)&ABY3.63.60.31.02.114第十四頁,共九十二頁,編輯于2023年,星期一4-24-2-2、三極管門電路1、電路結(jié)構(gòu)Y1VCCR4DT3T4Y2VCCR'4D'T'3T'4兩個(gè)TTL與非門并行連接。15第十五頁,共九十二頁,編輯于2023年,星期一4-24-2-2、三極管門電路2、開漏輸出結(jié)構(gòu)集電極開路NAND

不同電平的匹配總線或其他驅(qū)動(dòng)器實(shí)現(xiàn)線與YRLECA+5VBR3R2R1R4YDT1T2T3T4RLEC&ABY16第十六頁,共九十二頁,編輯于2023年,星期一4-24-2-2、三極管門電路3、三態(tài)輸出結(jié)構(gòu)三態(tài)NANDEABY1Z010001FABE低電平使能ABFE高電平使能BA+5VR3R2R1R4YDT1T2T3T4+5VER3R2R1R4DT1T2T3T4例4-2-117第十七頁,共九十二頁,編輯于2023年,星期一4-24-2-3、CMOS門電路1、電路結(jié)構(gòu)(a)NOTYVDDAYVDDABT1T2T1T2T3T4(b)NANDYVDDABT1T2T3T4(c)NOR(1)高驅(qū)動(dòng)能力18第十八頁,共九十二頁,編輯于2023年,星期一4-24-2-3、CMOS門電路1、電路結(jié)構(gòu)(2)需要輸入保護(hù)YVDDA'T1T2RSD2D1C2C1A(3)輸出電阻不同RONRONROFFROFFYROFFRONROFFRONY1AY1B&119第十九頁,共九十二頁,編輯于2023年,星期一4-24-2-3、CMOS門電路2、開路輸出結(jié)構(gòu)AYVDDBV'DDRL20第二十頁,共九十二頁,編輯于2023年,星期一4-24-2-3、CMOS門電路3、三態(tài)輸出結(jié)構(gòu)AYENVDD(a)T'1T1T2T'2AYENVDD&(b)T1T2T'211AENENY21第二十一頁,共九十二頁,編輯于2023年,星期一4-34-3、觸發(fā)器4-3-1、單穩(wěn)和雙穩(wěn)觸發(fā)器4-3-2、雙穩(wěn)觸發(fā)器的基本原理4-3-3、常用觸發(fā)器FF置位復(fù)位Q時(shí)鐘22第二十二頁,共九十二頁,編輯于2023年,星期一4-34-3-1、單穩(wěn)和雙穩(wěn)觸發(fā)器1、單穩(wěn)和雙穩(wěn)觸發(fā)器觸發(fā)信號觸發(fā)器輸出CPQT轉(zhuǎn)移延遲保持恢復(fù)觸發(fā)2、雙穩(wěn)和雙穩(wěn)觸發(fā)器——具有兩個(gè)穩(wěn)定狀態(tài):0,1——具有兩個(gè)互補(bǔ)輸出23第二十三頁,共九十二頁,編輯于2023年,星期一4-34-3-2、雙穩(wěn)觸發(fā)器的基本原理1、觸發(fā)器的觸發(fā)控制——置位和復(fù)位置位狀態(tài)—如果使輸出Q處于1,則觸發(fā)器處于置位狀態(tài)復(fù)位狀態(tài)—如果使輸出Q處于0,則觸發(fā)器處于復(fù)位狀態(tài)任意&S=01任意1R=1024第二十四頁,共九十二頁,編輯于2023年,星期一4-34-3-2、雙穩(wěn)觸發(fā)器的基本原理2、記憶功能的實(shí)現(xiàn)—RS鎖存器一般將鎖存器與觸發(fā)器歸為不同的類型,其觸發(fā)方式不同。SRQQ&1&2QQ11010110101*1*00QQSR約束條件:RSQQ**t1t2t3t4t5t6t7電平觸發(fā)25第二十五頁,共九十二頁,編輯于2023年,星期一4-34-3-2、雙穩(wěn)觸發(fā)器的基本原理3、觸發(fā)器的時(shí)鐘控制——使能—時(shí)鐘信號無效,觸發(fā)器處于保持狀態(tài)—時(shí)鐘信號有效,觸發(fā)器處于置位或復(fù)位狀態(tài)電平觸發(fā)邊沿觸發(fā)鎖存器Latch觸發(fā)器Flip-FlopFF置位復(fù)位Q時(shí)鐘高電平有效低電平有效上升沿觸發(fā)下降沿觸發(fā)CQQ時(shí)鐘CQQ時(shí)鐘CQQ時(shí)鐘CQQ時(shí)鐘26第二十六頁,共九十二頁,編輯于2023年,星期一4-34-3-2、雙穩(wěn)觸發(fā)器的基本原理4、輸入激勵(lì)信號—實(shí)現(xiàn)置位和復(fù)位功能Q111010101*00QSR與非門RS觸發(fā)器Q11101010Q00QKJJK觸發(fā)器D觸發(fā)器1100QDCQQ時(shí)鐘激勵(lì)CQQ激勵(lì)時(shí)鐘27第二十七頁,共九十二頁,編輯于2023年,星期一4-34-3-2、雙穩(wěn)觸發(fā)器的基本原理5、同步和異步控制(1)

同步控制

—輸入激勵(lì)信號的控制功能在使能控制信號的控制下起作用。011101001××001QnQn

Qn+1SRCP1111*C1QQSCP1R1SR×其它10Qn10Qn+1DCPC1QQDCP1D28第二十八頁,共九十二頁,編輯于2023年,星期一4-34-3-2、雙穩(wěn)觸發(fā)器的基本原理5、同步和異步控制(2)

異步控制

—輸入激勵(lì)信號的控制功能不在使能控制信號的控制下起作用?!痢?×001100101Qn10Qn+1DCPS××000000R1允不1許1C1QQRCP1S1RSD1D29第二十九頁,共九十二頁,編輯于2023年,星期一4-34-3-3、常用觸發(fā)器1.RS觸發(fā)器基本RS鎖存器門控RS鎖存器主從RS觸發(fā)器門控D鎖存器邊沿觸發(fā)D觸發(fā)器門控JK鎖存器邊沿觸發(fā)JK觸發(fā)器2.D觸發(fā)器3.JK觸發(fā)器門控T鎖存器邊沿觸發(fā)T觸發(fā)器4.T觸發(fā)器Q111010101*00QSR與非門RS觸發(fā)器Q11101010Q00QKJJK觸發(fā)器D觸發(fā)器1100QD30第三十頁,共九十二頁,編輯于2023年,星期一4-34-3-3、常用觸發(fā)器1、RS觸發(fā)器0=SRQQSCRBA&&&&CRSQQ0保持100保持10110110011111*1*QCQRSCQn+1++=nnC保持輸入保持QQ1SC11R門控RS鎖存器主從RS觸發(fā)器31第三十一頁,共九十二頁,編輯于2023年,星期一4-34-3-3、常用觸發(fā)器1、RS觸發(fā)器QQSCR&&&&&&&&1從觸發(fā)器主觸發(fā)器QMC輸出輸入輸出CRSQMQ1SC11RQ1SC11RC1SR主觸發(fā)器從觸發(fā)器QMQ門控RS鎖存器主從RS觸發(fā)器32第三十二頁,共九十二頁,編輯于2023年,星期一4-34-3-3、常用觸發(fā)器2、D觸發(fā)器門控D鎖存器邊沿觸發(fā)D觸發(fā)器QQDC&&&&1CDQCDQQ0QQ10011110QQ1DC1C保持保持輸入Qn+1=D33第三十三頁,共九十二頁,編輯于2023年,星期一4-34-3-3、常用觸發(fā)器2、D觸發(fā)器門控D鎖存器邊沿觸發(fā)D觸發(fā)器清除預(yù)置6QQCD12345&&&&&&CDQ清除預(yù)置CDQ01

0101111111

00110

Q111QQn+1=DC保持輸入保持保持C1QQ1D1R1S34第三十四頁,共九十二頁,編輯于2023年,星期一4-34-3-3、常用觸發(fā)器3、JK觸發(fā)器門控JK鎖存器邊沿觸發(fā)JK觸發(fā)器CJKQ1Q000Q0010010

1011QC保持保持輸入QQ1JK1C1&C1KQQ1DC11&1J35第三十五頁,共九十二頁,編輯于2023年,星期一4-34-3-3、常用觸發(fā)器3、JK觸發(fā)器門控JK鎖存器邊沿觸發(fā)JK觸發(fā)器CLRCJKQ0

0100Q101011

01111

Q1其他QK&1&J&1&QCLRQC&&C保持輸入保持保持C1QQ1J1R1J36第三十六頁,共九十二頁,編輯于2023年,星期一4-34-3-3、常用觸發(fā)器4、T觸發(fā)器門控T鎖存器邊沿觸發(fā)T觸發(fā)器CTQ0Q1Q其他QTQCCC1QQ1J1K1RTC1QQ1R1T37第三十七頁,共九十二頁,編輯于2023年,星期一4-34-3-3、常用觸發(fā)器4、T觸發(fā)器門控T鎖存器邊沿觸發(fā)T觸發(fā)器nnQQ=+1TQTQQ其他Q“1”TC1QQ1J1K1RT1QQ1R38第三十八頁,共九十二頁,編輯于2023年,星期一Qn+1=DnnnQKQJQ+=+1基本主從RSDJKTC保持保持輸入C保持輸入保持保持C保持保持輸入C保持輸入保持保持C輸出輸入輸出nnQQ=+14-3-3、常用觸發(fā)器門控邊沿4-339第三十九頁,共九十二頁,編輯于2023年,星期一4-44-4、存儲(chǔ)器4-4-1、基本概念4-4-2、存儲(chǔ)單元的基本結(jié)構(gòu)4-4-3、存儲(chǔ)器地址譯碼Data0Data1Datan數(shù)據(jù)數(shù)據(jù)選擇40第四十頁,共九十二頁,編輯于2023年,星期一4-44-4-1、基本概念1、分類

RAM—隨機(jī)存取存儲(chǔ)器

SRAM—靜態(tài)RAMDRAM—?jiǎng)討B(tài)RAM

ROM—只讀存儲(chǔ)器

MROM—掩膜ROMPROM—可編程ROMEPROM—可擦除PROM

SAM—順序存取存儲(chǔ)器

FIFO—先進(jìn)先出存儲(chǔ)器LIFO—后進(jìn)先出存儲(chǔ)器FLASH存儲(chǔ)器

41第四十一頁,共九十二頁,編輯于2023年,星期一4-44-4-1、基本概念2、基本原理

Data0Data1DataNW0B0W1WNR(a)ROM存儲(chǔ)地址存儲(chǔ)單元讀取控制數(shù)據(jù)輸出…B1BM.Data0Data1DataNW0B0W1WNR(a)RAM存儲(chǔ)地址存儲(chǔ)單元讀取控制數(shù)據(jù)輸入/輸出…B1BM.W寫入控制例4-4-142第四十二頁,共九十二頁,編輯于2023年,星期一4-44-4-1、基本概念2、基本原理

Data0Data1DataNB0RW(c)SAM(FIFO)存儲(chǔ)單元讀取控制數(shù)據(jù)輸入…B1BM.B0…B1BM.數(shù)據(jù)輸出寫入控制Data0Data1DataNB0RW(d)SAM(LIFO)存儲(chǔ)單元讀取控制數(shù)據(jù)輸入…B1BM.寫入控制43第四十三頁,共九十二頁,編輯于2023年,星期一4-44-4-1、基本概念3、性能特點(diǎn)

(1)存儲(chǔ)容量

—能存儲(chǔ)的數(shù)據(jù)總量。

容量=64bit=8bytes8×8存儲(chǔ)陣列容量=32bit8×4存儲(chǔ)陣列44第四十四頁,共九十二頁,編輯于2023年,星期一4-44-4-1、基本概念3、性能特點(diǎn)(2)存取時(shí)間tRC—讀取時(shí)間

tGQ—輸出允許存取時(shí)間tAQ—地址存取時(shí)間

tEQ—芯片使能存取時(shí)間

tWC—寫入時(shí)間tS(A)—地址建立時(shí)間

tWD—寫入使能保持時(shí)間th(D)—數(shù)據(jù)保持時(shí)間tRCtAQtEQtGQValidDataValidAddressOutputOECSAddresstWCts(A)tWDValidDataValidAddressInputWECSAddressth(D)45第四十五頁,共九十二頁,編輯于2023年,星期一4-44-4-2、存儲(chǔ)單元的基本結(jié)構(gòu)1、RAMSRAMPMOSNMOSWLBLBLVDDT1T2T4T3T5T6QQDRAMWLBLT1C1CB46第四十六頁,共九十二頁,編輯于2023年,星期一BL14-44-4-2、存儲(chǔ)單元的基本結(jié)構(gòu)2、ROM存儲(chǔ)1存儲(chǔ)0WLBLWLBLWLBLVDDWLBLWLWLVDDBL1例4-4-247第四十七頁,共九十二頁,編輯于2023年,星期一4-44-4-2、存儲(chǔ)單元的基本結(jié)構(gòu)3、PROM熔絲MOSWLBL浮柵MOSWLBL疊柵注入MOSWLBL浮柵隧道氧化層MOSWLBL快閃MOSWLBL48第四十八頁,共九十二頁,編輯于2023年,星期一4-44-4-2、存儲(chǔ)單元的基本結(jié)構(gòu)4、SAM49第四十九頁,共九十二頁,編輯于2023年,星期一4-44-4-3、存儲(chǔ)地址譯碼A0R/W地址譯碼器AND0CS存儲(chǔ)陣列輸入/輸出緩沖器輸入/輸出控制電路DM例4-4-3例4-4-4例4-4-5例4-4-6BiWi50第五十頁,共九十二頁,編輯于2023年,星期一44-5、可編程邏輯器件4-5-1、基本概念4-5-2、基本結(jié)構(gòu)4-5-3、CPLD的基本結(jié)構(gòu)4-5-4、FPGA的基本結(jié)構(gòu)51第五十一頁,共九十二頁,編輯于2023年,星期一4-54-5-1、基本概念1、集成器件ASIC——專用集成電路PLD——可編程邏輯器件(PROM/PAL/GAL/CPLD)FPGA——現(xiàn)場可編程邏輯陣列SoC——片上系統(tǒng)2、分類按編程技術(shù)分,一次編程PLD——PROM可重復(fù)編程PLD——EPROMEEPROMSRAMISP——在系統(tǒng)可編程(EEPROM\FLASH)ICR——在電路可配置(SRAM)3、制造商Lattic——isp系列Altera——MAX\FLEX系列Xilinx——XC系列52第五十二頁,共九十二頁,編輯于2023年,星期一4-54-5-2、基本結(jié)構(gòu)1、組合邏輯的電路結(jié)構(gòu)(1)與或陣列——ROM/PROM

與陣列、或陣列都不可編程與陣列不可編程、或陣列可編程與陣列可編程、或陣列不可編程與陣列、或陣列都可編程D3W0W1W2W3D2D1D0EN1EN1EN1EN1A1A0CS&&&&>1>1>1>1>1與或輸入緩沖輸出緩沖53第五十三頁,共九十二頁,編輯于2023年,星期一與陣列不可編程、或陣列可編程如PROMW0W1W2W3D3D2D1D0A1A0&&&&>1>1>1>1>1例4-5-154第五十四頁,共九十二頁,編輯于2023年,星期一與陣列可編程、或陣列不可編程如PAL、GAL和HDPLDW0W1W2W3D3D2D1D0A1A0&&&&>1>1>1>1>1例4-5-2例4-5-355第五十五頁,共九十二頁,編輯于2023年,星期一與陣列、或陣列都可編程如PLAW0W1W2W3D3D2D1D0A1A0&&&&>1>1>1>1>1例4-5-456第五十六頁,共九十二頁,編輯于2023年,星期一與陣列、或陣列都不可編程W0W1W2W3D3D2D1D0A1A0&&&&>1>1>1>1>1ROMD3D2D1D0A1A0A1A0ANDOR57第五十七頁,共九十二頁,編輯于2023年,星期一4-54-5-2、基本結(jié)構(gòu)1、組合邏輯的電路結(jié)構(gòu)(2)LUT——查找表(SRAM)ABCDEFGQXQY組合邏輯7個(gè)輸入,其中5個(gè)來自外部,2個(gè)來自內(nèi)部邏輯塊的觸發(fā)器

2個(gè)輸出25存儲(chǔ)單元多種組合邏輯選項(xiàng)58第五十八頁,共九十二頁,編輯于2023年,星期一LUT的使用1、兩個(gè)獨(dú)立的4變量邏輯函數(shù)例4-5-659第五十九頁,共九十二頁,編輯于2023年,星期一LUT的使用2、一個(gè)5變量的邏輯函數(shù)60第六十頁,共九十二頁,編輯于2023年,星期一LUT的使用3、6變量或7變量的邏輯函數(shù)61第六十一頁,共九十二頁,編輯于2023年,星期一4-54-5-2、基本結(jié)構(gòu)2、時(shí)序邏輯的電路結(jié)構(gòu)輸入1S0選擇S1SLU置位時(shí)鐘復(fù)位DCQQSR宏單元LMC反饋選擇輸出選擇(1)同步可編程例4-5-762第六十二頁,共九十二頁,編輯于2023年,星期一4-54-5-2、基本結(jié)構(gòu)2、時(shí)序邏輯的電路結(jié)構(gòu)(2)異步可編程輸入1S0選擇DCQQSRS1SLU宏單元LMC63第六十三頁,共九十二頁,編輯于2023年,星期一LMC配置1.S1

S0=00輸入選擇LU1輸入選擇LU12.S1

S0=01置位時(shí)鐘復(fù)位DCQQSR選擇LU輸入1置位時(shí)鐘復(fù)位DCQQSR選擇LU輸入13.S1

S0=104.S1

S0=11組合類型時(shí)序類型例4-5-864第六十四頁,共九十二頁,編輯于2023年,星期一4-54-5-2、基本結(jié)構(gòu)3、I/O結(jié)構(gòu)I/O引腳輸出控制輸出輸入輸出三態(tài)緩沖器輸入緩沖器65第六十五頁,共九十二頁,編輯于2023年,星期一4-54-5-3、CPLD的基本結(jié)構(gòu)1、PLD的分類按電路結(jié)構(gòu)分PROM-----與陣列、或陣列都可編程PLA-----與陣列、或陣列都可編程PAL-----與陣列可編程、或陣列不可編程GAL-----與陣列可編程、或陣列不可編程CPLD-----與陣列可編程、或陣列不可編程FPGA-----LUT,CLB(可配置邏輯塊)2、CPLD的特點(diǎn)輸入數(shù)不確定延遲時(shí)間難以控制由小PLD組成小PLD之間由互連矩陣連接66第六十六頁,共九十二頁,編輯于2023年,星期一4-54-5-3、CPLD的基本結(jié)構(gòu)3、基本結(jié)構(gòu)的改進(jìn)(1)與陣列、或陣列的改進(jìn)輸入LULMCnS1LU1S0LMCn-1輸入LMCn+1(2)LMC的改進(jìn)增加LMC中觸發(fā)器的數(shù)量觸發(fā)器的結(jié)構(gòu)可控67第六十七頁,共九十二頁,編輯于2023年,星期一4-54-5-3、CPLD的基本結(jié)構(gòu)4、全局和局部互連結(jié)構(gòu)全局總線局部PLD模塊68第六十八頁,共九十二頁,編輯于2023年,星期一AlteraMAXPLD示例69第六十九頁,共九十二頁,編輯于2023年,星期一LatticISPPLD示例OutputRoutingPool(ORP)OutputRootingPool(ORP)H3H2H1H0G3G2G1G0A0A1A2A3B0B1B2B3F3F2F1F0E3E2E1E0C1C2C3C0D0D1D2D3全局布線區(qū)(GRP)InputBusInputBusORPORPORPORPInputBusInputBusInputBusInpusBusOutputRoutingPool(ORP)OutputRoutingPool(ORP)InputBusInputBusCLK0CLK1CLK2IOCLK0IOCLK1ISP&BoundaryScanTAPI/O引腳測試引腳輸出布線區(qū)(ORP)邏輯塊ISP&BST時(shí)鐘分配輸入總線時(shí)鐘70第七十頁,共九十二頁,編輯于2023年,星期一4-54-5-4、FPGA的基本結(jié)構(gòu)1、AlteraFLEXAlteraFLEX800071第七十一頁,共九十二頁,編輯于2023年,星期一4-54-5-4、FPGA的基本結(jié)構(gòu)2、XilinxXCXilinxXC3000可配置邏輯塊可編程開關(guān)矩陣可編程互連72第七十二頁,共九十二頁,編輯于2023年,星期一4-54-5-4、FPGA的基本結(jié)構(gòu)2、XilinxXCCLB73第七十三頁,共九十二頁,編輯于2023年,星期一4-54-5-4、FPGA的基本結(jié)構(gòu)2、XilinxXCPSM長線PSMPSMCLBCLBCLBCLBCLBCLBCLBPSMPSMCLBCLBCLBCLB雙長線單線××××PSM74第七十四頁,共九十二頁,編輯于2023年,星期一總線A1E1A2E2A3E3例4-2-1:3態(tài)門的應(yīng)用75第七十五頁,共九十二頁,編輯于2023年,星期一6QQCD12345&&&&&&0C0011保持Q111×1001111101

0011

0110111輸入××110001保持保持11×保持Q=1保持Q=0清除預(yù)置?邊沿觸發(fā)D觸發(fā)器的工作原理示例76第七十六頁,共九十二頁,編輯于2023年,星期一例4-4-1:RAMA0A1An-1地址譯碼器W0W1W2n-1存儲(chǔ)陣列R/W電路R/WCSD0D1Di字線WL位線BL77第七十七頁,共九十二頁,編輯于2023年,星期一輸出緩沖存儲(chǔ)陣列例4-4-2:ROMD3D2D1D0BLEN1EN1CSVDDEN1EN1W0W1W2W3WLVDDW0W1W2W3B0B1B2B3111178第七十八頁,共九十二頁,編輯于2023年,星期一存儲(chǔ)容量為44的PROM需要多少條地址線?例4-4-3:DecoderA1A0W0W1W2W3001000010100100010110001W0W1W2W3&&&&A1A011W0W1W2W3A1A0VCC112條地址線79第七十九頁,共九十二頁,編輯于2023年,星期一例4-4-4:譯碼器與ROMWLBL地址譯碼器存儲(chǔ)陣列輸出緩沖EN1EN1EN1D3W0W1W2W3D2D1D0A1A0CS11&&&&EN1111180第八十頁,共九十二頁,編輯于2023年,星期一例4-4-5:譯碼器與PROM用84的PROM實(shí)現(xiàn)邏輯函數(shù)

W0

W1

W2

W3

&

&

&

&

B

C

B0

B1

1

A

W4

W5

W6

W7

&

&

&

&

F

1

1

1

1

1

1

B2

B3

81第八十一頁,共九十二頁,編輯于2023年,星期一用EPROM器件2716實(shí)現(xiàn)一個(gè)存儲(chǔ)容量為2048×16的存儲(chǔ)器。例4-4-6:譯碼器與PROM1、EPROM2716的引腳圖A0A1A10地址譯碼器P0P1P2047輸出緩沖器20488存儲(chǔ)陣列D0D1D782第八十二頁,共九十二頁,編輯于2023年,星期一2、設(shè)計(jì)電路例4-4-6:譯碼器與PROM用EPROM器件2716實(shí)現(xiàn)一個(gè)存儲(chǔ)容量為2048×16的存儲(chǔ)器。83第八十三頁,共九十二頁,編輯于2023年,星期一確定下列PROM器件所實(shí)現(xiàn)電路的邏輯功能。例4-5-1:與或陣列結(jié)構(gòu)W0W1W2W3D3D2D1D0A1A0&&&

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論