高速電路設計阻抗匹配的幾種方法_第1頁
高速電路設計阻抗匹配的幾種方法_第2頁
高速電路設計阻抗匹配的幾種方法_第3頁
高速電路設計阻抗匹配的幾種方法_第4頁
高速電路設計阻抗匹配的幾種方法_第5頁
全文預覽已結束

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

高速電路設計阻抗匹配的幾種方法為什么要阻抗匹配?在高速數字電路系統(tǒng)中,電路數據傳輸線上阻抗如果不匹配會引起數據信號反射,造成過沖、下沖和振鈴等信號畸變,當然信號沿傳輸線傳播過程當中,如果傳輸線上各處具有一致的信號傳播速度,并且單位長度上的電容也一樣,那么信號在傳播過程中總是看到完全一致的瞬間阻抗。由于在整個傳輸線上阻抗維持恒定不變,我們給出一個特定的名稱,來表示特定的傳輸線的這種特征或者是特性,稱之為該傳輸線的特征阻抗。特征阻抗是指信號沿傳輸線傳播時,信號感受的瞬間阻抗的值。特征阻抗主要參數與PCB導線所在的板層、PCB所用的材質(介電常數)、走線寬度、導線與平面的距離等因素有關,與走線長度無關。特征阻抗可以使用軟件計算。高速PCB布線中,一般把數字信號的走線阻抗設計為50歐姆,這是個大約的數字。一般規(guī)定同軸電纜基帶50歐姆,頻帶75歐姆,對絞線(差分)為100歐姆。而減小反射的方法是根據傳輸線的特性阻抗在其發(fā)送端串聯端接使源阻抗與傳輸線阻抗匹配或者在接收端并聯端接使負載阻抗與傳輸線阻抗匹配,從而使源反射系數或者負載反射系數為零。常用的端接方式為:串聯端接、簡單的并聯端接、戴維寧端接、RC網絡端接等。下面我們將分別對這幾種端接方式進行分析1、串聯端接?串聯端接在信號源端阻抗低于傳輸線特征阻抗的條件下,在信號的源端和傳輸線之間串接一個電阻R,使源端的輸出阻抗與傳輸線的特征阻抗相匹配,抑制從負載端反射回來的信號發(fā)生再次反射。匹配電阻選擇原則:匹配電阻值與驅動器的輸出阻抗之和等于傳輸線的特征阻抗。常見的CMOS和TTL驅動器,其輸出阻抗會隨信號的電平大小變化而變化。因此,對TTL或CMOS電路來說,不可能有十分正確的匹配電阻,只能折中考慮。鏈狀拓撲結構的信號網路不適合使用串聯終端匹配,所有的負載必須接到傳輸線的末端。串聯匹配是最常用的終端匹配方法。它的優(yōu)點是功耗小,不會給驅動器帶來額外的直流負載,也不會在信號和地之間引入額外的阻抗,而且只需要一個電阻元件。常見應用:一般的CMOS、TTL電路的阻抗匹配。USB信號也采樣這種方法做阻抗匹配。2、簡單的并聯端接?并聯端接在信號源端阻抗很小的情況下,通過增加并聯電阻使負載端輸入阻抗與傳輸線的特征阻抗相匹配,達到消除負載端反射的目的。實現形式分為單電阻和雙電阻兩種形式。匹配電阻選擇原則:在芯片的輸入阻抗很高的情況下,對單電阻形式來說,負載端的并聯電阻值必須與傳輸線的特征阻抗相近或相等;對雙電阻形式來說,每個并聯電阻值為傳輸線特征阻抗的兩倍。并聯終端匹配優(yōu)點是簡單易行,顯而易見的缺點是會帶來直流功耗:單電阻方式的直流功耗與信號的占空比緊密相關;雙電阻方式則無論信號是高電平還是低電平都有直流功耗,但電流比單電阻方式少一半。常見應用:以高速信號應用較多。(1)DDR、DDR2等SSTL驅動器。采用單電阻形式,并聯到VTT(一般為IOVDD的一半)。其中DDR2數據信號的并聯匹配電阻是內置在芯片中的。(2)TMDS等高速串行數據接口。采用單電阻形式,在接收設備端并聯到IOVDD,單端阻抗為50歐姆(差分對間為100歐姆)。3、戴維寧端接?戴維寧端接上拉端接會拉高低電平,下拉端接會降低高電平,這兩種端接方式雖然都可以抑制過沖和振鈴,但同時也會減小信號裕量,如果使用不當還會造成信號電平的誤觸發(fā)。戴維南端接方式既可以抑制過沖,又沒有這些缺陷。常見應用:以DDR2地址、控制命令等信號。以上三終端接比較,戴維南端接優(yōu)勢更大?缺點就是在邏輯高和邏輯低狀態(tài)下,都有直流功耗,所以該端接方式功耗較大,同時所用器件較多,容易造成PCB布線緊張。4、RC端接戴維南端接在電路沒有工作的時候,上拉電阻和下拉電阻上依然會有電流,這樣會增加電路的功率消耗。為了解決這個問題,RC端接被派上了用場。有些地方也叫AC端接,其實就是在并聯端接的基礎上增加了一個電容,電容一般采用0.1uF多層陶瓷電容,由于電容通低頻阻高頻的作用,因此電阻不是驅動源的直流負載,故這種端接方式無任何直流功耗,交流功耗也非常小,該端接主要用于時鐘電路。?RC端接為實現阻抗匹配,R的電阻值也要等于傳輸線的阻抗值。電容的容值對信號有什么影響呢?RC端接電容的影響藍色波形是傳統(tǒng)的下拉端接。綠色,紫色和紅色,分別是電容取100pF,150pF和200pF的時候對應的波形。需注意,此RC電路可能會因此電路上升沿變換,雖然會降低EMC,但如果過緩,則會引起數據線是敘問題。在數據線上使用這種電路時,需特別小心。5、終端肖特基并聯端接?肖特基端接又叫二極管并聯端接,通常應用在器件內部?,F在很多器件自帶有輸入保護二極管,該端接能有效減小信號過沖和下沖,但并不能消除反射;同時二極管的開關速度會限制響應時間,所以較高速系統(tǒng)不合適。最后,在實際的工程應用中,具體使用哪種端接,需

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論