SCAN90CP02型LVDS交叉點開關(guān)的功能及應(yīng)用_第1頁
SCAN90CP02型LVDS交叉點開關(guān)的功能及應(yīng)用_第2頁
SCAN90CP02型LVDS交叉點開關(guān)的功能及應(yīng)用_第3頁
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)

文檔簡介

摘要:SCAN90CP02是美國國家半導(dǎo)體公司最新推出的LVDS超高速交叉點開關(guān),具有的預(yù)增強功能使其可應(yīng)用于高損耗的背板及電纜連接中以增強驅(qū)動能力。文中詳細介紹該電路的功能、結(jié)構(gòu)和配置方式,同時給出它的應(yīng)用方法。關(guān)鍵詞:LVDS;SCAN90CP02;預(yù)增強;交叉點開關(guān)引言低壓差分信號傳輸LVDS(LowVoltageDifferentialSignaling)是高速、低電壓、低功率、低噪聲通用I/O接口標(biāo)準(zhǔn)。這種信號傳輸使用非常小的信號幅度(典型值為350mV),通過一對平行的PCB走線或平衡電纜傳輸數(shù)據(jù)。這對平行差分信號線的電流及電壓振幅相反,噪聲同時耦合到2條信號線上。由于采用差分輸入方式,輸入信號只與2個信號的差值有關(guān),因而可將共模干擾抑制掉。另外,由于2條差分信號線距離很近,電流傳輸方向相反,其磁場相互抵消,電場相互耦合,因而與單線傳輸相比,電磁輻射小得多。ani*0TT0-用ani*0TT0-用1WA*料忙用0的內(nèi)郵拈構(gòu)肥料|LVDS已廣泛應(yīng)用于接口器件和現(xiàn)場可編程門陣列(FPGA)、專用集成電路(ASIC)中,采用LVDS的系統(tǒng)成功實現(xiàn)了高速互連。然后,并非所有的LVDSI/O接口都有良好的性能。例如,一些ASIC或FPGA的LVDSI/O可能不象標(biāo)準(zhǔn)器件中的lvdsi/o那樣適合在PCB板上驅(qū)動差分跡線(trace)。由于PCB板布局存在的問題,甚至導(dǎo)致設(shè)計良好的標(biāo)準(zhǔn)器件的信號傳輸質(zhì)量變差。當(dāng)用ASIC或FPGA等作為系統(tǒng)核心件時,有時不可能使器件盡可能靠近連接器放置,這樣會造成跡線變線、反射增大、損耗增加。為了消除互連中存在的問題,國家半導(dǎo)體公司推出一系列體積小巧的緩沖器。文中將對其LVDS超高速交叉點開關(guān)SCAN90CP02的功能及應(yīng)用進行介紹。1SCAN90CP02簡介SCAN90CP02型電路是美國國家半導(dǎo)體公司推出的1.5Gb/s的2x2低壓差分信號傳輸模擬交叉點開關(guān)(crosspointswitch)。其高速數(shù)據(jù)通路和直通(flow-through)引腳可使電路內(nèi)部的抖動達到最小。當(dāng)信號在有損的背板和電纜上傳輸時,其可配置的預(yù)增強功能(0/25/50/100%可選)能克服外部ISI(InterSymbolInterference,符號間干擾)抖動的影響。其差分輸入可連接到LVDS和BusLVDS信號上,也可與共模邏輯(CML)和低電壓正射極耦合邏輯(1曠「3)等信號電平相連。SCAN90CP02要用非塊式交叉點結(jié)構(gòu),可配置為1:2時鐘或數(shù)據(jù)分配器、2:1冗余復(fù)用器、交叉功能及用于信號增強和短線隱藏的雙緩沖器。圖1是SCAN90CP02的內(nèi)部方框圖。SCAN90CP02集成的IEEE1149.1(JTAG)和1149.6測試輸入電路TAP(TestAccessPort)支持單端LVTTL/CMOS和差分LVDSPCB互連的可測試性。這些功能有助于縮短測試時間,降低測試與開發(fā)方面的成本。電路采用3.3V電源、CMOS工藝和LVDSI/O,確保其在整個工業(yè)級溫度范圍(-40℃到+85℃)內(nèi)實現(xiàn)高性能和低功耗。SCAN90CP02可以真正地消除抖動,從而提高系統(tǒng)的可靠性,使用戶能用成本較低的線路實現(xiàn)互連。由于SCAN90CP02設(shè)有預(yù)增強功能,因此不但可以執(zhí)行正常的開關(guān)功能,而且可作為緩沖器使用,以便將現(xiàn)有的FPGA、ASIC及串行/解串器(SerDes)等的lvds信號放大。另外,該電路的LVDS輸出不支持多站式(multidrop)BLVDS環(huán)境。SCAN90CP02的特點如下:每通道的傳輸速率達1.5Gb/s。低功耗,在雙中繼器模式下,最高速率時的電流僅為70mA。低輸出抖動??膳渲玫念A(yù)增強功能(0/25/50/100%)可驅(qū)動有損耗的背板和電纜。具有直通(Flow-through)引腳引出線。LVDS/BLVDS/CML/LVPECL輸入,LVDS輸出。適用IEEE1149.1和1149.6標(biāo)準(zhǔn)。單電源3.3V供電。可對輸入和輸出進行單獨控制以降低功耗。工業(yè)級溫度范圍(-40℃至±85℃)。SCAN90CP02采用28弓|腳LLP封裝或32弓|腳LQFP封裝。電路的預(yù)增強功能用于補償遠距離傳輸或者有損耗的傳輸媒質(zhì)。為使功耗最小,電路為每個輸出提供了獨立的弓腳。而且預(yù)增功能是可編程設(shè)備的。SCAN90CP02的應(yīng)用在筆者的設(shè)計項目中,需要用高達600Mb/s的速率來傳送數(shù)據(jù),由發(fā)射機和接收機完成數(shù)據(jù)收發(fā)、調(diào)制及信道匹配等任務(wù)。為檢驗整個通信系統(tǒng)數(shù)據(jù)傳輸質(zhì)量的好壞,筆者另外設(shè)計了一臺高速誤碼率測試儀。該測試儀由3塊電路板組成,分別是時鐘產(chǎn)生板、發(fā)板和收板。在時鐘產(chǎn)生板和發(fā)板上各用了一塊SCAN90CP02,一是可使電路板上的輸出信號盡可能靠近連接器,減輕板上核心電路的布線壓力,使其位置放置更加自由;二是完成電平轉(zhuǎn)換任務(wù),將LVPECL電平轉(zhuǎn)換成LVDS電平;三是補償走線的損耗,保證信號有較好的傳輸質(zhì)量。該誤碼儀的框圖如圖2所示,圖中重點突出了SCAN90CP02的連接方式。以下詳細介紹該測試儀中的各種電路板。(1)鐘板。時鐘板的SCAN90CP02配置成1:2分配器方式,EN0、EN1、SEL0和SEL1都置為低電平。時鐘板產(chǎn)生的300MHz時鐘信號為LVPECL電平,經(jīng)SCAN90CP02轉(zhuǎn)換成2路LVDS電平,分別送往誤碼儀的發(fā)板和收板。(2)發(fā)板。發(fā)板以Xilinx公司的VirtexII系列XC2V250型電路為核心,由一些外圍電路和控制電路組成,完成偽碼產(chǎn)生、數(shù)據(jù)成幀、并串變換等功能。輸出的600Mb/s數(shù)據(jù)和300MHz時鐘經(jīng)SCAN90CP02中斷通過連接器送到發(fā)射機。SCAN90CP02配置成雙通道中斷器方式,SEL1置高電平,其他控制端置電平。(3)收板。收板以Xilinx公司的VirtexII系列XC2V250型電路為核心,由一些外圍電路和控制電路組成。實現(xiàn)幀同步、數(shù)據(jù)恢復(fù)、串并變換、比較計數(shù)和誤碼統(tǒng)計顯示等功能。SCAN90CP02的預(yù)增強控制端采用撥碼開關(guān)來選擇高、低電平,以增加設(shè)計的靈活性。結(jié)束語在許多應(yīng)用中特別是用高損耗的背板及電纜連接時,一些電路(如A

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論