組合邏輯電路實驗報告_第1頁
組合邏輯電路實驗報告_第2頁
組合邏輯電路實驗報告_第3頁
組合邏輯電路實驗報告_第4頁
組合邏輯電路實驗報告_第5頁
全文預覽已結(jié)束

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

實驗名稱:組合邏輯電路設計一、實驗目的及要求1、了解組合邏輯的設計步驟。2、掌握組合邏輯電路的分析方法與測試方法。3、了解組合邏輯電路的冒險現(xiàn)象及其消除方法。二、實驗環(huán)境WindowsXp虛擬機QuartusII8.0三、實驗內(nèi)容與步驟3、用74LS151(八選一數(shù)據(jù)選擇器)產(chǎn)生邏輯函數(shù)Y=+AC+BC,寫出設計步驟,畫出邏輯電路圖并通過驗證。步驟:將給出的函數(shù),化為最小項,Y=+ABC+AC+BC;畫出真值表;(表3-1)選擇標準器件驗證所得出的邏輯函數(shù)表達式。(圖3-2)4、用74LS138(三線一八譯碼器)及74LS20(雙四輸入與非門)構(gòu)成函數(shù)發(fā)生器實現(xiàn)函數(shù):P=AC+(B+C).步驟:(1)將給出的函數(shù),化為最小項,P=AC+BC+B+C(2)畫出真值表;(表4-1)(3)選擇標準器件驗證所得出的邏輯函數(shù)表達式。(圖4-2)5、用74LS151(八選一數(shù)據(jù)選擇器),實現(xiàn)邏輯函數(shù)Y=AB+CD。步驟:(1)將給出的函數(shù),化為最小項,Y=ABCD+AB+ABD+ABC+CD+BCD+ACD(2)畫出真值表;(表4-1)(3)選擇標準器件驗證所得出的邏輯函數(shù)表達式。(圖4-2)四、調(diào)試過程及實驗結(jié)果3、將最小項Y=+ABC+AC+BC寫成Y=m0D0+m3D3+m5D5+m7D7,根據(jù)式子,D0,D3,D5,D7都接高電平,其余的接低電平。列出真值表:ABCY00010010010001111000101111001111邏輯圖:4、根據(jù)題目要求,需要用到74LS20(雙輸入與非門),將式P=AC+BC+B+C寫成P=m1+m2+m3+m5,即列出真值表:ABCY00000011010101111000101111001110邏輯圖5、將式Y(jié)=ABCD+AB+ABD+ABC+CD+BCD+ACD寫成Y=D3m3+D7m7+D11m11+D12m12+D13m13+D14m14+D15m15,因為74LS151是八選一數(shù)據(jù)選擇器,只有3個輸入端,而題目給出的是4個輸入,所以,可以通過控制D的高低電平來實現(xiàn)該式子。0~7對應的輸入,按照74LS151正常使用輸入;8~15輸入時,按以下方法,即DnABC,例如D13m13,輸入時,D5接高電平,其余不變。A、B、C輸入101,。對應真值表:DnABCY00000101001111001011101111100010011010101111100111011111011111五、分析與討論個人對于74LS138的功能不太了解,因此在做實驗時,把每個輸出都接上,導致無法正常判斷輸出結(jié)果的正確性。對于附加題的感想是,只要平時有復習,做題時肯動腦,并

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論