Altium Designer6 中FPGA設(shè)計(jì)與PCB引腳優(yōu)化實(shí)例_第1頁
Altium Designer6 中FPGA設(shè)計(jì)與PCB引腳優(yōu)化實(shí)例_第2頁
Altium Designer6 中FPGA設(shè)計(jì)與PCB引腳優(yōu)化實(shí)例_第3頁
Altium Designer6 中FPGA設(shè)計(jì)與PCB引腳優(yōu)化實(shí)例_第4頁
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

Email:Info@51Email:Info@51FPGA和PCB的管腳雙向優(yōu)化同步與更新(自動(dòng)管腳交換)在當(dāng)前的PCB編輯器環(huán)境下,連續(xù)按下鍵盤上的PgDn(下頁)按鍵,縮小PCB畫面,個(gè)空間中,移動(dòng)這個(gè)空間,把這個(gè)空間中的器件一起移動(dòng)PCB板上,放到合適的位置,這個(gè)移動(dòng)鼠標(biāo)來拖動(dòng)這個(gè)器件到合適的位置。當(dāng)我們完成布局以后,我們觀察飛線網(wǎng)絡(luò)的交叉情況,如果我們覺得FPGA器件管腳上的飛線網(wǎng)絡(luò)交叉較多,或者我們對(duì)FPGA上面信號(hào)的位置分布不滿意,我們可以對(duì)F信號(hào)進(jìn)行重新的綁定。*首先,左鍵雙擊FPGA器件,進(jìn)入器件屬性對(duì)話框,在或在PCB文件中,左鍵點(diǎn)擊Tools\Pin/PartSwapping\Configure…,進(jìn)入ConSwappingInformationinComponents界面,在這個(gè)界面里選中要管腳I/O口信號(hào)重新的綁定的器件,在PinSwap列選中器件(左鍵點(diǎn)擊打上勾),表示使能這個(gè)器件的管腳交換。在PCB文件中,左鍵點(diǎn)擊Tools\Pin/PartSwapping\Configure…,進(jìn)入ConfigureSwappingInformationinComponents界面,在這個(gè)界面里選中要進(jìn)行管腳I/O口交換的器件,億道電子技術(shù)有限公司(Altium中國(guó)一級(jí)總代理)Email:Info@51選中FPGA芯片后,左鍵點(diǎn)擊本界面左下角的ConfigureComponent…,進(jìn)入ConfigurePinSwappingFor[U1………]界面中左鍵點(diǎn)擊AssignPin-SwapGroupsBy\Type,如下圖所示:Email:Info@51Email:Info@51點(diǎn)擊OK按鍵退出這個(gè)菜單。這時(shí),在ConfigureSwappingInformationinComponents界鍵點(diǎn)擊打上勾)。點(diǎn)擊OK按鍵退出這個(gè)菜單。點(diǎn)擊OK確認(rèn)更新原理圖文件。保存文件。左鍵點(diǎn)擊Tools\Pin/PartSwapping\AutomaticNet/pinOptimizer…,啟動(dòng)FPGA管腳I/O口的自動(dòng)優(yōu)化,這時(shí)就會(huì)自動(dòng)冒出一個(gè)對(duì)話框,左鍵點(diǎn)擊OK按鍵確認(rèn)啟動(dòng)管腳交換并關(guān)閉對(duì)調(diào)整結(jié)束后還需要更新原理圖,因?yàn)楝F(xiàn)在FPGA管腳上信號(hào)的位表發(fā)生了變化,為了保持原理圖和PCB網(wǎng)表的一致性,必須更新原理圖。左鍵點(diǎn)擊Design\UpdataSchematicinxxxxx.PrjPCB,啟對(duì)FPGA器件原理圖修改的一些具體操作。主要是一些I/O位置的調(diào)整。確認(rèn)沒有什么錯(cuò)誤就左鍵依次點(diǎn)擊ValidateChanges,ExecuteChanges兩個(gè)按鍵,對(duì)話框的右邊就會(huì)冒出來綠色的圖標(biāo)來表示所執(zhí)行的修改是正常的。點(diǎn)擊Close關(guān)閉對(duì)話框。Email:Info@51Email:Info@51現(xiàn)在,我們已經(jīng)把PCB中FPGA器件網(wǎng)表的變化回注到對(duì)應(yīng)的原理圖文件中了。這時(shí),在PCB工程之中,名為FPGA_U1_Aut個(gè)文件剛被修改過,因?yàn)槲覀冊(cè)韴D上是采在原理圖上所作的修改是FPGA符號(hào)Pin腳上網(wǎng)絡(luò)標(biāo)號(hào)位置的移動(dòng)。這樣就把FPGAI/O口上信號(hào)的位置進(jìn)行了重新綁定。使原理圖和PCB網(wǎng)表保持一致。原理圖到FPGA約束文件的管腳優(yōu)化同步左鍵點(diǎn)擊Project\FPGAWorkspaceMap….就會(huì)冒出一個(gè)FPGAWorkspaceMap對(duì)話框,這時(shí)候就會(huì)看到PcbDoc和Sch不一致的。左鍵點(diǎn)擊SchDoc和PrjFpg之間的紅色的連線,就會(huì)冒出一個(gè)SynchronizeU1andxxx.PrjFpg同步對(duì)話框,綠色的行表示FPGA和P是不一致的。對(duì)話框中部右邊的有UpdatetoPCB和UpdatetoFPGA兩個(gè)按鍵。他們不變,以此為依據(jù),修改更新PCB。UpdatetoFPGA表示PCB工程中的I/O口上信號(hào)的位置不變,以此為依據(jù),修改更新FPGA。鍵點(diǎn)擊UpdatetoFPGA,隨后會(huì)冒出一個(gè)EngineerChangOrder對(duì)話框,列出了對(duì)FPGA器件約束文件進(jìn)行修改的一些具體操作。主要是一些I/O位置的調(diào)整。確認(rèn)沒有什么錯(cuò)誤就左鍵依次點(diǎn)擊ValidateChanges,ExecuteChanges兩個(gè)按鍵,對(duì)話框的右邊就會(huì)冒出來綠色的圖標(biāo)來表示所執(zhí)行的修改是正常的。點(diǎn)擊Clos的行都是綠色的。表示FPGA和PCB是一致的。點(diǎn)擊Close關(guān)閉同步對(duì)話框。這時(shí)FPGA口上信號(hào)的位置也是一致的。點(diǎn)擊Close關(guān)閉FPGAWorkspaceMap對(duì)話框。這時(shí),在FPGA工程之中,Setting下面的ConstraintFiles中的約束文件名稱的右上方出現(xiàn)了一個(gè)星號(hào),表示這個(gè)文件剛被修改過,因?yàn)榧s束文件

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論