寫(xiě)VerilogFPGA和ASIC如何選擇_第1頁(yè)
寫(xiě)VerilogFPGA和ASIC如何選擇_第2頁(yè)
寫(xiě)VerilogFPGA和ASIC如何選擇_第3頁(yè)
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

寫(xiě)Verilog,F(xiàn)PGA和ASIC如何選擇?大多數(shù)同學(xué)還在學(xué)校里敲Verilog的時(shí)候,是不知道幾年之后自己到底要做哪個(gè)方向的工作的。除了問(wèn)問(wèn)學(xué)長(zhǎng)學(xué)姐,逛逛論壇,就再?zèng)]有其他想法了。所以很多人都會(huì)覺(jué)得,一樣都是寫(xiě)Verilog,F(xiàn)PGA和ASIC其實(shí)都一樣,到時(shí)候能找到哪個(gè)就做哪個(gè)吧。實(shí)際上,這兩者無(wú)論是崗位定義,工作內(nèi)容,還是行業(yè)狀況和薪資都不一樣。所以,到底選哪個(gè)好?先闡明定義FPGA:Field(現(xiàn)場(chǎng))Programmable(可編程)Gate(邏輯門(mén))Array(陣列),F(xiàn)PGA是一種可以重構(gòu)電路的芯片,是一種硬件可重構(gòu)的體系結(jié)構(gòu),通過(guò)編程可以隨時(shí)改變它的應(yīng)用場(chǎng)景。ASIC(ApplicationSpecificIntegratedCircuit),即專用集成電路,是指應(yīng)特定用戶要求和特定電子系統(tǒng)的需要而設(shè)計(jì)、制造的集成電路。用玩具來(lái)舉例,同樣是一個(gè)玩具小人,F(xiàn)PGA就像是樂(lè)高,可以用不同的零件拼接而成,ASIC則是廠家定制手辦,只為這一款模型專門(mén)設(shè)計(jì)制作。這決定了雙方的不同特點(diǎn)FPGA的特點(diǎn):FPGA能夠反復(fù)使用,理論上,F(xiàn)PGA允許無(wú)限次的編程。FPGA的編程無(wú)須專用的FPGA編程器,快速成品,可以被修改來(lái)改正程序中的錯(cuò)誤和更便宜的造價(jià)。用戶不需要介入芯片的布局布線和工藝問(wèn)題,而且可以隨時(shí)改變其邏輯功能,使用靈活。ASIC的特點(diǎn):ASIC需要更長(zhǎng)的開(kāi)發(fā)周期,更復(fù)雜的設(shè)計(jì)環(huán)節(jié),更大的風(fēng)險(xiǎn),同時(shí)需要更多的人員參與。面向特定用戶的需求,ASIC在批量生產(chǎn)時(shí)具有體積更小、功耗更低、可靠性提高、性能提高、保密性增強(qiáng)、成本降低等優(yōu)點(diǎn)。成本這里需要說(shuō)明的是,小批量需求時(shí),單片F(xiàn)PGA成本低于ASIC,隨著產(chǎn)品量的增加,單片ASIC成本逐步降低。正因如此,F(xiàn)PGA主要用于要求快速迭代或者小批量產(chǎn)品,或者作為ASIC的算法驗(yàn)證加速。ASIC用于設(shè)計(jì)規(guī)模大,復(fù)雜度比較高的芯片,或者是成熟度高,產(chǎn)量比較大的產(chǎn)品。特點(diǎn)不同,產(chǎn)生不同的市場(chǎng)環(huán)境FPGA多年來(lái)被四大巨頭Xilinx(賽靈思)、Altera(阿爾特拉)、Lattice(萊迪思)、Microsemi(美高森美)壟斷。近40年來(lái),先后有超過(guò)60家以上的公司從事過(guò)FPGA技術(shù)與產(chǎn)品的研發(fā),其中包括Intel、IBM、AMD、TI、GE、AT&T、摩托羅拉、朗訊、三星、東芝、飛利浦等實(shí)力雄厚的大公司,但絕大多數(shù)都功虧一簣。目前Altera已被Intel收購(gòu),Xilinx則是被AMD收購(gòu)。國(guó)內(nèi)目前有一定規(guī)模的FPGA公司:京微齊力:二次創(chuàng)業(yè),瞄準(zhǔn)AI云邊端上海遨格芯:從編譯軟件切入生態(tài)鏈廣東高云:28nm中高密度FPGA深圳紫光同創(chuàng):高性能FPGA已量產(chǎn)商用西安智多晶:小米為第四大股東上海安路科技:28nm今年批量供應(yīng)成都華微科技:出身國(guó)家“909”工程上海復(fù)旦微電子:超大規(guī)模億門(mén)級(jí)FPGAASIC就不一樣了,因?yàn)楦黝?lèi)產(chǎn)品定制需求的差異化,造就了百花齊放的局面,不同賽道不同領(lǐng)域都有大大小小的芯片設(shè)計(jì)公司投身其中,同時(shí)也產(chǎn)生了更多的崗位。ASIC與FPGA的崗位存量,粗略估計(jì)可能是500:1,甚至更高,同時(shí)ASIC因?yàn)楦邚?fù)雜性,相應(yīng)的薪資水平也要比同類(lèi)型FPGA的崗位高一些。相對(duì)的,因?yàn)槟軌蚧钕聛?lái)的公司不多,所以行業(yè)環(huán)境更穩(wěn)定,F(xiàn)PGA的崗位波動(dòng)更小。對(duì)于應(yīng)屆生來(lái)說(shuō),更推薦ASIC做RTL的工程師一定要往系統(tǒng)層面的工程師轉(zhuǎn),只在RTL和協(xié)議這條路上走下去,沒(méi)有任何希望。19年的Xilinx開(kāi)發(fā)者大會(huì)(XDF)之后,新的開(kāi)發(fā)平臺(tái)和自適應(yīng)芯片降低了FPGA的使用門(mén)檻,將軟硬件放在同一平臺(tái)上開(kāi)發(fā),盡可能的使用高級(jí)軟件語(yǔ)言(c++、python等)進(jìn)行整體SOC的開(kāi)發(fā),這也是將來(lái)FPGA開(kāi)發(fā)的趨勢(shì),讓無(wú)論是否會(huì)HDL的人都能立馬上手使用。最開(kāi)始從底層做起,慢慢的積累學(xué)習(xí),最

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論