


付費下載
下載本文檔
版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領
文檔簡介
采用FPGA方案的數(shù)字顯示系統(tǒng)設計FPGA是一種快速有效的開發(fā)平臺,可加快開發(fā)周期,原因在于其擁有靈活的架構、先進的處理技術、強有力的軟件綜合技術及豐富的IP庫,可提供最完整的系統(tǒng)集成解決方案。本文以Virtex-II系列PlatformFPGA為例,說明采用FPGA方案進行數(shù)字顯示系統(tǒng)設計所具有的靈活、快速和低成本等特性。系統(tǒng)級芯片(SoC)解決方案被譽為半導體業(yè)最重要的發(fā)展之一,目前,從數(shù)字手機和數(shù)字電視等消費類電子產(chǎn)品到高端通信LAN/WAN設備中,這一器件隨處可見。過去,為了創(chuàng)建此類嵌入式系統(tǒng),設計工程師不得不在處理器、邏輯單元和存儲器等三種硬件中進行選擇,而現(xiàn)在這些器件已合并為單一的SoC解決方案。ASIC在器件成本、尺寸和性能上頗具優(yōu)勢;而FPGA則在上市時間、建模時間及升級能力上稍勝一籌,這些是權衡設計中FPGA和ASIC取舍的基本依據(jù)。與ASIC相比,F(xiàn)PGA最大的不同在于它采用了大量的晶體管和內(nèi)部互聯(lián)來實現(xiàn)編程。由于ASIC所用的晶體管數(shù)較少,因此就這一方面而言,ASIC的器件成本通常比FPGA要低。不過,根據(jù)摩爾定律所述,F(xiàn)PGA和ASIC在密度、性能及器件成本上的差距正逐漸縮小。如圖1所示,芯片內(nèi)連技術,如采用更多金屬層及銅連線,有助于縮小FPGA和ASIC之間的成本、密度及性能差距。此外,在計算基于ASIC或FPGA的SoC成本時,除了生產(chǎn)成本外,設計開發(fā)所需的時間和經(jīng)費也是一項重要的考慮因素。Xilinx的可編程邏輯器件的發(fā)展過程。FPGA最初僅提供簡單的邏輯解決方案組合,然后發(fā)展為PlatformsFPGA,在功能及總成本上均為系統(tǒng)結構設計工程師提供了極大價值?,F(xiàn)在,從網(wǎng)絡設備到高端消費類器件,F(xiàn)PGA均開始了大批量生產(chǎn)。下面以PlatformFPGA方案為例,說明基于FPGA的SoC方案的特點。PlatformFPGA解決方案A.PlatformFPGA模型以因特網(wǎng)、無線、全球化及個人通信為代表的信息化時代要求設備生產(chǎn)商在標準通信系統(tǒng)中增加數(shù)據(jù)率及通道數(shù),以支持視頻流、音頻流及數(shù)據(jù)流。PlatformFPGA為生產(chǎn)商提供了所需的系統(tǒng)靈活性、上市時間并可支持高帶寬要求。此外,PlatformFPGA提供了用于嵌入式處理器的系統(tǒng)控制、用于客戶訂制數(shù)據(jù)濾波及并行處理的DSP內(nèi)核以及用于系統(tǒng)高速數(shù)據(jù)通信的吉比特串行及源同步I/O口。Virtex-II系統(tǒng)門密度為4萬到800萬不等,可提供嵌入式系統(tǒng)存儲器。由于這種高密度片上存儲器可提供快速高效的FIFO緩沖區(qū)、移位寄存器及CAM,因此增加了整體系統(tǒng)帶寬。嵌入式RAM模塊及高速存儲接口為帶寬要求很高的系統(tǒng)提供了強大的、基于存儲器的數(shù)據(jù)通道。Virtex-II器件及其擴展器件所提供的PlatformFPGA功能可解決系統(tǒng)級設計中面臨的信號完整性、復雜系統(tǒng)時鐘管理及板上EMI管理等問題。B.PlatformFPGA的軟硬內(nèi)核PlatformFPGA是一種靈活的解決方案,它在單芯片上集成了一系列軟硬IP內(nèi)核,同時硬件和固件可隨時升級。FPGA架構的可編程性縮短了系統(tǒng)開發(fā)時間,單個PlatformFPGA就可滿足多種應用需要。此外,它還提供了軟硬件協(xié)同設計的靈活性,設計工程師可在開發(fā)周期內(nèi)便進行系統(tǒng)優(yōu)化。PlatformFPGA采用了IP插入和有源內(nèi)連技術。采用IP插入技術可將任何大小或形狀的軟硬IP內(nèi)核無縫地插入到FPGA架構中任何部分,并保持與周圍陣列極佳的連通性。而有源內(nèi)連技術則提供了有源的布線通道,使得軟硬IP內(nèi)核無論位于陣列何處均可保持穩(wěn)定、高效的性能。處理器的性能用于PlatformFPGA的EmPower!解決方案為嵌入式處理器提供了最高性能的可編程系統(tǒng),同時還可自由選擇客戶訂制的解決方案。它所采用的嵌入式PowerPC405處理器.html"target="_blank">微處理器內(nèi)核工作頻率為300MHz,可提供超過420MIP的性能。此外,Virtex-II器件上的MicroBlaze軟處理器內(nèi)核是32位RISC處理器,工作頻率為125MHz,可提供82MIP的性能。Virtex-II解決方案中結合了嵌入式乘法器和增強的算術功能,具有超過0.5T-MAC/s的XtremeDSP功能,比業(yè)界最先進的嵌入式DSP處理器內(nèi)核快100倍以上。將Xilinx的系統(tǒng)生成器與MathWork的MATLAB及Simulink相結合,可為系統(tǒng)和DSP設計工程師提供了一套他們熟悉的、完整的設計工具。此外,SystemIO充分解決了高性能設計中各式各樣的系統(tǒng)互聯(lián)問題,包括物理接口和協(xié)議,以提供更高的帶寬。為了使PlatformFPGA能夠支持最快的通信標準,如10G以太網(wǎng)、OC-192、Infiniband和XAUI接口標準,Virtex-II系列FPGA中集成了速度高達吉比特的串行收發(fā)器。SystemIO接口提供了最為靈活的解決方案來兼容一些新興的接口標準,其中包括RapidIO、LDT、SPI4、PCI66、PCI、FlexBus4及POS-PHY4并行總線。PlatformFPGASoC應用實例一個基于PlatformFPGA的SoC數(shù)字顯示應用實例。數(shù)字視頻設計中一個需要解決的關鍵問題是在同一塊電路板上實現(xiàn)不同元件之間以及不同產(chǎn)品間的接口問題。USB2.0、IEEE1394和PCI可實現(xiàn)高速接口,而FPGA則提供了一種理想平臺,為不同的技術提供接口及協(xié)議轉換。一般來說,數(shù)字視頻技術的基礎在于數(shù)字圖像處理。本方案中,F(xiàn)PGA可提供性能卓越的DSP處理能力,因此可以通過可編程邏輯來實現(xiàn)數(shù)字圖像處理。FPGA為數(shù)字視頻
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 2025年中國醫(yī)養(yǎng)結合行業(yè)市場競爭格局分析及投資方向研究報告
- 中國工業(yè)壓縮機行業(yè)市場調(diào)查報告
- 2024年中國飼料用香精行業(yè)調(diào)查報告
- 中國KTV隔音吸音材料行業(yè)市場發(fā)展監(jiān)測及投資策略研究報告
- 健康相關課件圖片大全
- 健康活動我的小腳課件
- 蕭山區(qū)深化公路管理辦法
- 2024年站臺安全門系統(tǒng)資金籌措計劃書代可行性研究報告
- 融媒體中心外宣管理辦法
- 裝配式施工收費管理辦法
- 精工手表8B82機芯中文說明書
- 汽車銷售系統(tǒng)的設計與實現(xiàn)
- 裝飾工程項目考核評分表
- 公安基礎知識輔警考試1000題
- 2024年產(chǎn)品代理協(xié)議書
- 《拍賣概論》考試題庫(精煉版)
- DL-T5434-2021電力建設工程監(jiān)理規(guī)范
- 砂漿物資組織供應、運輸、售后服務方案
- 2024年省博羅縣公開招考第三批村(社區(qū))黨組織書記和“兩委”班子儲備人選高頻考題難、易錯點模擬試題(共500題)附帶答案詳解
- 診所校驗現(xiàn)場審核表
- 中醫(yī)養(yǎng)生健康小妙招的課件
評論
0/150
提交評論