實(shí)驗(yàn)九 移位寄存器及其應(yīng)用_第1頁
實(shí)驗(yàn)九 移位寄存器及其應(yīng)用_第2頁
實(shí)驗(yàn)九 移位寄存器及其應(yīng)用_第3頁
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

實(shí)驗(yàn)九移位寄存器及其應(yīng)用實(shí)驗(yàn)?zāi)康恼莆罩幸?guī)模四位雙向移位寄存器的邏輯功能熟悉移位寄存器的應(yīng)用——實(shí)現(xiàn)數(shù)據(jù)的串行-并行轉(zhuǎn)換和構(gòu)成環(huán)形計(jì)數(shù)器實(shí)驗(yàn)設(shè)備及器件數(shù)字電路實(shí)驗(yàn)箱74LS194(CC40194)×2,CC4011(74LS00),CC4068(74LS30)實(shí)驗(yàn)內(nèi)容及步驟測試74LS194的邏輯功能按圖9-5接線,、S1、S0、SL、SR、D0、D1、D2、D3、Q0、Q1、Q2、Q3分別接至邏輯電平顯示器的輸入插口,CP接單次脈沖源。按表9-5測試清零令=0,其它輸入為任意狀態(tài),這時(shí)寄存器輸出Q0、Q1、Q2、Q3應(yīng)均為零送數(shù)令,S0=S1=1,送入任意四位二進(jìn)制數(shù),如D0D1D2D3=abcd,加CP脈沖,觀察CP=0、CP由0→1、CP由1→0三種情況下寄存器輸出狀態(tài)的變化,觀察寄存器輸出狀態(tài)變化是否發(fā)生在CP脈沖上升沿左移令、S1=0、S0=1,由右移串行輸入端SL送入二進(jìn)制數(shù)碼如1111, 由CP端連續(xù)加四個(gè)CP脈沖,觀察輸出端情況,記錄之右移令、S1=0、S0=1,由右移串行輸入端SR送入二進(jìn)制數(shù)碼如0100,連續(xù)加四個(gè)CP脈沖,觀察輸出,記錄之保存寄存器預(yù)置任意四位二進(jìn)制數(shù)碼abcd,然后令、S1=S0=0,加CP脈沖,觀察輸出,記錄之表9-5清零時(shí)鐘模式串入并行輸入并行輸出功能總結(jié)CPS1S0SLSRD0D1D2D3Q0Q1Q2Q30xxxxxxxxx1↑11xxxxxx101xxxxx1xxxxx1xxxxx1xxxxx01x0xxxxx1xxxxx0xxxxx0xxxx00xxabcd環(huán)行計(jì)數(shù)器自擬實(shí)驗(yàn)線路用并行送數(shù)法預(yù)置寄存器為某二進(jìn)制數(shù)(如0100),然后進(jìn)行右移循環(huán),觀察寄存輸出,記入表9-6中表9-6CPQ0Q1Q2Q3001001234實(shí)現(xiàn)數(shù)據(jù)的串行-并行轉(zhuǎn)換串行輸入-并行輸出按圖9-3接線,進(jìn)行右移串入-并出實(shí)驗(yàn),串入數(shù)碼自定;改接線路用左移方式實(shí)現(xiàn)并行輸出。自擬表格,記錄之并行輸入-串行輸

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論