(完整版)數(shù)字電路基礎考試題(附參考答案)_第1頁
(完整版)數(shù)字電路基礎考試題(附參考答案)_第2頁
(完整版)數(shù)字電路基礎考試題(附參考答案)_第3頁
(完整版)數(shù)字電路基礎考試題(附參考答案)_第4頁
(完整版)數(shù)字電路基礎考試題(附參考答案)_第5頁
全文預覽已結束

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

/數(shù)字電子技術-考試復習題一、單項選擇題1.(195)H表示(D)。(a)二進制數(shù)(b)十進制數(shù)(c)八進制數(shù)(d)十六進制數(shù)2.在TTL門電路中,能實現(xiàn)“線與”的門電路是(B)(a)與非門(b)集電極開路門(c)或非門(d)或非門3.用不同數(shù)制的數(shù)字來表示2007,位數(shù)最少的是。(a)十六進制數(shù)(b)十進制數(shù)(c)八進制數(shù)(d)二進制數(shù)4.十進制數(shù)36轉換為十六進制數(shù),結果為。(a)26(b)24(c)22(d)205.8421BCD碼10000111表示的十進制數(shù)是。(a)131(b)103(c)87(d)136.A/D轉換輸出的二進制代碼位數(shù)越多,其轉換精度()(a)越高(b)越低(c)不變(d)無法確定7.下列邏輯表示式正確的是()(a)(b)(c)(d)8.下列電路中,屬于時序邏輯電路的是().(a)數(shù)據(jù)選擇器(b)編碼器(c)計數(shù)器(d)譯碼器9.由8位寄存器組成的扭環(huán)移位寄存器可以構成進制計數(shù)器。(a)4(b)8(c)16(d)無法確定10.555集成定時器構成的單穩(wěn)態(tài)觸發(fā)器,其暫態(tài)時間tW≈________。(a)0.7RC(b)RC(c)1.1RC(d)1.4RC11.十進制數(shù)24轉換為二進制數(shù),結果為。(a)10100(b)10010(c)01100(d)1100012.(a)13.(c)14.(c)15.(d)12.()D,。(a)275(b)629(c)2750(d)220013.三態(tài)門的第三態(tài)是。(a)低電平(b)高電平(c)高阻(d)任意電平14.具有8個觸發(fā)器的二進制異步計數(shù)器最多可能有種狀態(tài)。(a)8(b)128(c)256(d)51215.“或非”邏輯運算結果為“0”的條件是該或項的變量。(a)全部輸入“0”(b)全部輸入“1”(c)任一個輸入“0”(d)任一個輸入“1”16.當TTL門電路輸入端對地接電阻R=10k時,相當于此端。(a)接邏輯“1”(b)接邏輯“0”(c)接0.4V電壓(d)邏輯不定17.若干個三態(tài)邏輯門的輸出端連接在一起,能實現(xiàn)的邏輯功能是。(a)線與(b)無法確定(c)數(shù)據(jù)驅動(d)分時傳送數(shù)據(jù)18.一個3輸入表決電路,只有3個輸入都為0,輸出才為1,則該電路的邏輯關系是。(a)與(b)或(c)或非(d)與非19.如要將一個最大幅度為5.1V的模擬信號轉換為數(shù)字信號,要求輸入每變化20mV,輸出信號的最低位(LSB)發(fā)生變化,應選用位ADC。(a)6(b)8(c)10(d)1220.要獲得32K×8RAM,需用用4K×4的RAM片。21.195表示。(a)二進制數(shù)(b)十進制數(shù)(c)八進制數(shù)(d)十六進制數(shù)22.十進制數(shù)24轉換為二進制數(shù),結果為。(a)10100(b)11000(c)01100(d)1001023.十進制數(shù)89對應的8421BCD碼為。(a)00100100(b)00011000(c)10001001(d)0010100024.十進制數(shù)36轉換為十六進制數(shù),結果為。(a)26(b)24(c)22(d)2025.若將一個正弦波電壓信號轉換成同頻率的矩形波,應采用d。(a)計數(shù)器(b)多諧振蕩器(c)單穩(wěn)態(tài)觸發(fā)器(d)施密特觸發(fā)器26.A/D轉換輸出的二進制代碼位數(shù)越多,其轉換精度。(a)越高(b)越低(c)不變(d)無法確定27.三態(tài)門的第三態(tài)是()。(a)低電平(b)高電平(c)高阻(d)以上都不是28.“或非”邏輯運算結果為“0”的條件是該或項的變量()。(a)全部輸入“0”(b)全部輸入“1”(c)任一個輸入“0”(d)任一個輸入“1”29.兩個開關控制一盞燈,用A和B為1表示相應開關為閉合狀態(tài),如果只有兩個開關都閉合時燈才不亮,則該電路的邏輯關系為()。(a)同或(b)或非(c)異或(d)與非30.如果,那么,=()。(a)(b)(c)(d)二、填空1.數(shù)制轉換(1514)D。2.已知邏輯函數(shù)的反函數(shù),則該函數(shù)。3.TTL與非門的開門電阻為2000。4.D觸發(fā)器的的特征方程為。5.已知邏輯函數(shù),該函數(shù)的最小項表達式為。6.一片8位DAC的最小輸出電壓增量為0.02V,當輸入為11001011時,輸出電壓UO為__4.06________。7.組合電路的基本單元是邏輯門,時序電路的基本單元是觸發(fā)器。8.輸出僅與電路儲存狀態(tài)的時序電路稱為Moore型電路。9.要擴展成8K8RAM,需用用5124的RAM32片。10.所謂組合邏輯電路是指:在任何時刻,邏輯電路的輸出狀態(tài)只取決于電路各輸入的組合,而與電路過去的狀態(tài)無關。11.最基本的三種邏輯運算是、和。12.7的8421BCD碼是0111。13.D觸發(fā)器的的特征方程為。14.在兩個開關A和B控制一個電燈L的電路中,當兩個開關都斷開時燈亮,則實現(xiàn)的邏輯函數(shù)式為(a+b)‘。15.CMOS邏輯電路中,若VDD=10V,則輸出低電平UOL為0,輸出高電平UOH為10。18.與逐次逼近型ADC比較,雙積分型ADC轉換速度慢,抗干擾能力強。19.按照數(shù)據(jù)寫入的方式,ROM可分為掩膜ROM、PROM、EPROM、和E2PROM等四類。20.A/D轉換器的最小分辨電壓為U,則它的輸出Dn為.[uI/U]、,最大的輸入電壓UImax為(2n–1)U。21.將二進制數(shù)1011110轉換為十六進制數(shù)為5E。22.用卡諾圖化簡邏輯函數(shù),化簡結果一般是最簡的YUHUO式。23.2010個1連續(xù)異或的結果是0。24.函數(shù)的與非表達式為。25.JK觸發(fā)器的特征表達式為。26.=1,=0。27.譯碼器、編碼器屬于邏輯電路,計數(shù)器、寄存器屬于邏輯電路。28.CMOS邏輯電路中,若VDD=5V,電路的噪聲容限UN可達5v。29.要擴展成8K8RAM,需用用1K4的RAM16片。30.寫出最小項標準式為。三、化簡邏輯函數(shù)1、用代數(shù)法化簡知識點:代數(shù)法化簡,參考教材P26-272、用卡諾圖化簡L=∑m(2,3,4,5,9)+∑d(10,11,12,13)知識點:卡諾圖法化簡,參考教材P27-283.知識點:邏輯函數(shù)化簡,參考教材P29-30五、電路如題5圖所示。集成定時器555的功能如表1所示。1、分析S未按下時電路的工作狀態(tài)。u0處于高電平還是低電平?電路狀態(tài)是否可以保持穩(wěn)定?2、若C=10μF,按一下啟動按鈕S,當要求輸出脈寬tw=10S時,計算R值。3、若C=0.1μF,要求暫穩(wěn)時間tw=5mS時求R值。此時若將C改為1μF(R不變),則時間tw又為多少?表1表1555功能表THOUTDIS××LL導通HL導通H不變不變×HH截止題5圖知識點:555定時器,參考教材P165-168六、十字路口的交通燈規(guī)定紅燈停,綠燈行,黃燈要注意(即黃燈一亮,未過停車線的車輛也須停車)。若以變量A、B、C分別表示紅、黃、綠燈的狀態(tài),且以燈亮為1,燈滅為0,用L表示停車與否,且以停車為1,通行為0。規(guī)定任何時刻有且僅有一個燈亮。列出真值表,寫出交通停車邏輯函數(shù)表達式。知識點:邏輯電路設計,參考教材P81-100七、邏輯電路如5圖所示,設各觸發(fā)器的初始狀態(tài)為“0”態(tài),要求:1、寫出各觸發(fā)器的激勵方程。2、列出電路的狀態(tài)轉換表。3、畫出電路的狀態(tài)轉換圖。4、畫出、的波形圖(至少4個時鐘脈沖)。5、說明電路的邏輯功能。題5圖知識點:集成觸發(fā)器,參考教材P125-135八、寫出題3圖所示電路的表達式,并列出真值表,說明電路的邏輯功能。題3圖題3圖知識點:組合電路的分析和設計,參考教材P83-86九、化簡邏輯函數(shù)知識點:邏輯函數(shù)化簡,參考教材P25-30十、邏輯電路如5圖所示,設各觸發(fā)器的初始狀態(tài)為“0”態(tài),要求:1、寫出各觸發(fā)器的激勵方程。2、列出電路的狀態(tài)轉換表。3、畫出電路的狀態(tài)轉換圖。4、畫出、的波形圖(至少4個時鐘脈沖)。5、說明電路的邏輯功能。題5圖知識點:集成觸發(fā)器狀態(tài)轉換及邏輯功能,參考教材P126-136參考答案一、單項選擇題1.(d)2.(b)3.(a)4.(b)5.(c)6.(a)7.(b)8.(c)9.(c)10.(c)11.(d)12.(a)13.(c)14.(c)15.(d)16.(a)17.(d)18.(c)19.(b)20.(b)21.(d)22.(b)23.(c)24.(b)25.(d)26.(a)27.(c)28.(d)29.(b)30.(b)二、填空1.1514;2.;3.2000;4.5.;6.4.06V;7.邏輯門、觸發(fā)器;8.狀態(tài);9.32;10.輸入,過去的狀態(tài)11.s與、或、非;12.0111;13.;14.;15.0V,10V;16.4.06V;17.邏輯門、觸發(fā)器;18.低,強;19.掩膜ROM、PROM、EPROM、E2PROM;20.[uI/U]、(2n–1)U21.5E;22.與或式;23.0;24.;25.;26.1,0;27.組合,時序;28.5V;29.16;30.三、1、2、3、四、1、寫出邏輯表達式,并進

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論