組合邏輯電路的設(shè)計(jì)_第1頁
組合邏輯電路的設(shè)計(jì)_第2頁
組合邏輯電路的設(shè)計(jì)_第3頁
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

組合邏輯電路的設(shè)計(jì)一實(shí)驗(yàn)?zāi)康?、掌握組合邏輯電路的設(shè)計(jì)方法。2、掌握實(shí)現(xiàn)組合邏輯電路的連接和調(diào)試方法。二實(shí)驗(yàn)儀器數(shù)字實(shí)驗(yàn)箱74LS00芯片等本實(shí)驗(yàn)所用的74LS00(四二輸入與非門)是一種低功耗肖特基集成TTL門電路,其及引線功能及排列圖如下:12123456789101112131474LS001A1B2A2B2YGND3Y3A3B4A4BVCC1Y4Y三實(shí)驗(yàn)原理組合邏輯電路是數(shù)字系統(tǒng)中邏輯電路形式的一種,它的特點(diǎn)是:電路任何時刻的輸出狀態(tài)只取決于該時刻輸入信號(變量)的組合,而與電路的歷史狀態(tài)無關(guān)。組合邏輯電路的設(shè)計(jì)是在給定問題(邏輯命題)情況下,通過邏輯設(shè)計(jì)過程,選擇合適的標(biāo)準(zhǔn)器件,搭接成實(shí)驗(yàn)給定問題(邏輯命題)功能的邏輯電路。通常,設(shè)計(jì)組合邏輯電路按下述步驟進(jìn)行:其流程圖如圖1:列真值表。由真值表寫出邏輯函數(shù)表達(dá)式。對邏輯函數(shù)進(jìn)行化簡。若由真值表寫出的邏輯函數(shù)表達(dá)式不是最簡,應(yīng)用公式法或卡諾圖進(jìn)行邏輯函數(shù)化簡,得出最簡式。如果對所用器件有要求,還需將最簡式轉(zhuǎn)換成相應(yīng)的形式。按最簡式畫出邏輯電路圖。設(shè)計(jì)要求設(shè)計(jì)要求真值表邏輯表達(dá)式卡諾圖簡化的邏輯表達(dá)式邏輯圖圖1組合邏輯電路設(shè)計(jì)流程圖四實(shí)驗(yàn)任務(wù)1設(shè)計(jì)一個三變量的多數(shù)表決電路。解:(1)邏輯設(shè)計(jì)在這個邏輯問題中,設(shè)A,B,C為輸入變量,分別代表參加表決的邏輯變量,變量為1表示贊成,為0表示反對。設(shè)Y為輸出變量,表示表決結(jié)果,為1表示通過,為0表示不通過。列出真值表如表:根據(jù)真值表寫出Y的與或表達(dá)式,即:將上述表達(dá)式化簡成與非的形式,即:(2)畫出表決電路圖并進(jìn)行驗(yàn)證2在一次拳擊比賽中A,B,C為主副副裁判,兩個或兩個以上裁判判為成功(其中一個為主裁判)則選手獲勝,獲勝為“1”,失敗為“0”,用與非門實(shí)現(xiàn)。解:(1)邏輯設(shè)計(jì)在這個邏輯問題中,裁判同意用“1”表示,不同意用“0”表示。設(shè)Y為選手的表決結(jié)果,為1表示通過,為0表示不通過。列出真值表如表:根據(jù)真值表寫出Y的與或表達(dá)式,即:將上述表達(dá)式化簡成與非的形式,即:(2)畫出表決電路圖并進(jìn)行驗(yàn)證五實(shí)驗(yàn)

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論