EDA 三變量多數(shù)表決器 一位全加器_第1頁(yè)
EDA 三變量多數(shù)表決器 一位全加器_第2頁(yè)
EDA 三變量多數(shù)表決器 一位全加器_第3頁(yè)
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

組合邏輯研究實(shí)驗(yàn)(一)EDA實(shí)現(xiàn)一、實(shí)驗(yàn)?zāi)康?/p>

1.了解用SSI器件實(shí)現(xiàn)簡(jiǎn)單組合邏輯電路的方法。

2.學(xué)習(xí)QuartusⅡ軟件的操作方法。

3.學(xué)會(huì)用原理圖輸入的方法實(shí)現(xiàn)簡(jiǎn)單組合邏輯電路。二、實(shí)驗(yàn)所用儀器、設(shè)備1.計(jì)算機(jī)

2.QuartusⅡ軟件三、實(shí)驗(yàn)內(nèi)容1.利用QuartusⅡ軟件,用原理圖輸入的方法實(shí)現(xiàn)三變量多數(shù)表決器電路,進(jìn)行功能和時(shí)序仿真,記錄仿真波形。三變量多數(shù)表決器電路

功能仿真時(shí)序仿真2.利用QuartusⅡ軟件,用原理圖輸入的方法實(shí)現(xiàn)一位全加器電路,進(jìn)行功能和時(shí)序仿真,記錄仿真波形。一位全加器時(shí)序仿真功能仿真

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論