2024年大學(xué)試題(計算機(jī)科學(xué))-微型計算機(jī)系統(tǒng)與接口筆試歷年真題薈萃含答案_第1頁
2024年大學(xué)試題(計算機(jī)科學(xué))-微型計算機(jī)系統(tǒng)與接口筆試歷年真題薈萃含答案_第2頁
2024年大學(xué)試題(計算機(jī)科學(xué))-微型計算機(jī)系統(tǒng)與接口筆試歷年真題薈萃含答案_第3頁
2024年大學(xué)試題(計算機(jī)科學(xué))-微型計算機(jī)系統(tǒng)與接口筆試歷年真題薈萃含答案_第4頁
2024年大學(xué)試題(計算機(jī)科學(xué))-微型計算機(jī)系統(tǒng)與接口筆試歷年真題薈萃含答案_第5頁
已閱讀5頁,還剩13頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

2024年大學(xué)試題(計算機(jī)科學(xué))-微型計算機(jī)系統(tǒng)與接口筆試歷年真題薈萃含答案(圖片大小可自由調(diào)整)第1卷一.參考題庫(共30題)1.Pentium?4目前最高的主頻是多少?它采用了哪些相關(guān)技術(shù)?2.80386~Pentium系列微處理器的一個寄存器頁內(nèi)包含多少個字節(jié)?頁目錄中存放多少個32位地址?3.AGP是什么?哪些主要的功能特點(diǎn)?4.堆棧的深度由哪個寄存器確定??為什么說一個堆棧的深度最大為64KB??在執(zhí)行一條入?;虺鰲V噶顣r,棧頂?shù)刂穼⑷绾巫兓?.編寫一匯編語言程序:將字節(jié)存儲單元BUF中兩個壓縮BCD碼(XYH)拆成兩個非壓縮BCD碼,并轉(zhuǎn)換成兩個對應(yīng)的ASCII碼,分別存放在ABC1和ABC2單元中.6.說明8259A中斷控制器的全嵌套方式與特殊的嵌套方式有何區(qū)別。他們在應(yīng)用上有什么不同?7.可編程計數(shù)器/定時器8253的方式4與方式5又什么區(qū)別?8.為什么外設(shè)與計算機(jī)的連接不能像存儲器那樣直接掛在CPU的總線上?9.執(zhí)行一條指令包含哪兩個階段?10.簡述8086中斷系統(tǒng)響應(yīng)可屏蔽中斷的全過程。11.說明存儲器讀操作和寫操作的步驟和特點(diǎn)有何區(qū)別。12.可編程計數(shù)器/定時器8253選用二進(jìn)制與十進(jìn)制計數(shù)器的區(qū)別是什么?每種計數(shù)器的最大計數(shù)值分別為多少?13.某應(yīng)用系統(tǒng)中,系統(tǒng)提供一個頻率為20KHZ的時鐘信號,要求每隔10ms完成一次掃描鍵盤的工作。為了提高CPU的效率,現(xiàn)采用定時中斷的方式進(jìn)行鍵盤掃描。在系統(tǒng)中采用了8253定時器的通道0來實(shí)現(xiàn)這一要求,且8253計數(shù)器0~2和控制寄存器的I/O地址依次為70H,71H,72H和73H。寫出其初始化程序。14.判斷下列指令中哪些是錯誤的,并說明錯的原因。 (1)MOV??BL,?AX? (2)MOV??AL,?BX? (3)MOV??AL,?BL? (4)MOV??BP,?BYTE?PTR[BX]15.是否能寫出與MOV??POIN,??OFFSET??BUF等效的LEA語句LEA??POIN,,?BUF?為什么?16.比較MOV??AX,?[SI]?與LEA??AX,?[SI]兩條指令在功能上是否相同?為什么?17.8259A中斷控制器的IR0——IR7的主要用途是什么?如何使用8259A上的CAS0——CAS2引腳?18.設(shè)有一個具有13位地址和8位字長的存儲器,問: (1)存儲器能存儲多少信息?? (2)如果存儲器由1K×4bRAM芯片組成,共需要多少片?? (3)需要哪幾個高位地址做片選擇碼來產(chǎn)生芯片選擇信號?19.用方框圖形式說明查詢式輸出的程序流程。20.第五代人工智能計算機(jī)研究的重點(diǎn)是什么?21.微機(jī)中有哪幾股信息流?相應(yīng)地可將系統(tǒng)總線分為哪幾種?22.并行輸入輸出接口芯片8255A工作方式1,CPU如何已中斷方式將輸入設(shè)備的數(shù)據(jù)讀入?23.若要在變量名為STRING的數(shù)據(jù)中順序存放數(shù)據(jù)‘A’、‘B’、‘C’、‘D’、‘E’、‘F’、‘G’、‘H’,寫出分別用偽指令DB,DW和DD實(shí)現(xiàn)存放數(shù)據(jù)的匯編語句。24.何謂靜態(tài)存儲器?何謂動態(tài)存儲器?比較兩者的不同點(diǎn)。25.對8086和8088CPU的NMI引腳上的中斷請求應(yīng)如何處理?26.若用64H減去AL中的內(nèi)容,是否能用SUB??64H,?AL?指令?為什么?如果不能,應(yīng)使用什么指令?27.比較8255A?3種工作方式的應(yīng)用場合的區(qū)別。28.51單片機(jī)的定時計數(shù)器設(shè)置為計數(shù)器方式時,最大計數(shù)頻率為多少?29.當(dāng)8255A的PC4~PC7全部為輸出線時,這時8255A的A端口時什么工作方式?30.80386/80486的CR寄存器中,PE位分別為0,1時,80486將各處于什么地址模式?第1卷參考答案一.參考題庫1.參考答案:3.66HZ以上。它采用了快速執(zhí)行引擎與雙倍算術(shù)邏輯單元構(gòu)架,4倍爆發(fā)式總線,SSE2指令集以及指令跟蹤緩存等新技術(shù)。2.參考答案: 80386~Pentium系列微處理器的一個寄存器頁內(nèi)包含4KB個字節(jié);頁目錄中存放1024個32位地址。3.參考答案: AGP是專門為3D加速而設(shè)置的加速圖形端口,允許3D圖形數(shù)據(jù)越過PCI總線,直接把主存和顯存連接起來,能以最高528MB/s的速度(使用2X兼容系統(tǒng))持續(xù)進(jìn)行數(shù)據(jù)傳輸,從而解決了PCI總線設(shè)計中對于超高速系統(tǒng)的瓶頸問題。 其性能特點(diǎn)主要如下: (1)采用流水線技術(shù)進(jìn)行內(nèi)存讀寫,減少了等待內(nèi)存的尋址時間,提高了數(shù)據(jù)傳輸速度。 (2)采用雙泵技術(shù)(雙時鐘),利用時鐘信號的上升沿和下降沿同時存取數(shù)據(jù),相當(dāng)于使工作時頻率提高兩倍。 (3)可直接對系統(tǒng)主存中的圖像數(shù)據(jù)進(jìn)行處理。 (4)采用多路信號分離技術(shù),把總線上的地址信號與數(shù)據(jù)信號分離,并通過使用邊帶尋址(sideband?address,SBA)總線來提高隨機(jī)內(nèi)存訪問的速度。 (5)采用DIME技術(shù),AGP將紋理數(shù)據(jù)置于幀緩沖區(qū)(即圖形控制器的內(nèi)存)之外的系統(tǒng)主內(nèi)存,從而讓出幀緩沖區(qū)和帶寬供其他功能使用,以獲得更高的屏幕分辨率,或者允許Z緩沖產(chǎn)生更大的屏幕面積。4.參考答案:堆棧的深度由SP決定,由于16位的SP=FFFFH可最大尋址64KB,故深度最大為64KB。當(dāng)字?jǐn)?shù)據(jù)出棧時,高8位放入由SP-2尋址單元,然后SP-2;當(dāng)字?jǐn)?shù)據(jù)出棧時,低8位從SP尋址的單元彈出,高8位從SP+1尋址的單元彈出,然后SP+2。5.參考答案: 6.參考答案: 全嵌套方式與特殊的全嵌套方式基本相同,唯一的區(qū)別是在全嵌套方式中,中斷請求按優(yōu)先級0~7處理,只有更高級的中斷請求到來時才能嵌套,當(dāng)同級中斷請求到來時不予響應(yīng)。但特殊的全嵌套方式不同,他在處理某種中斷時,允許響應(yīng)或嵌套同級的中斷請求。 特殊的全嵌套方式用于多個8259A級聯(lián)系統(tǒng),在這種情況下,對主片8259A編程使用特殊的全嵌套方式,對從片8259A編程讓其處于優(yōu)先級方式。全嵌套方式是最常用的工作方式,8259A初始化后沒有設(shè)置其他優(yōu)先級時就按全嵌套方式工作。7.參考答案: 采用方式4工作時,當(dāng)GATE=1時允許計數(shù),反之停止計數(shù),不能重復(fù)觸發(fā)。 采用方式5工作時,只有GATE輸入一正跳變脈沖才開始計數(shù),并且每來一正跳變脈沖就可將計數(shù)初值重裝,有重復(fù)觸發(fā)功能。8.參考答案:CPU對外設(shè)的輸入輸出操作類似于存儲器的讀寫操作,即I/O相當(dāng)于讀寫;但外設(shè)與存儲器(這里指主存儲器,即內(nèi)存)有許多不同點(diǎn)。比如,主存儲器品種有限,功能單一,傳送數(shù)據(jù)規(guī)律比較一致,與CPU之間的速度基本匹配,易于控制等;而I/O設(shè)備的品種繁多,功能多樣,傳送數(shù)據(jù)的規(guī)律不同,與CPU的速度不匹配,難于控制。因此,主存儲器可以與CPU直接連接,而I/O設(shè)備則需要經(jīng)過接口電路(又稱為I/O適配器)與CPU連接。9.參考答案:執(zhí)行一條指令包含取指令與執(zhí)行指令兩個基本階段。10.參考答案: 中斷系統(tǒng)響應(yīng)可屏蔽中斷的全過程的步驟如下: (1)中斷申請; (2)中斷響應(yīng); (3)讀取中斷類型號; (4)保護(hù)斷點(diǎn); (5)清除IF和TF標(biāo)志; (6)讀取中斷向量; (7)轉(zhuǎn)入中斷服務(wù)程序; (8)開中斷; (9)從堆棧中彈出斷點(diǎn)值; (10)返回到中斷程序。11.參考答案: (1)進(jìn)行讀操作時,假定CPU要讀出存儲器04H單元的內(nèi)容10010111,即97H,則: ①CPU的地址寄存器(AR)先給出地址04H并將它放到地址總線上,經(jīng)地址譯碼器譯碼選中04H單元。 ②CPU發(fā)出讀控制信號給寄存器,指示他準(zhǔn)備把被尋址的04H單元中的內(nèi)容97H放到數(shù)據(jù)總線上。 ③在度控制信號作用下,存儲器將04H單元中的內(nèi)容97H放到數(shù)據(jù)總線上,經(jīng)它送至數(shù)據(jù)寄存器(DR),然后由CPU取走該內(nèi)容作為所需要的信息使用。 (2)進(jìn)行寫操作時,假定CPU要把數(shù)據(jù)寄存器(DR)中的內(nèi)容00100110,即26H寫入寄存器08H單元,即: ①CPU的地址寄存器(AR)?先把地址08H放到數(shù)據(jù)總線上,?經(jīng)譯碼器選中08H單元; ②CPU把數(shù)據(jù)寄存器中的內(nèi)容26H放到數(shù)據(jù)總線上; ③CPU向寄存器發(fā)送寫控制信號,在該信號的控制下,將內(nèi)容08H寫入被尋址的08H單元。 讀操作完成后,04H單元中的內(nèi)容97H仍保持不變這種特點(diǎn)稱為非破壞性讀出。因此他允許多次獨(dú)處同一內(nèi)容。寫入操作將破壞該單元中原來存放的內(nèi)容,即由新內(nèi)容26H代替了原內(nèi)容,原內(nèi)容被清除。12.參考答案:區(qū)別是范圍不同,二進(jìn)制是0000H~FFFFH,十進(jìn)制是0000~999。13.參考答案: 14.參考答案:(1)(2)和(4)均是錯誤的,因操作數(shù)類型不匹配。15.參考答案:不能寫出與MOV?POIN,??OFFSET?BUF等效的LEA語句LEA??POIN,?BUF。因?yàn)镻OIN是指定某存儲單元的變量,即符號地址;而此句的目標(biāo)操作數(shù)要求一定是寄存器。16.參考答案:兩條指令的功能有本質(zhì)區(qū)別,前一條是傳送存儲單元[SI]的內(nèi)容至AX,而后一條指令是傳送SI所指的偏移地址至AX。17.參考答案: IR0—IR7是8級中斷請求輸入端。它用于接受來自I/O設(shè)備的外部中斷請求。在主從級聯(lián)方式的復(fù)雜系統(tǒng)中,主片的IR0——IR7端分別與各從片的INT端相連,用來接受來自從片的中斷請求。 CAS0——CAS2是3根級聯(lián)控制信號。系統(tǒng)中最多可以把8級中斷請求擴(kuò)展為64級主從式中斷請求,當(dāng)8259A作為主片時,CAS0——CAS2為輸出信號,當(dāng)8259A作為從片時,CAS0——CAS為輸入信號;在主從級聯(lián)方式系統(tǒng)中,將根據(jù)“主”8259A的這3根引線上的信號編碼來具體指明是哪個8259A“從”片。18.參考答案: (1)8KB (2)16片 (3)用A12,A11和A10?3位地址線做片選譯碼。19.參考答案: 查詢式輸出的程序流程如圖所示。 20.參考答案:第五代計算機(jī)的研究重點(diǎn),只要是放在人工智能計算機(jī)的突破上,它的主攻目標(biāo)是實(shí)現(xiàn)高程度上的模擬人腦的思維功能。21.參考答案:微機(jī)中有3股信息流(地址信息流、數(shù)據(jù)信息流和控制信息流)在流動??煞譃榈刂房偩€、數(shù)據(jù)總線、控制總線。22.參考答案: 是由外設(shè)送給8255A的選通信號,當(dāng)它有效時,就把來自外設(shè)的一個8位輸入數(shù)據(jù)送到8255A的端口A或端口B的輸入鎖存器或緩沖器。 IBF是8255A輸出的狀態(tài)信號,當(dāng)它有效時表示當(dāng)前已有一個新的數(shù)據(jù)進(jìn)入端口A或端口B的輸入鎖存器或緩沖器。IBF信號是對的響應(yīng)信號,由信號置位。它可以由CPU通過查詢C口的PC5或PC1位獲得。當(dāng)CPU查得PC5(或PC1)=1時,表示輸入鎖存器或緩沖器數(shù)據(jù)已滿,CPU可以從A口(或B口)讀入輸入數(shù)據(jù);一旦完成讀入操作后,IBF將由信號的上升沿復(fù)位(變?yōu)榈碗娖剑?當(dāng)結(jié)束(回到高電平時)和IBF為高電平時,如果由相應(yīng)的中斷允許信號(即INTR為高電平)時,則8255A把INTR變?yōu)橛行?,以向CPU發(fā)中斷請求。它表示數(shù)據(jù)端口已輸入一個新的數(shù)據(jù),并向CPU請求中斷服務(wù)。若CPU相應(yīng)此中斷請求,則讀入數(shù)據(jù)端口的數(shù)據(jù),并由信號的下降沿使INTR復(fù)位(變?yōu)榈碗娖剑?它在8255A內(nèi)部的一個控制中斷允許或禁止的控制信號。INTE沒有外部引出端,它是由軟件通過對C口的置位或復(fù)位來實(shí)現(xiàn)對中斷請求的允許或禁止的。端口A的中斷請求INTRA可以通過對PC4的置位或復(fù)位加以控制,PC4置1,允許INTRA工作;PC4置0,則屏蔽INTRA。端口B的中斷請求INTRB可以通過對PC2的置位或復(fù)位加以控制。端口C的數(shù)位常常作為控制位來使用,故應(yīng)使得C口中的各位可以用置1/復(fù)0控制字來單獨(dú)設(shè)置。23.參考答案: STRING??DB??‘ABCDEFGH’ STRING??DW??‘BADCFEHG’ STRING??DD??‘DCBAHGFE’24.參考答案:靜態(tài)存儲器是由MOS管組成的RS觸發(fā)器作為基本存儲電路來存儲信息,而動態(tài)存儲器是以MOS管柵極電容cg是否充有電荷來存儲信息的。靜態(tài)存儲器的存取速度較高,動態(tài)存儲器的集成度較高,功耗較低,并需要定時(1—3ms)刷新。25.參考答案:當(dāng)8086和8088CPU的NMI引腳上出現(xiàn)一上升沿的觸發(fā)有效請求信號時,它將由CPU內(nèi)部的鎖存器將其所存起來。8086和8088要求NMI上的請求脈沖的有效快讀(高電平的持續(xù)時間)大于兩個時鐘周期。一旦此中斷請求信號產(chǎn)生。不管標(biāo)志位IF狀態(tài)如何,即使在關(guān)中斷(IF=0)的情況下,CPU也能響應(yīng)它。26.參考答案: 不能用SUB?64H,?AL指令,因?yàn)闇p法指令中不能用立即數(shù)作目標(biāo)操作數(shù)。應(yīng)使用下列指令: NEG??AL????;AL←(AL) ADD??AL,?10027.參考答案: 方式0適用于同步傳送或查詢傳送方式; 方式1適用于外設(shè)能提供選通信號或數(shù)據(jù)接收信號的場合,且采用中斷傳送方式比較方便; 方式2適用于一個并行外設(shè)既可以作為輸入設(shè)備,也可以作為輸出設(shè)備,并且輸入和輸出不會同時進(jìn)行的場合。28.參考答案:當(dāng)它用作對外部事件計數(shù)時,接相應(yīng)的外部輸入引腳T0(P3.4)或(P3.5)。在這種情況下,當(dāng)檢測到輸入引腳上的電平由高跳變到低時,計數(shù)器就1(它在每個機(jī)器周期的S5P2時采樣外部輸入,當(dāng)采樣值在這個機(jī)器周期為高,在下一個機(jī)器周期為低時,則計數(shù)器加l)。加1操作發(fā)生在檢測到這種跳變后的一個機(jī)器周期中的S3P1,因此需要兩個機(jī)器周期未識別一個從“1”到“0”的跳變,故最高計數(shù)頻率為晶振頻率的1/24。 這就要求輸入信號的電平要在跳變后至少應(yīng)在一個機(jī)器周期內(nèi)保持不變;以保證在給定的電平再次變化前至少被采樣一次。29.參考答案:A口工作方式1或工作方式2時,均要使用PC4~PC7中部分或全部信號線作為固定的應(yīng)答信號線和中斷請求線。PC4~PC7中全部作為輸出線,說明A口工作時無固定的應(yīng)答控制線,所以A口只能工作在方式1.30.參考答案:PE為0時,80486處于實(shí)地址模式,PE為1時,80486處于保護(hù)虛擬地址模式。第2卷一.參考題庫(共30題)1.某80*86微機(jī)系統(tǒng)的中斷系統(tǒng)由兩片8259A級連而成,主、從8259A的IR3上各接一個外部中斷源,其中斷向量號分別為05H,23H,主片IR6上接有從片;所有中斷都采用邊沿觸發(fā)方式,全嵌套方式,正常EOI結(jié)束方式。寫出主、從8259A中斷向量范圍2.什么是串行通信?3.8086/8088微處理器對TESET復(fù)位信號的復(fù)位脈沖寬度有何要求?復(fù)位后數(shù)據(jù)段、堆棧段、代碼段與附加段得起始地址是多少?4.若8086/8088的READY引腳為邏輯0,則它將在微處理器的總線周期中引入什么狀態(tài)?該狀態(tài)應(yīng)插入哪個狀態(tài)之后?5.常見的光盤有哪些種類?光盤存儲器的主要特點(diǎn)有哪些?6.在80486微處理器的32位標(biāo)志寄存器EFLAG中,相對于80386增加了哪位標(biāo)志位?它的含義是什么?反映了80486的什么新增功能?7.已知下列一組語句:????? ?????ORG??2000H? ARY??DW???3,$+4,5,6? CNT??EQU??$?—ARY???? ?????DB???7,8,CNT,9? 執(zhí)行語句MOV?AX,ARY+2和MOV??BX,ARY+10后,AX和BX分別是多少?畫出內(nèi)存分配圖。8.設(shè)8250串行接口芯片外部的時鐘頻率為1.8432MHz。要求:設(shè)線路控制寄存器高、低8位波特因子寄存器的端口地址分別為3FBH,3F9H和3F8H,編寫初始化波特因子的程序段。9.簡要說明8位、16位、32位及Pentium系列32位微處理器的指令系統(tǒng),在性能上最主要的提升之處。10.利用P1口控制8個發(fā)光管,編一程序讓8個發(fā)光管周而復(fù)始地輪流發(fā)亮,設(shè)電路要求發(fā)光管點(diǎn)亮?xí)r,P1口為高電平。每次點(diǎn)亮?xí)r間持續(xù)為0.5s。11.從鍵盤上數(shù)瑞一個大寫字母,將其ASII碼保存在AL中,并將它轉(zhuǎn)換成小寫字母后回顯在CRT上。編寫完成此功能得程序段。12.什么叫中斷?什么叫中斷源?有哪些中斷源?13.單片8259A能夠管理多少級可屏蔽中斷?若用3片級連,問能管理多少級可屏蔽中斷?14.位模型微處理器的內(nèi)部寄存器部分包括哪些基本的寄存器?它們的主要功能是什么?15.說明位、字節(jié)以及字長的基本概念及三者之間的關(guān)系。16.假定8255A的端口地址為0040H---0043H,編寫下列情況的初始化程序:A組設(shè)置為方式1,且端口A作為輸入PC5和PC6作為輸出;B組設(shè)置為方式1,且端口B作為輸入。17.一個8259A主片,連接兩片8259A從片,從片分別經(jīng)主片的IR2以及IR5引腳接入,問系統(tǒng)中優(yōu)先排列次序如何?18.如圖給出了一片8253與8086微機(jī)系統(tǒng)的部分電路連接圖?。已知8253的各端口地址分別為60H, 19.簡述存儲器的讀周期和寫周期的區(qū)別。20.在RAM類型存儲器中,哪些速度較快?哪些類型功能較低?哪些類型集成度較高?21.簡述隨著IBM?PC微處理器從8086/8088到80826,80836,80846以及Pentium系列的發(fā)展,其系統(tǒng)總線發(fā)展經(jīng)歷的主要階段。22.在80386微處理器的32位標(biāo)志寄存器EFLAG中,相對于80286增加了哪兩位標(biāo)志位?它們的含義是什么?反映了80386的什么新增功能?23.列舉3種新型存儲器,并說明其特點(diǎn).24.已知8086/8088的非屏蔽中斷(NMI)服務(wù)程序的入口地址標(biāo)號為NMITS,編程將入口地址填寫到中斷向量表中。25.已知某SRAM芯片的部分引腳如圖所示,要求用芯片構(gòu)成A0000H~ABFFFH尋址空間的內(nèi)存。 (1)應(yīng)選幾片芯片?? (2)給出各芯片的地址分配表。? (3)畫出采用74LS138譯碼器時,它與存儲器芯片之間的連接電路圖。26.簡要說明半導(dǎo)體存儲器有哪些分類?每類又包括哪些種類的存儲器?27.串行異步通信規(guī)定傳送數(shù)據(jù)的格式為1位起始位、8位數(shù)據(jù)位、無校驗(yàn)位、兩位停止位。試畫出傳送數(shù)據(jù)25H的波形。28.可編程計數(shù)器/定時器8253有哪幾種工作方式?各有何特點(diǎn)?其用途如何?29.8259A中斷控制器的主要功能是什么?30.說明下列指令的操作結(jié)果。 (1)LEA??AX,?NUMB? (2)LEA??EAX,?NUMB? (3)LDS??DI,?LIST? (4)LES??BX,?CAT第2卷參考答案一.參考題庫1.參考答案: 主8259A中斷向量號范圍:02H——09H 從8259A中斷向量號范圍:20H——27H2.參考答案:串行通信是指在同一條通信線上的數(shù)據(jù)按一位接一位的順序進(jìn)行傳輸。3.參考答案:8086/8088CPU要復(fù)位脈沖寬度不得小于4個時鐘脈沖,而初次接通電源時所引起得復(fù)20PA=CS*16+IP=FFFFH*16+0000H=FFFFH.數(shù)據(jù)段得起始地址為PA=DS*16+EA=0000H*16+0000H=0000H;同理,堆棧段與附加段得起始地址均為PA=0。4.參考答案:引入TW狀態(tài),TW應(yīng)插入T3狀態(tài)之后。5.參考答案: 包括只讀光盤(如CD-ROM),DVD數(shù)據(jù)視盤,一次性刻錄光盤CD-R,可擦寫光盤(如CD-RW)。 由金屬薄膜磁盤構(gòu)成,它的主要特點(diǎn)是具有更高的剩磁和高矯頑力。6.參考答案:80486比80386新增了AC標(biāo)志位。AC位地址對齊檢查標(biāo)志,當(dāng)尋址一個字或雙字時,地址不在字或雙字的邊界上對齊,則AC位被激活。7.參考答案: AX=2006H,BX=0908H,數(shù)據(jù)存放的內(nèi)存分配圖如圖所示。8.參考答案: 9.參考答案:是指令的增加和完善,使之能完成從簡單到復(fù)雜,單任務(wù)到多任務(wù)及多媒體信息處理的功能。10.參考答案:11.參考答案: 12.參考答案: 中斷就是使CPU暫停運(yùn)行原來的程序而應(yīng)更為急迫事件的需要轉(zhuǎn)向去執(zhí)行為中斷源服務(wù)的程序(稱為中斷服務(wù)程序),待該程序處理完后,再返回運(yùn)行原程序。 所謂中斷源,即引起中斷的事件或原因,或發(fā)出中斷申請的來源。 通常中斷源有以下4種:外部設(shè)備;實(shí)時時鐘;故障源;為調(diào)試程序設(shè)置的中斷源。13.參考答案:單片8259A能夠管理8級可評比中斷。若用3片級連能夠管理22級可屏蔽中斷。14.參考答案: (1)累加器A:具有雙重功能,運(yùn)算前,用來保存一個操作數(shù);運(yùn)算后,用來保存結(jié)果; (2)數(shù)據(jù)寄存器(DR):用來暫存數(shù)據(jù)或指令; (3)程序計數(shù)器(PC):中存放著正待取出的指令的地址; (4)地址寄存器(AR):用來存放正要取出的指令的地址或操作數(shù)的地址; (5)標(biāo)志寄存器F://用來積存執(zhí)行指令時所產(chǎn)生的結(jié)果或狀態(tài)的標(biāo)志信號。15.參考答案:每個二進(jìn)制代碼0或1就叫做1位信息;8位二進(jìn)制代碼作為一個字節(jié);2個字節(jié)組成一個字,1個字長=2個字節(jié)=16個位。16.參考答案: MOV??DX,0043H MOV??AL,10110111B OUT??DX,AL17.參考答案: 主片IR0,IR1 從片IR0,IR1,IR2,IR3,IR4,IR5,IR6,IR7, 主片IR3,IR4 從片IR0,IR1,IR2,IR3,IR4,IR5,IR6,IR7 主片IR6,IR718.參考答案: 19.參考答案:主要區(qū)別在于讀有效信號與寫有效信號出現(xiàn)的時序不同,數(shù)據(jù)總線上數(shù)據(jù)傳送的源和目的也不同。對存儲器讀周期,是在地址線和片選控線穩(wěn)定之后被讀出的數(shù)據(jù)才出現(xiàn)在數(shù)據(jù)總線上,數(shù)據(jù)的源為存儲器,目的為寄存器;對存儲器寫周期,則是往存儲器某單元內(nèi)寫入新的信息,故在所有選通控制信號有效之前,數(shù)據(jù)線上應(yīng)有待寫的穩(wěn)定數(shù)據(jù),數(shù)據(jù)源為CPU內(nèi)寄存器。20.參考答案:雙極性RAM速度較快,SRAM功耗較低,DRAM集成度較高。21.參考答案:8086/8088的IBM?PC/XT機(jī)總線為PC-XT總線,80286的IBM?PC/AT機(jī)總線為ISA總線,80386與80486的32位機(jī)總線為EISA總線。Pentium機(jī)出現(xiàn)后,發(fā)展了PCI局部總線。22.參考答案:80386比80286新增了RF與VM標(biāo)志位。BF為恢復(fù)標(biāo)志,它與調(diào)試寄存器一起使用,用于控制下一條指令后恢復(fù)程序的執(zhí)行。VM為虛擬方式標(biāo)志,用于在保護(hù)模式系統(tǒng)中選擇虛擬操作方式。23.參考答案: 帶高速緩存動態(tài)隨機(jī)存儲器(CD-RAM)是日本三菱電氣公司開發(fā)的專有技術(shù)。他通過在DRAM芯片上集成一定數(shù)量的高速SRAM作為高速緩沖存儲器CACHE和同步控制接口,來提高存儲器的性能。這種芯片使用單一的+3V電源,低壓TTL輸入輸出電平。 雙數(shù)據(jù)傳輸率同步動態(tài)隨機(jī)存儲器(DDR?DRAM)是在同步動態(tài)讀寫存儲器SDRAM的基礎(chǔ)上,采用延時鎖定環(huán)(DELAY-LOCKED?LOOP)技術(shù)提供數(shù)據(jù)選通信號對數(shù)據(jù)進(jìn)行精確定位,在時鐘脈沖的上升沿和下降沿都可以傳輸數(shù)據(jù)(而不是第一代SDRAM僅在時鐘脈沖的下降沿傳輸數(shù)據(jù),“DDR”即是“雙數(shù)據(jù)率”的意思),這樣就在不提高時鐘頻率的情況下,使數(shù)據(jù)傳輸率提高一倍。 虛擬通道存儲器(VCM)由NEC公司開發(fā),是一種新興的“緩沖式DRAM”,該技術(shù)將在大容量SDRAM中采用。它集成了所謂的“通道緩沖”,由高速寄存器進(jìn)行配置和控制。在實(shí)現(xiàn)高速數(shù)據(jù)傳輸(即“帶寬”增大)的同時,VCM還維持著與傳統(tǒng)SDRAM的高度兼容性,所以通常也把VCM內(nèi)存稱為VCM?SDRAM。在設(shè)計上,系統(tǒng)(主要是主板)不需要做大的改動,便能提供對VCM的支持。VCM可從內(nèi)存前端進(jìn)程的外部對所集成的這種“通道緩存”執(zhí)行讀寫操作。對于內(nèi)存單元與通道緩存之間的數(shù)據(jù)傳輸,以及內(nèi)存單元的預(yù)充電和刷新等內(nèi)部操作,VCM要求它獨(dú)立于前端進(jìn)程進(jìn)行,即后臺處理與前臺處理可同時進(jìn)行。由于專為這種“并行處理”?創(chuàng)建了一個支撐架構(gòu),所以VCM能保持一個非常高的平均數(shù)據(jù)傳輸速度,同時不用對傳統(tǒng)內(nèi)存架構(gòu)進(jìn)行大的更改。24.參考答案: 25.參考答案: (1)存儲器容量為ABFFFH-A0000H+1=C000H=48KB每片芯片容量=214B=16KB,故應(yīng)選3片。 (2)0#:A0000H~A3FFFH;1#:A4000H~A7FFFH;2#:A

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論