天津科大數(shù)字電子技術(shù)和邏輯測(cè)試題2(選擇題有解答)_第1頁
天津科大數(shù)字電子技術(shù)和邏輯測(cè)試題2(選擇題有解答)_第2頁
天津科大數(shù)字電子技術(shù)和邏輯測(cè)試題2(選擇題有解答)_第3頁
天津科大數(shù)字電子技術(shù)和邏輯測(cè)試題2(選擇題有解答)_第4頁
天津科大數(shù)字電子技術(shù)和邏輯測(cè)試題2(選擇題有解答)_第5頁
已閱讀5頁,還剩32頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

第四章組合邏輯電路1:

在組合電路中,任意時(shí)刻的輸出與

A:該時(shí)刻的輸入無關(guān),與電路的原先狀態(tài)有

B:該時(shí)刻的輸入有關(guān),與電路的原先狀態(tài)有關(guān)

C:該時(shí)刻的輸入無關(guān),與電路的原先狀態(tài)無關(guān)

D:該時(shí)刻的輸入有關(guān),與電路的原先狀態(tài)無關(guān)

您選擇的答案:

正確答案:D

知識(shí)點(diǎn):組合邏輯電路的特點(diǎn):組合邏輯電路中,任意時(shí)刻的輸出僅僅取決于該時(shí)刻的輸入,與電路原先的狀態(tài)無關(guān)----------------------------------------------------------------------------2:

編碼器的邏輯功能是將

A:輸入的高、低電平編成對(duì)應(yīng)輸出的高、低電平

B:輸入的二進(jìn)制代碼編成對(duì)應(yīng)輸出的高、低電平

C:輸入的高、低電平編成對(duì)應(yīng)輸出的二進(jìn)制代碼

D:輸入的二進(jìn)制代碼編成對(duì)應(yīng)輸出的二進(jìn)制代碼

您選擇的答案:

正確答案:C

知識(shí)點(diǎn):在二值邏輯電路中,編碼器的邏輯功能是將輸入的每一個(gè)高、低電平信號(hào)編成一個(gè)對(duì)應(yīng)的二進(jìn)制代碼----------------------------------------------------------------------------3:

關(guān)于一般編碼器和優(yōu)先編碼器下面的說法正確的選項(xiàng)是

A:一般編碼器和優(yōu)先編碼器都許諾輸入多個(gè)編碼信號(hào)

B:一般編碼器和優(yōu)先編碼器都只許諾輸入一個(gè)編碼信號(hào)

C:一般編碼器只許諾輸入一個(gè)編碼信號(hào),優(yōu)先編碼器許諾輸入多個(gè)編碼信號(hào)

D:一般編碼器許諾輸入多個(gè)編碼信號(hào),優(yōu)先編碼器只許諾輸入一個(gè)編碼信號(hào)

您選擇的答案:

正確答案:C

知識(shí)點(diǎn):在一般編碼器中,任何時(shí)刻只許諾輸入一個(gè)編碼信號(hào),不然輸出將發(fā)生混亂;優(yōu)先編碼器在設(shè)計(jì)時(shí)已將所有的輸入信號(hào)按優(yōu)先順序排了隊(duì),當(dāng)幾個(gè)輸入信號(hào)同時(shí)顯現(xiàn)時(shí),只對(duì)其中優(yōu)先權(quán)最高的一個(gè)進(jìn)行編碼,因此許諾同時(shí)輸入兩個(gè)以上的編碼信號(hào)----------------------------------------------------------------------------4:

8線—3線優(yōu)先編碼器74HC148輸入端I1’、I5’同時(shí)有效時(shí)輸出二進(jìn)制數(shù)為

A:101

B:100

C:001

D:010

您選擇的答案:

正確答案:D

知識(shí)點(diǎn):優(yōu)先編碼器74HC148中的輸入端I5’比I1’的優(yōu)先權(quán)高,因此對(duì)I5’的信號(hào)進(jìn)行編碼,但74HC148輸出的是反碼----------------------------------------------------------------------------5:

二—十進(jìn)制編碼器輸出為

A:三位二進(jìn)制數(shù)

B:BCD代碼

C:十進(jìn)制數(shù)

D:二十進(jìn)制數(shù)

您選擇的答案:

正確答案:B

知識(shí)點(diǎn):二—十進(jìn)制編碼器是將10個(gè)輸入信號(hào)別離編成10個(gè)BCD代碼----------------------------------------------------------------------------6:

譯碼器的邏輯功能是將

A:輸入的二進(jìn)制代碼譯成對(duì)應(yīng)輸出的二進(jìn)制代碼

B:輸入的高、低電平譯成對(duì)應(yīng)輸出的二進(jìn)制代碼

C:輸入的高、低電平譯成對(duì)應(yīng)輸出的高、低電平

D:輸入的二進(jìn)制代碼譯成對(duì)應(yīng)輸出的高、低電平

您選擇的答案:

正確答案:D

知識(shí)點(diǎn):譯碼是編碼的反操作,譯碼器的邏輯功能是將每一個(gè)輸入的二進(jìn)制代碼譯成對(duì)應(yīng)的輸出高、低電平信號(hào)----------------------------------------------------------------------------7:

3線—8線譯碼器74HC138,當(dāng)片選信號(hào)S1S2′S3′為()時(shí),芯片被選通

A:010

B:100

C:001

D:101

您選擇的答案:

正確答案:B

知識(shí)點(diǎn):74HC138的操縱端S1=1,S2′+S3′=0時(shí),譯碼器處于工作狀態(tài)----------------------------------------------------------------------------8:

3線—8線譯碼器74HC138,數(shù)據(jù)輸入端A2A1A0為011時(shí),輸出

A:Y3′為0

B:Y3′為1

C:Y4′為0

D:Y4′為1

您選擇的答案:

正確答案:A

知識(shí)點(diǎn):011十進(jìn)制為3----------------------------------------------------------------------------9:

二—十進(jìn)制譯碼器輸入為()

A:BCD代碼

B:三位二進(jìn)制數(shù)

C:十進(jìn)制數(shù)

D:二十進(jìn)制數(shù)

您選擇的答案:

正確答案:A

知識(shí)點(diǎn):二—十進(jìn)制譯碼器的邏輯功能是將輸入BCD碼的10個(gè)代碼譯成10個(gè)高、低電平輸出信號(hào)----------------------------------------------------------------------------10:

BCD—七段顯示譯碼器7448當(dāng)()時(shí),使本該顯示的0熄滅

A:滅零輸入RBI’為0,且數(shù)據(jù)輸入為0

B:滅零輸入RBI’為0

C:滅零輸入RBI’為1,且數(shù)據(jù)輸入為0

D:滅零輸入RBI’為1

您選擇的答案:

正確答案:A

知識(shí)點(diǎn):滅零輸入RBI’為0時(shí),把不希望顯示的零熄滅----------------------------------------------------------------------------11:

數(shù)據(jù)選擇器輸入數(shù)據(jù)的位數(shù)m和輸入地址的位數(shù)n之間的關(guān)系是

A:m=n

B:m=2n

C:m=2n

D:m與n無關(guān)系

您選擇的答案:

正確答案:C

知識(shí)點(diǎn):輸入地址組成的二進(jìn)制狀態(tài)數(shù)與輸入數(shù)據(jù)的位數(shù)相同----------------------------------------------------------------------------12:

超前進(jìn)位加法器74LS283當(dāng)被加數(shù)A=1010,加數(shù)B=0101,低位進(jìn)位Ci=1時(shí),那么求和的結(jié)果是

A:S=1111,Co=1

B:S=0000,Co=1

C:S=1111,Co=0

D:S=1111,Co=0

您選擇的答案:

正確答案:B

知識(shí)點(diǎn):將加數(shù)與被加數(shù)和進(jìn)位輸入作二進(jìn)制加法運(yùn)算----------------------------------------------------------------------------13:

以下說法正確的選項(xiàng)是

A:加法器不能夠設(shè)計(jì)成減法器

B:用加法器能夠設(shè)計(jì)任何組合邏輯電路

C:用加法器不能夠設(shè)計(jì)組合邏輯電路

D:用加法器能夠設(shè)計(jì)組合邏輯電路,但邏輯函數(shù)必需能化成兩個(gè)數(shù)相加的形式

您選擇的答案:

正確答案:D

知識(shí)點(diǎn):若是要產(chǎn)生的邏輯函數(shù)能化成輸入變量與輸入變量或輸入變量與常量在數(shù)值上相加的形式,那么可用加法器來設(shè)計(jì)那個(gè)邏輯函數(shù)----------------------------------------------------------------------------14:

4位數(shù)值比較器74LS85三個(gè)擴(kuò)展端不歷時(shí)應(yīng)按()連接

A:選項(xiàng)A

B:選項(xiàng)B

C:選項(xiàng)C

D:選項(xiàng)D

您選擇的答案:

正確答案:B

知識(shí)點(diǎn):----------------------------------------------------------------------------15:

兩輸入的與門在以下()時(shí)可能產(chǎn)生競(jìng)爭(zhēng)—冒險(xiǎn)現(xiàn)象

A:一個(gè)輸入端為0,另一個(gè)端為1

B:一個(gè)輸入端發(fā)生轉(zhuǎn)變,另一個(gè)端不變

C:兩個(gè)不相等的輸入端同時(shí)向相反的邏輯電平跳變

D:兩個(gè)相等的輸入端同時(shí)向相反的邏輯電平跳變

您選擇的答案:

正確答案:C

知識(shí)點(diǎn):門電路兩個(gè)輸入信號(hào)同時(shí)向相反的邏輯電平跳變的現(xiàn)象稱為競(jìng)爭(zhēng)----------------------------------------------------------------------------16:

以下電路中,加以適當(dāng)輔助門電路,()適于實(shí)現(xiàn)單輸出組合邏輯電路

A:二進(jìn)制譯碼器

B:數(shù)據(jù)選擇器

C:數(shù)值比較器

D:七段顯示譯碼器

您選擇的答案:

正確答案:B

知識(shí)點(diǎn):數(shù)據(jù)選擇器只有一個(gè)輸出端,其余不是----------------------------------------------------------------------------17:

假設(shè)在編碼器中有50個(gè)編碼對(duì)象,那么要求輸出二進(jìn)制代碼位數(shù)為()位

A:5

B:6

C:10

D:50

您選擇的答案:

正確答案:B

知識(shí)點(diǎn):編碼對(duì)象的個(gè)數(shù)小于等于輸出二進(jìn)制代碼位數(shù)的n次方。n取最小值----------------------------------------------------------------------------18:

一個(gè)16選一的數(shù)據(jù)選擇器,其地址輸入(選擇操縱輸入)端有()個(gè)

A:1

B:2

C:4

D:16

您選擇的答案:

正確答案:C

知識(shí)點(diǎn):輸入地址組成的二進(jìn)制狀態(tài)數(shù)與輸入數(shù)據(jù)的位數(shù)相同----------------------------------------------------------------------------19:

組合邏輯電路排除競(jìng)爭(zhēng)冒險(xiǎn)的方式有(

A:修改邏輯設(shè)計(jì)

B:在輸出端接入濾波電容

C:后級(jí)加緩沖電路

D:屏蔽輸入信號(hào)的尖峰干擾

您選擇的答案:

正確答案:B

知識(shí)點(diǎn):輸出端接入濾波電容能夠?yàn)V除競(jìng)爭(zhēng)冒險(xiǎn)產(chǎn)生的尖峰----------------------------------------------------------------------------20:

101鍵盤的編碼器輸出()位二進(jìn)制代碼

A:2

B:6

C:7

D:8

您選擇的答案:

正確答案:C

知識(shí)點(diǎn):101鍵盤的編碼器輸出ASCII碼----------------------------------------------------------------------------21:

四選一數(shù)據(jù)選擇器的數(shù)據(jù)輸出Y與數(shù)據(jù)輸入Di和地址碼Ai之間的邏輯表達(dá)式為Y=()

A:A1′A0′D0+A1′A0D1+A1A0′D2+A1A0D3

B:A1′A0′D0

C:A1′A0D1

D:A1A0′D2

您選擇的答案:

正確答案:A

知識(shí)點(diǎn):四選一數(shù)據(jù)選擇器的Y=A1′A0′D0+A1′A0D1+A1A0′D2+A1A0D----------------------------------------------------------------------------22:

一個(gè)8選一數(shù)據(jù)選擇器的數(shù)據(jù)輸入端有()個(gè)

A:1

B:2

C:4

D:8

您選擇的答案:

正確答案:D

知識(shí)點(diǎn):8選一數(shù)據(jù)選擇器輸入端為8----------------------------------------------------------------------------23:

在以下邏輯電路中,不是組合邏輯電路的有

A:譯碼器

B:編碼器

C:全加器

D:寄放器

您選擇的答案:

正確答案:D

知識(shí)點(diǎn):寄放器為時(shí)序邏輯電路----------------------------------------------------------------------------24:

八路數(shù)據(jù)分派器,其地址輸入端有()個(gè)

A:1

B:2

C:3

D:4

您選擇的答案:

正確答案:C

知識(shí)點(diǎn):八路數(shù)據(jù)分派器數(shù)據(jù)輸入端的個(gè)數(shù)等于2的n次方,n為地址輸入端的個(gè)數(shù)----------------------------------------------------------------------------25:

以下各函數(shù)等式中無冒險(xiǎn)現(xiàn)象的函數(shù)式有

A:F=B′C′+AC+A′B

B:F=A′C′+BC+AB′

C:F=A′C′+BC+AB′+A′C′

D:F=B′C′+AC+A′B+BC+AB′+A′C′

您選擇的答案:

正確答案:D

知識(shí)點(diǎn):在其他變量取所有值時(shí),若是不顯現(xiàn)A+A′的形式就可不能存在競(jìng)爭(zhēng)冒險(xiǎn)----------------------------------------------------------------------------26:

函數(shù)F=A′C′+AB+B′C′,當(dāng)變量取值為()時(shí),將不顯現(xiàn)冒險(xiǎn)現(xiàn)象

A:B=C=1

B:B=C=0

C:A=1,C=0

D:A=0,B=0

您選擇的答案:

正確答案:B

知識(shí)點(diǎn):在其他變量取所有值時(shí),若是不顯現(xiàn)A+A′的形式就可不能存在競(jìng)爭(zhēng)冒險(xiǎn)----------------------------------------------------------------------------27:

用三線-八線譯碼器74LS138實(shí)現(xiàn)反碼輸出的8路數(shù)據(jù)分派器,應(yīng)

A:S1=1,S2′=D,S3′=0

B:S1=1,S2′=D,S3′=D

C:S1=1,S2′=0,S3′=D

D:S1=D,S2′=0,S3′=0

您選擇的答案:

正確答案:D

知識(shí)點(diǎn):譯碼器74LS138輸出低電平有效,即輸出與S1反相,與S2′、S3′同相----------------------------------------------------------------------------28:

用四選一數(shù)據(jù)選擇器實(shí)現(xiàn)函數(shù)Y=A1A0+A1′A0,應(yīng)使

A:D0=D2=0,D1=D3=1

B:D0=D2=1,D1=D3=0

C:D0=D1=0,D2=D3=1

D:D0=D1=1,D2=D3=0

您選擇的答案:

正確答案:A

知識(shí)點(diǎn):四選一數(shù)據(jù)選擇器的Y=A1′A0′D0+A1′A0D1+A1A0′D2+A1A0D3,假設(shè)D0=D2=0,D1=D3=1,那么Y=A1A0′+A1A0----------------------------------------------------------------------------29:

用三線-八線譯碼器74LS138和輔助門電路實(shí)現(xiàn)邏輯函數(shù)Y=A2+A2′A1′,應(yīng)()

A:用與非門,Y=(Y0′Y1′Y4′Y5′Y6′Y7′)′

B:用與門,Y=Y2′Y3′

C:用或門,Y=Y2′+Y3′

D:用或門,Y=Y=Y0′+Y1′+Y4′+Y5′+Y6′+Y7′

您選擇的答案:

正確答案:D

知識(shí)點(diǎn):Y=A2+A2′A1′=A2A1′A0′+A2A1′A0+A2A1A0′+A2A1A0+A2′A1′A0+A2′A1′A0′=(Y0′Y1′Y4′Y5′Y6′Y7′)′----------------------------------------------------------------------------30:

以下表達(dá)式中不存在競(jìng)爭(zhēng)冒險(xiǎn)的有()

A:Y=B′+AB

B:Y=AB+BC

C:Y=ABC′+AB′

D:Y=(A+B′)AD′

您選擇的答案:

正確答案:D

知識(shí)點(diǎn):在其他變量取所有值時(shí),若是顯現(xiàn)A+A′的形式就會(huì)存在競(jìng)爭(zhēng)冒險(xiǎn)第五章觸發(fā)器1:

具有:置0、置1、維持和翻轉(zhuǎn)功能的觸發(fā)器是()。

A:JK觸發(fā)器

B:SR觸發(fā)器

C:D觸發(fā)器

D:T觸發(fā)器

您選擇的答案:

正確答案:A

知識(shí)點(diǎn):JK觸發(fā)器的特性為:J=0,K=0時(shí),Q狀態(tài)為維持;J=0,K=1時(shí),Q狀態(tài)為置0;J=1,K=0時(shí),Q狀態(tài)為置1;J=1,K=1時(shí),Q狀態(tài)為翻轉(zhuǎn)----------------------------------------------------------------------------2:

關(guān)于JK觸發(fā)器,輸入J=0,K=1,CLK脈沖作用后,觸發(fā)器的次態(tài)應(yīng)為()。

A:0

B:1

C:Q'

D:不確信

您選擇的答案:

正確答案:A

知識(shí)點(diǎn):JK觸發(fā)器的特性為:J=1,K=1時(shí),Q狀態(tài)為翻轉(zhuǎn),即Q=Q’----------------------------------------------------------------------------3:

有一個(gè)或非門組成的SR鎖存器,欲使該鎖存器維持原態(tài)即Q*=Q,那么輸入信號(hào)應(yīng)為()。

A:S=R=0

B:S=R=1

C:S=1,R=0

D:S=0,R=1

您選擇的答案:

正確答案:A

知識(shí)點(diǎn):或非門組成的SR鎖存器的特性為:R=1,S=0Q*=0,Q*’=1,即鎖存器被置0(0狀態(tài));R=0,S=1Q*=1,Q*’=0,即鎖存器被置1(1狀態(tài));R=S=0,Q*=Q,即鎖存器維持原態(tài);R=S=1Q*=Q*’=0,此為不許諾輸入。----------------------------------------------------------------------------4:

JK觸發(fā)器要實(shí)現(xiàn)Q*=1時(shí),J、K端的取值為()。

A:J=0,K=1

B:J=0,K=0

C:J=1,K=1

D:J=1,K=0

您選擇的答案:

正確答案:D

知識(shí)點(diǎn):JK觸發(fā)器的特性為:J=0,K=0時(shí),Q狀態(tài)為維持;J=0,K=1時(shí),Q狀態(tài)為置0;J=1,K=0時(shí),Q狀態(tài)為置1;J=1,K=1時(shí),Q狀態(tài)為翻轉(zhuǎn)----------------------------------------------------------------------------5:

將D觸發(fā)器的D端與它的Q'端連接,假設(shè)初始狀態(tài)Q=0,那么通過1個(gè)脈沖作用后,它的狀態(tài)Q為()。

A:0

B:1

C:不確信

D:翻轉(zhuǎn)

您選擇的答案:

正確答案:B

知識(shí)點(diǎn):D觸發(fā)器的特性為:D=0時(shí),Q*=0,Q*’=1,即觸發(fā)器被置0(0狀態(tài));D=1時(shí),Q*=1,Q*’=0,即觸發(fā)器被置1(1狀態(tài));即:Q*=D----------------------------------------------------------------------------6:

以下觸發(fā)器中,沒有約束條件的是()。

A:大體RS觸發(fā)器

B:主從RS觸發(fā)器

C:同步RS觸發(fā)器

D:邊沿D觸發(fā)器

您選擇的答案:

正確答案:D

知識(shí)點(diǎn):RS觸發(fā)器的特性方程為:Q*=S+R’Q,SR=0(約束條件);D觸發(fā)器的特性方程為:Q*=D----------------------------------------------------------------------------7:

要使JK觸發(fā)器的輸出Q從1變成0,它的輸入信號(hào)JK應(yīng)為()。

A:00

B:01

C:10

D:無法確信

您選擇的答案:

正確答案:B

知識(shí)點(diǎn):JK觸發(fā)器的特性為:J=0,K=0時(shí),Q狀態(tài)為維持;J=0,K=1時(shí),Q狀態(tài)為置0;J=1,K=0時(shí),Q狀態(tài)為置1;J=1,K=1時(shí),Q狀態(tài)為翻轉(zhuǎn)----------------------------------------------------------------------------8:

欲使D觸發(fā)器按Q*=Q'工作,應(yīng)使輸入D=()。

A:0

B:1

C:Q

D:Q'

您選擇的答案:

正確答案:D

知識(shí)點(diǎn):D觸發(fā)器的特性為:D=0時(shí),Q*=0,即觸發(fā)器被置0(0狀態(tài));D=1時(shí),Q*=1,即觸發(fā)器被置1(1狀態(tài));即:Q*=D----------------------------------------------------------------------------9:

T觸發(fā)器中,當(dāng)T=1時(shí),觸發(fā)器實(shí)現(xiàn)()功能。

A:

置1

B:

置0

C:計(jì)數(shù)

D:維持

您選擇的答案:

正確答案:C

知識(shí)點(diǎn):T觸發(fā)器的特性為:T=0時(shí),Q*=Q,即觸發(fā)器維持原先的狀態(tài);T=1時(shí),Q*=Q*,即觸發(fā)器翻轉(zhuǎn),即:計(jì)數(shù)狀態(tài)----------------------------------------------------------------------------10:

時(shí)序電路的異步復(fù)位信號(hào)作用于復(fù)位端時(shí),可使時(shí)序電路()復(fù)位。

A:在CLK上升沿

B:在CLK下降沿

C:在CLK為高電平期間

D:當(dāng)即

您選擇的答案:

正確答案:D

知識(shí)點(diǎn):SD’叫異步置位端,RD’叫異步復(fù)位端。只要在SD’或RD’加入低電平,即可當(dāng)即將觸發(fā)器置1或置0,而不受時(shí)鐘信號(hào)和輸入信號(hào)的操縱。觸發(fā)器正常工作時(shí),SD’和RD’應(yīng)處于高電平。----------------------------------------------------------------------------11:

已知某觸發(fā)器的特性如表所示(觸發(fā)器的輸入用A、B……表示)。請(qǐng)選擇與之具有相同功能的邏輯表達(dá)式是(C)。

A:Q*=A

B:Q*=A'Q+BQ'

C:Q*=AQ'+B'Q

D:Q*=A+B'Q

您選擇的答案:

正確答案:C

知識(shí)點(diǎn):JK觸發(fā)器的特性為:J=0,K=0時(shí),Q狀態(tài)為維持;J=0,K=1時(shí),Q狀態(tài)為置0;J=1,K=0時(shí),Q狀態(tài)為置1;J=1,K=1時(shí),Q狀態(tài)為翻轉(zhuǎn),JK觸發(fā)器的特性方程為:Q*=JQ’+K’Q----------------------------------------------------------------------------12:

采納主從結(jié)構(gòu)的觸發(fā)器,那么觸發(fā)方式為()。

A:電平觸發(fā)方式

B:脈沖觸發(fā)方式

C:邊沿觸發(fā)方式

D:不確信

您選擇的答案:

正確答案:B

知識(shí)點(diǎn):電路的觸發(fā)方式由電路的結(jié)構(gòu)形式?jīng)Q定,因此,電路結(jié)構(gòu)形式與觸發(fā)方式之間有固定的對(duì)應(yīng)關(guān)系。同步SR結(jié)構(gòu)—電平觸發(fā)方式;主從SR結(jié)構(gòu)—脈沖觸發(fā)方式;兩個(gè)電平觸發(fā)D觸發(fā)器結(jié)構(gòu)—邊沿觸發(fā)方式----------------------------------------------------------------------------13:

觸發(fā)器異步輸入端為低電平有效時(shí),若是異步輸入端RD’=1,SD’=0,那么觸發(fā)器直接置成()狀態(tài)。

A:0

B:1

C:0、1都可

D:不確信

您選擇的答案:

正確答案:B

知識(shí)點(diǎn):SD’叫異步置位端,RD’叫異步復(fù)位端。只要在SD’或RD’加入低電平,即可當(dāng)即將觸發(fā)器置1或置0,而不受時(shí)鐘信號(hào)和輸入信號(hào)的操縱。觸發(fā)器正常工作時(shí),SD’和RD’應(yīng)處于高電平。----------------------------------------------------------------------------14:

要使觸發(fā)器實(shí)現(xiàn)異步復(fù)位功能Q*=0,那么異步操縱端為()

A:RD’=0,SD’=1

B:RD’=1,SD’=0

C:RD’=1,SD’=1

D:不確信

您選擇的答案:

正確答案:A

知識(shí)點(diǎn):SD’叫異步置位端,RD’叫異步復(fù)位端。只要在SD’或RD’加入低電平,即可當(dāng)即將觸發(fā)器置1或置1,而不受時(shí)鐘信號(hào)和輸入信號(hào)的操縱。觸發(fā)器正常工作時(shí),SD’和RD’應(yīng)處于高電平。----------------------------------------------------------------------------15:

關(guān)于JK觸發(fā)器已知Q=0,假設(shè)要使Q*=1,那么:()

A:J=0,K=0

B:J=0,K=1

C:J=1,K=0

D:不確信

您選擇的答案:

正確答案:C

知識(shí)點(diǎn):JK觸發(fā)器的特性為:J=0,K=0時(shí),Q狀態(tài)為維持;J=0,K=1時(shí),Q狀態(tài)為置0;J=1,K=0時(shí),Q狀態(tài)為置1;J=1,K=1時(shí),Q狀態(tài)為翻轉(zhuǎn),JK觸發(fā)器的特性方程為:Q*=JQ’+K’Q----------------------------------------------------------------------------16:

關(guān)于JK觸發(fā)器,假設(shè)J=K,那么可完成()觸發(fā)器的邏輯功能

A:SR觸發(fā)器

B:T觸發(fā)器

C:D觸發(fā)器

D:T'觸發(fā)器

您選擇的答案:

正確答案:B

知識(shí)點(diǎn):JK觸發(fā)器特性方程:Q*=JQ′+K′Q,當(dāng)J=K=T時(shí)那么變成T觸發(fā)器特性方程:Q*=T′Q+TQ′----------------------------------------------------------------------------17:

若J=K′,那么完成()觸發(fā)器的邏輯功能。

A:SR觸發(fā)器

B:T觸發(fā)器

C:D觸發(fā)器

D:T'觸發(fā)器

您選擇的答案:

正確答案:C

知識(shí)點(diǎn):JK觸發(fā)器特性方程:Q*=JQ′+K′Q,當(dāng)J=K′=D時(shí)那么變成D觸發(fā)器特性方程Q*=D----------------------------------------------------------------------------18:

()的特性方程為Q*=A

A:D觸發(fā)器

B:T觸發(fā)器

C:JK觸發(fā)器

D:SR觸發(fā)器

您選擇的答案:

正確答案:A

知識(shí)點(diǎn):D觸發(fā)器的特性方程為Q*=D----------------------------------------------------------------------------19:

()的特性方程為Q*=AQ’+B'Q

A:D觸發(fā)器

B:T觸發(fā)器

C:JK觸發(fā)器

D:SR觸發(fā)器

您選擇的答案:

正確答案:C

知識(shí)點(diǎn):JK觸發(fā)器的特性方程為:Q*=JQ′+K′Q----------------------------------------------------------------------------20:

()的特性方程為Q*=AQ’+A’Q

A:D觸發(fā)器

B:T觸發(fā)器

C:JK觸發(fā)器

D:SR觸發(fā)器

您選擇的答案:

正確答案:B

知識(shí)點(diǎn):T觸發(fā)器的特性方程為:Q*=TQ′+T′Q----------------------------------------------------------------------------21:

由圖所示的CLK和D信號(hào)波形,上升沿觸發(fā)的D觸發(fā)器Q端波形為()(設(shè)Q初態(tài)為0)。

A:圖A

B:圖B

C:圖C

D:圖D

您選擇的答案:

正確答案:A

知識(shí)點(diǎn):D觸發(fā)器的特性為:D=0時(shí),Q*=0,即觸發(fā)器被置0(0狀態(tài));D=1時(shí),Q*=1,即觸發(fā)器被置1(1狀態(tài));即:Q*=D----------------------------------------------------------------------------22:

分析圖中所示輸入、輸出Q的波形。那么該觸發(fā)器為()

A:

上升沿觸發(fā)的T觸發(fā)器

B:上升沿觸發(fā)的D觸發(fā)器

C:下降沿觸發(fā)的T觸發(fā)器

D:下降沿觸發(fā)的D觸發(fā)器

您選擇的答案:

正確答案:B

知識(shí)點(diǎn):參考D觸發(fā)器和T觸發(fā)器的特性表----------------------------------------------------------------------------23:

分析圖中所示輸入、輸出Q的波形。那么該觸發(fā)器為()

A:上升沿觸發(fā)的JK觸發(fā)器

B:上升沿觸發(fā)的SR觸發(fā)器

C:下降沿觸發(fā)的JK觸發(fā)器

D:下降沿觸發(fā)的SR觸發(fā)器

您選擇的答案:

正確答案:C

知識(shí)點(diǎn):參考JK觸發(fā)器和SR觸發(fā)器的特性表----------------------------------------------------------------------------24:

電路如以下圖所示,設(shè)起始狀態(tài)Q2Q1=00,第3個(gè)上升沿,Q2Q1變成()

A:00

B:01

C:10

D:11

您選擇的答案:

正確答案:D

知識(shí)點(diǎn):參考T觸發(fā)器的特性表----------------------------------------------------------------------------25:

邏輯電路如下圖,輸入為X,Y,同它功能相同的是()。

A:電平觸發(fā)的SR觸發(fā)器

B:JK觸發(fā)器

C:SR鎖存器

D:T觸發(fā)器

您選擇的答案:

正確答案:B

知識(shí)點(diǎn):JK觸發(fā)器的特性方程為:Q*=JQ′+K′Q----------------------------------------------------------------------------26:

邏輯電路如圖所示,當(dāng)A=“0”,B=“1”時(shí),脈沖來到后,觸發(fā)器()

A:翻轉(zhuǎn)

B:保持原狀態(tài)

C:置“0”

D:置“1”

您選擇的答案:

正確答案:A

知識(shí)點(diǎn):D觸發(fā)器的特性方程為Q*=D----------------------------------------------------------------------------27:

在以下圖所示電路中,能完成Q*=0邏輯功能的電路有()。

A:圖A

B:圖B

C:圖C

D:圖D

您選擇的答案:

正確答案:B

知識(shí)點(diǎn):D觸發(fā)器的特性方程為Q*=D;JK觸發(fā)器的特性方程為:Q*=JQ′+K′Q;T觸發(fā)器的特性方程為:Q*=TQ′+T′Q;SR觸發(fā)器的特性方程為:Q*=S+R′Q,SR=0(約束條件)----------------------------------------------------------------------------28:

觸發(fā)器的狀態(tài)轉(zhuǎn)換圖如下,那么它是:()

A:T觸發(fā)器

B:SR觸發(fā)器

C:JK觸發(fā)器

D:D觸發(fā)器

您選擇的答案:

正確答案:A

知識(shí)點(diǎn):見T觸發(fā)器狀態(tài)轉(zhuǎn)換圖----------------------------------------------------------------------------29:

觸發(fā)器的狀態(tài)轉(zhuǎn)換圖如下,那么它是:()

A:T觸發(fā)器

B:SR觸發(fā)器

C:JK觸發(fā)器

D:D觸發(fā)器

您選擇的答案:

正確答案:D

知識(shí)點(diǎn):見D觸發(fā)器狀態(tài)轉(zhuǎn)換圖----------------------------------------------------------------------------‘第六章時(shí)序邏輯電路1:

組成一個(gè)五進(jìn)制的計(jì)數(shù)器至少需要()個(gè)觸發(fā)器

A:5

B:4

C:3

D:2

您選擇的答案:

正確答案:C

知識(shí)點(diǎn):n個(gè)觸發(fā)器可組成一個(gè)不大于2n進(jìn)制的計(jì)數(shù)器。----------------------------------------------------------------------------2:

組成一個(gè)能存儲(chǔ)五位二值代碼的寄放器至少需要()個(gè)觸發(fā)器

A:5

B:4

C:3

D:2

您選擇的答案:

正確答案:A

知識(shí)點(diǎn):一個(gè)觸發(fā)器能貯存1位二值代碼,因此用n個(gè)觸發(fā)器組成的寄放器能貯存n位二值代碼。----------------------------------------------------------------------------3:

移位寄放器不具有的功能是()

A:數(shù)據(jù)存儲(chǔ)

B:數(shù)據(jù)運(yùn)算

C:組成計(jì)數(shù)器

D:組成譯碼器

您選擇的答案:

正確答案:D

知識(shí)點(diǎn):移位寄放器不僅能夠存儲(chǔ)代碼,還能夠?qū)崿F(xiàn)數(shù)據(jù)的串行-并行轉(zhuǎn)換、數(shù)值的運(yùn)算、數(shù)據(jù)處置及組成計(jì)數(shù)器。----------------------------------------------------------------------------4:

以下說法不正確的選項(xiàng)是()

A:時(shí)序電路與組合電路具有不同的特點(diǎn),因此其分析方式和設(shè)計(jì)方式也不同

B:時(shí)序電路任意時(shí)刻的狀態(tài)和輸出都可表示為輸入變量和電路原先狀態(tài)的邏輯函數(shù)

C:用包括輸出與輸入邏輯關(guān)系的函數(shù)式不能夠完整地描述時(shí)序電路的邏輯功能

D:用包括輸出與輸入邏輯關(guān)系的函數(shù)式能夠完整地描述時(shí)序電路的邏輯功能

您選擇的答案:

正確答案:D

知識(shí)點(diǎn):時(shí)序邏輯電路的邏輯關(guān)系需用三個(gè)方程即輸出方程、驅(qū)動(dòng)方程及狀態(tài)方程來描述。----------------------------------------------------------------------------5:

以下說法正確的選項(xiàng)是()

A:時(shí)序邏輯電路某一時(shí)刻的電路狀態(tài)僅取決于電路該時(shí)刻的輸入信號(hào)

B:時(shí)序邏輯電路某一時(shí)刻的電路狀態(tài)僅取決于電路進(jìn)入該時(shí)刻前所處的狀態(tài)

C:時(shí)序邏輯電路某一時(shí)刻的電路狀態(tài)不僅取決于那時(shí)的輸入信號(hào),還取決于電路原先的狀態(tài)

D:時(shí)序邏輯電路通常包括組合電路和存儲(chǔ)電路兩個(gè)組成部份,其中組合電路是必不可少的

您選擇的答案:

正確答案:C

知識(shí)點(diǎn):時(shí)序邏輯電路的特點(diǎn):時(shí)序邏輯電路中,任意時(shí)刻的輸出不僅取決于該時(shí)刻的輸入,還取決于電路原先的狀態(tài)。時(shí)序邏輯電路通常包括組合電路和存儲(chǔ)電路兩個(gè)組成部份,其中存儲(chǔ)電路是必不可少的。----------------------------------------------------------------------------6:

以下說法不正確的選項(xiàng)是()

A:同步時(shí)序電路中,所有觸發(fā)器狀態(tài)的轉(zhuǎn)變都是同時(shí)發(fā)生的

B:異步時(shí)序電路的響應(yīng)速度與同步時(shí)序電路的響應(yīng)速度完全相同

C:異步時(shí)序電路的響應(yīng)速度比同步時(shí)序電路的響應(yīng)速度慢

D:異步時(shí)序電路中,觸發(fā)器狀態(tài)的轉(zhuǎn)變不是同時(shí)發(fā)生的

您選擇的答案:

正確答案:B

知識(shí)點(diǎn):在同步時(shí)序電路中,所有觸發(fā)器狀態(tài)的轉(zhuǎn)變都是在同一時(shí)鐘信號(hào)操作下同時(shí)發(fā)生的;而異步時(shí)序電路中,觸發(fā)器狀態(tài)的轉(zhuǎn)變不是同時(shí)發(fā)生的。一樣地,異步時(shí)序電路的響應(yīng)速度比同步時(shí)序電路的響應(yīng)速度慢。----------------------------------------------------------------------------7:

以下說法不正確的選項(xiàng)是()

A:計(jì)數(shù)器只能用于對(duì)時(shí)鐘脈沖計(jì)數(shù)

B:

C:計(jì)數(shù)器具有按時(shí)功能

D:可逆計(jì)數(shù)器既能進(jìn)行遞增計(jì)數(shù)又能進(jìn)行遞減計(jì)數(shù)

您選擇的答案:

正確答案:A

知識(shí)點(diǎn):計(jì)數(shù)器不僅能用于對(duì)時(shí)鐘脈沖計(jì)數(shù),還能夠用于分頻、按時(shí)、產(chǎn)生節(jié)拍脈沖和脈沖序列和進(jìn)行數(shù)字運(yùn)算等。----------------------------------------------------------------------------8:

8位移位寄放器,串行輸入時(shí)經(jīng)()個(gè)脈沖后,8位數(shù)碼全數(shù)移入寄放器中。

A:1

B:2

C:4

D:8

您選擇的答案:

正確答案:D

知識(shí)點(diǎn):關(guān)于移位寄放器,每輸入一個(gè)脈沖,寄放器中的信息移動(dòng)一次。----------------------------------------------------------------------------9:

以下說法正確的選項(xiàng)是()

A:時(shí)序電路中兩個(gè)相同的狀態(tài)叫等價(jià)狀態(tài)

B:時(shí)序電路中的兩個(gè)等價(jià)狀態(tài)在相同的輸入下輸出相同,但次態(tài)不同

C:時(shí)序電路中的兩個(gè)等價(jià)狀態(tài)在相同的輸入下輸出相同,次態(tài)也相同

D:時(shí)序電路中的兩個(gè)等價(jià)狀態(tài)在相同的輸入下輸出不同,但次態(tài)相同

您選擇的答案:

正確答案:C

知識(shí)點(diǎn):時(shí)序電路中,假設(shè)兩個(gè)電路狀態(tài)在相同的輸入下有相同的輸出,而且轉(zhuǎn)換到一樣一個(gè)次態(tài)去,那么稱這兩個(gè)狀態(tài)為等價(jià)狀態(tài)。----------------------------------------------------------------------------10:

把一個(gè)五進(jìn)制計(jì)數(shù)器與一個(gè)四進(jìn)制計(jì)數(shù)器串聯(lián)最大可取得()進(jìn)制計(jì)數(shù)器。

A:4

B:5

C:9

D:20

您選擇的答案:

正確答案:D

知識(shí)點(diǎn):串聯(lián)的兩個(gè)計(jì)數(shù)器是相乘的關(guān)系。----------------------------------------------------------------------------11:

一個(gè)同步時(shí)序邏輯電路可用()三組函數(shù)表達(dá)式描述

A:最小項(xiàng)之和、最大項(xiàng)之積和最簡(jiǎn)與或式

B:邏輯圖、真值表和邏輯式

C:輸出方程、驅(qū)動(dòng)方程和狀態(tài)方程

D:輸出方程、特性方程和狀態(tài)方程

您選擇的答案:

正確答案:C

知識(shí)點(diǎn):時(shí)序邏輯電路的邏輯關(guān)系需用三個(gè)方程即輸出方程、驅(qū)動(dòng)方程及狀態(tài)方程來描述。----------------------------------------------------------------------------12:

時(shí)序邏輯電路中的觸發(fā)器個(gè)數(shù)為n,最簡(jiǎn)狀態(tài)轉(zhuǎn)換表中包括的狀態(tài)數(shù)為m,那么m和n應(yīng)知足關(guān)系()

A:選項(xiàng)A

B:選項(xiàng)B

C:選項(xiàng)C

D:選項(xiàng)D

您選擇的答案:

正確答案:A

知識(shí)點(diǎn):n個(gè)觸發(fā)器最多可實(shí)現(xiàn)2n個(gè)不同的狀態(tài)。----------------------------------------------------------------------------13:

不能夠作為同步時(shí)序邏輯電路存儲(chǔ)元件的觸發(fā)器是()

A:SR鎖存器

B:JK觸發(fā)器

C:D觸發(fā)器

D:T觸發(fā)器

您選擇的答案:

正確答案:A

知識(shí)點(diǎn):組成同步時(shí)序邏輯電路存儲(chǔ)元件的觸發(fā)器必需是具有時(shí)鐘操縱的。----------------------------------------------------------------------------14:

以下圖時(shí)序邏輯電路是()

A:Moore型同步時(shí)序邏輯電路

B:Moore型同步時(shí)序邏輯電路

C:Mealy型同步時(shí)序邏輯電路

D:Mealy型異步時(shí)序邏輯電路

您選擇的答案:

正確答案:D

知識(shí)點(diǎn):在同步時(shí)序電路中,所有觸發(fā)器應(yīng)由同一時(shí)鐘信號(hào)操縱;Mealy型電路中,輸出信號(hào)取決于電路的狀態(tài)和輸入信號(hào),而Moore型電路中,輸出信號(hào)僅取決于電路的狀態(tài)。----------------------------------------------------------------------------15:

以下圖時(shí)序邏輯電路是()

A:Moore型同步時(shí)序邏輯電路

B:Moore型同步時(shí)序邏輯電路

C:Mealy型同步時(shí)序邏輯電路

D:Mealy型異步時(shí)序邏輯電路

您選擇的答案:

正確答案:B

知識(shí)點(diǎn):在同步時(shí)序電路中,所有觸發(fā)器應(yīng)由同一時(shí)鐘信號(hào)操縱;Mealy型電路中,輸出信號(hào)取決于電路的狀態(tài)和輸入信號(hào),而Moore型電路中,輸出信號(hào)僅取決于電路的狀態(tài)。----------------------------------------------------------------------------16:

電路如以下圖,觸發(fā)器當(dāng)前狀態(tài)Q0Q1Q2為“011”,在時(shí)鐘作用下,觸發(fā)器下一狀態(tài)為()

A:100

B:101

C:010

D:111

您選擇的答案:

正確答案:B

知識(shí)點(diǎn):此為下降沿動(dòng)作的異步二進(jìn)制減法計(jì)數(shù)器。----------------------------------------------------------------------------17:

以下圖電路中,觸發(fā)器組成了()

A:二進(jìn)制計(jì)數(shù)器

B:三進(jìn)制計(jì)數(shù)器

C:四進(jìn)制計(jì)數(shù)器

D:五進(jìn)制計(jì)數(shù)器

您選擇的答案:

正確答案:B

知識(shí)點(diǎn):----------------------------------------------------------------------------18:

以下圖電路中,A3A2A1A0=0110,B3B2B1B0=0011,CI的初始值為0,通過3個(gè)CLK信號(hào)作用后,A3A2A1A0的數(shù)據(jù)為()

A:0001

B:0110

C:0011

D:1001

您選擇的答案:

正確答案:A

知識(shí)點(diǎn):此電路為四位串行加法器,所得之和存入A寄放器。----------------------------------------------------------------------------19:

以下圖電路中,A3A2A1A0=0110,B3B2B1B0=0011,CI的初始值為0,通過4個(gè)CLK信號(hào)作用后,A3A2A1A0的數(shù)據(jù)為()

A:0001

B:0110

C:0011

D:1001

您選擇的答案:

正確答案:D

知識(shí)點(diǎn):此電路為四位串行加法器,所得之和存入A寄放器。----------------------------------------------------------------------------20:

以下圖電路中,74LS160組成了()

A:五進(jìn)制計(jì)數(shù)器

B:六進(jìn)制計(jì)數(shù)器

C:七進(jìn)制計(jì)數(shù)器

D:十進(jìn)制計(jì)數(shù)器

您選擇的答案:

正確答案:B

知識(shí)點(diǎn):利用置數(shù)法將十進(jìn)制計(jì)數(shù)器接成了六進(jìn)制計(jì)數(shù)器,每當(dāng)計(jì)數(shù)器計(jì)成Q3Q2Q1Q0=0100狀態(tài)時(shí),由與非門輸出低電平信號(hào)給LD’端,下一個(gè)時(shí)鐘信號(hào)到來時(shí)將計(jì)數(shù)器置成Q3Q2Q1Q0=1001。----------------------------------------------------------------------------21:

以下圖電路中,74LS161組成了()

A:九進(jìn)制計(jì)數(shù)器

B:十進(jìn)制計(jì)數(shù)器

C:十二進(jìn)制計(jì)數(shù)器

D:十六進(jìn)制計(jì)數(shù)器

您選擇的答案:

正確答案:B

知識(shí)點(diǎn):利用置數(shù)法將十六進(jìn)制計(jì)數(shù)器接成了十進(jìn)制計(jì)數(shù)器,每當(dāng)計(jì)數(shù)器計(jì)成Q3Q2Q1Q0=1100狀態(tài)時(shí),由與非門輸出低電平信號(hào)給LD’端,下一個(gè)時(shí)鐘信號(hào)到來時(shí)將計(jì)數(shù)器置成Q3Q2Q1Q0=0011。----------------------------------------------------------------------------22:

以下圖電路中,74LS160組成了()

A:十四進(jìn)制計(jì)數(shù)器

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論