(電子行業(yè)企業(yè)管理)電子技術(shù)期末考試試題_第1頁
(電子行業(yè)企業(yè)管理)電子技術(shù)期末考試試題_第2頁
(電子行業(yè)企業(yè)管理)電子技術(shù)期末考試試題_第3頁
(電子行業(yè)企業(yè)管理)電子技術(shù)期末考試試題_第4頁
(電子行業(yè)企業(yè)管理)電子技術(shù)期末考試試題_第5頁
已閱讀5頁,還剩9頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

(電子行業(yè)企業(yè)管理)數(shù)字電子技術(shù)期末考試試題一 設(shè)計(jì)題(28分74LS138路(20)回零法設(shè)計(jì)一個(gè)六進(jìn)制加法計(jì)數(shù)器。(8)六、分析畫圖題(8分)74LS13874LS13804A1、A,234 CD00 5三、畫圖 51、2

四、分析題(172(11)五、設(shè)計(jì)題(281(20根據(jù)邏輯函數(shù)表達(dá)式,選用譯碼器和與非門實(shí)現(xiàn),畫出邏輯電路圖。2(8六、分析畫圖題(8分)《數(shù)字電子技術(shù)基礎(chǔ)》試題(第一套一、填空題:(115邏輯函數(shù)的兩種標(biāo)準(zhǔn)形式分別為(1

2004“1”異或起來得到的結(jié)果是(((()()()二、根據(jù)要求作題:(15P=AB+AC 1、2CMOSP、QA、B、CP、Q3:(1081A2、A1、A0000~111,Y(15)“0BC(8)T(6)616*4ROM74LS161D0CP(16)CP555?(18RAMD\ACB7520(UOd9~d0Uo的波形圖(要求畫一個(gè)完整的循環(huán)《數(shù)字電子計(jì)數(shù)基礎(chǔ)》試題(第一套)一、填空(115?2.03.4.0.039、7.結(jié)構(gòu)控制字、輸出邏輯宏單元、OC?三、?1。六、T=1,七、D3、D2、D1、D01/15、3/15、5/15、D0555(2)74LS160D1RAM0000B~1000BD2《數(shù)字電子技術(shù)基礎(chǔ)》試題(第二套邏輯函數(shù)有四種表示方法,它們分別是((()和(2004“1”異或起來得到的結(jié)果是(10kHz((,與3.F2、F30(8)(10)0。要求使用兩種方法實(shí)現(xiàn):(20)8174LS1516RA=RB=10kΩ,C=0.1μf,Uk555U0Q3、Q2、Q1?(15)4741617D0、D1、D2、D3;Q3、Q2、Q1、Q0,Q0電路的功能。要求:(15)二、填空(每空1分,共16分)TTL、兩、5.10、二、根據(jù)要求作題:(16)?三、(1)000,100狀態(tài)轉(zhuǎn)換圖如下:(2)可以自啟動(dòng);(3)模《數(shù)字電子技術(shù)基礎(chǔ)》試題(第三套一、填空(110TTL門電路輸出高電平 V,閾值電壓 觸發(fā)器按動(dòng)作特點(diǎn)可分為基本型 和邊沿型組合邏輯電路產(chǎn)生競爭冒險(xiǎn)的內(nèi)因 三位二進(jìn)制減法計(jì)數(shù)器的初始狀態(tài)為101,四個(gè)CP脈沖后它的狀態(tài) 如果要把一寬脈沖變換為窄脈沖應(yīng)采 觸發(fā)器RAM的擴(kuò)展可分 擴(kuò)展兩種PAL 可編程,EPROM 可編程GAL中的OLMC可組態(tài)為專用輸入 、寄存反饋輸出等幾種工作模式四位DAC的最大輸出電壓為5V,當(dāng)輸入數(shù)據(jù)為0101時(shí),它的輸出電壓 (G1、G2OC,TG1、TG2CMOS)(1074LS2832:(15A=0,X3X2X1X0=0011,Y3Y2Y1Y0=0100A=1,X3X2X1X0=1001,Y3Y2Y1Y0=0101X(X3X2X1X0),Y(Y3Y2Y1Y0),AZ(Z3Z2Z1Z0),W3CPQ1,Q2,YEPROM2716(15EPROM2716ABCD=0110Z得組合邏輯電路的真值表如下所示:(20(要求采用置數(shù)法PLA:(16)X(如圖所示Q1、Q2Z

如果用同步四位二進(jìn)制加法計(jì)數(shù)器

試題(第三套)3.4V、1.4同步型、主從型邏輯器件的傳輸延時(shí)積分型單穩(wěn)態(tài)字?jǐn)U展、位擴(kuò)展與陣列、或陣列組合輸出5/32/15(1)A=0A=1 數(shù)碼管顯示“6?CP?

(Z輸出方程 “1“0《數(shù)字電子技術(shù)基礎(chǔ)》試題(第四套一、填空(220如圖1所示,A=0時(shí) ;A=1,B=0時(shí) ,Y的最簡與或式 如圖2所示為TTL的TSL門電路,EN=0時(shí),Y ,EN=1時(shí) 觸發(fā)器按邏輯功能可分為RSF、JKF 和四位二進(jìn)制減法計(jì)數(shù)器的初始狀態(tài)為0011,四個(gè)CP脈沖后它的狀態(tài) EPROM2864的 地址輸入端, 數(shù)據(jù)輸出端數(shù)字系統(tǒng)按組成方式可分 兩種GAL 可編程,GAL中的OLMC 四位DAC的最大輸出電壓為5V,當(dāng)輸入數(shù)據(jù)為0101時(shí),它的輸出電壓 某3位ADC輸入電壓的最大值為1V,采用“取整量化法”時(shí)它的量化階距為 二、試分析如圖3所示的組合邏輯電路。(10分)1,0(要有設(shè)計(jì)過程(10)?試分析:(10)(1)當(dāng)X3X2X1X0=0011,Y3Y2Y1Y0=0011時(shí)當(dāng)X3X2X1X0=0111,Y3Y2Y1Y0=0111時(shí)寄存器,74LS160(22)CB5552KCP2Y74LS19400017

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論